led 4202 płyta cv9202h a39 brak napiecia 12v na j14 pin1-3 brak sygnału j14 pin33,34. jakie napiecie powinno byc na pinie 33,34 j14. j16 pin 3 napiecie prawidłowe. tranzystory q3 i q4 sprawne.
• Na pinach 33 i 34 złącza J14 w płycie CV9202H-A39 powinien pojawiać się poziom logiczny wysoki ≈ 3,3 V (w niektórych egzemplarzach 5 V).
• Pin 33 pełni funkcję BL_EN / ON-BACK (włączenie podświetlenia),
pin 34 – PWM_DIM (regulacja jasności, przebieg prostokątny 0-3,3 V).
• Brak tych napięć jest wtórny do braku +12 V VCC_PANEL na pinach 1-3 tego samego złącza.
Architektura wyjścia panelu
• J14 to 51-pinowe złącze LVDS/panelu.
• Piny 1-6 – VCC_PANEL (+12 V).
• Piny różnicowe LVDS (dane i zegar) mieszczą się między pinami ~11-32.
• Ostatnie piny (≈ 33-38) producenci uniwersalnych płyt (CV9xxx, CV56/59, CV338) rezerwują na sterowanie podświetleniem:
– BL_EN/ON-BACK – logika wysoka 3,3 V w stanie „ON”.
– PWM_DIM – modulacja jasności; woltowo 0–3,3 V, amplituda stała, wypełnienie 5-95 %, częstotliwość 200 Hz…30 kHz.
Sekwencja startu panelu
a) Zasilacz główny dostarcza stałe +12 V (J16 pin 3 – prawidłowe).
b) Procesor wystawia PANEL_VCC_EN → otwiera MOSFET (zwykle P-kanał) i podaje +12 V na J14 (piny 1-3).
c) Po wykryciu poprawnego +12 V uC generuje BL_EN (≈ 3,3 V) oraz PWM.
d) Dopiero wtedy sterownik LED-ów (na osobnej płytce LED driver) włącza przetwornicę podświetlenia.
Skutek obserwowany przez użytkownika
• Brak +12 V (etap b) blokuje kolejne kroki – CPU nie podaje BL_EN/PWM, więc na pinach 33/34 widzimy 0 V.
• Same tranzystory Q3, Q4 (sprawdzone) mogą być elementami przełączającymi lub buforami bramki MOSFET-a – ich sprawność nie wystarcza, jeśli nie dostają sygnału sterującego.
Co będzie widział multimetr / oscyloskop
• Multimetr – BL_EN ≈ 3,3 V DC, PWM – wartość średnia zależna od wypełnienia (typowo 1,5 V przy 50 %).
• Oscyloskop – BL_EN stałe 3,3 V; PWM prostokąt 0/3,3 V, poprawna częstotliwość.
• We wszystkich nowych płytach Smart-TV z SoC Realtek / Amlogic logika sterująca podświetleniem pracuje na 3,3 V; 5 V spotyka się już tylko w starszych chassis.
• Coraz częściej PWM jest zastępowany protokołem I²C/SMBUS do sterowników LED, ale w rodzinie CV9xxx wciąż dominuje klasyczne PWM.
• Poziom wspólny LVDS (≈ 1,2 V) pojawia się wyłącznie na liniach różnicowych danych (nie na 33/34 w tym układzie).
• Jeżeli w Państwa egzemplarzu pinout uległ zmianie (spotyka się wersje 41-, 51- i 60-pin), identyfikację można potwierdzić:
– wizualnie (ścieżki 33/34 idą do małego kontrolera LED, nie do SoC-LVDS),
– pomiarem rezystancji (pin LVDS względem masy ≈ >10 kΩ, pin BL_EN ≈ kilo-om do procesora).
• Brak ingerencji w zasilacz sieciowy – prace wykonujemy po stronie niskiego napięcia (< 30 V DC).
• Zachowanie bezpieczeństwa ESD przy pracy na płycie głównej.
Typowe wartości pomocnicze
PANEL_VCC_EN ............. 3,3 V (aktywny wysoki)
BL_EN (J14/33) ........... 3,3 V (aktywny wysoki)
PWM_DIM (J14/34) ......... 0–3,3 V, f = 200 Hz…30 kHz
VCC_PANEL (J14/1-3) ...... 12 V
• W specyficznych panelach 5 V jest zamiast 12 V; wtedy BL_EN/PWM pozostają 3,3 V.
• Istnieją rewizje CV9202H-A39 z odwróconą numeracją pinów – zawsze weryfikuj wg nadruku PCB lub dokumentacji panelu.
• Pobierz pełny „CV9202H-Axx LVDS 51-pin pinout” (np. fora elektroda, zhuanlan.zhihu.com).
• Sprawdź notę MOSFET-a (oznaczenie na PCB) – pozwoli dobrać zamiennik przy faktycznym uszkodzeniu.
• Przeanalizuj logikę BL_EN w firmware – w uniwersalnych płytach można ją zmieniać w menu serwisowym.
Brak +12 V na J14 uniemożliwia załączenie panelu i zatrzymuje procesor w stanie „stand-by”; dlatego na pinach 33/34 nie pojawia się spodziewane ~3,3 V sygnału BL_EN i przebieg PWM.
Po usunięciu usterki w linii PANEL_12V płyta powinna podać:
• 12 V na pinach 1-3,
• 3,3 V (BL_EN) na pin 33,
• sygnał PWM 0–3,3 V na pin 34,
co przywróci działanie podświetlenia i obrazu.