Sprawdz to
Układ scalony CD4081 zawiera cztery dwu-wejściowe bramki AND, nada się jak najbardziej. Uklad CD4073 zawiera trzy bramki AND trzy-wejściowe. Bramka trzy wejściowa może sie przydać do odwzorowania koloru białego.
A gdyby tak... http://obrazki.elektroda.pl/4092463000_1...
Można spróbować to zrobić na bramkach i ewentualnie przerzutnikach 'RS', albo 'D'. Tylko tego trochę dużo wyjdzie. Bramki: myślę, że z 2 bramek 2-wejściowych i 2 bramek 3-wejściowych można zbudować układ 2 przerzutników 'RS', do którego podłączy się 2 przyciski, i on zapamięta wciśnięcie przycisku i który to był; 3 takie układy, i do tego trzeba dodać...
Dobrze jeszcze pamiętać o ilościach bramek i inwerterów w układach scalonych: inwertery (NOT) są pakowane po 6 w jednej kostce bufory (nieodwraca sygnału) -> po 6 w kostce bramki 2 wejściowe (AND, NAND, NOR, OR, EXOR, XNOR) po 4 w kostce bramki 3 wejściowe (AND, NAND, NOR, OR) po 3 w kostce bramki 4 wejściowe (AND, OR, NOR, OR) po 2 w kostce bramki...
NJU4011B (CD4011)- Cztery 2-wejściowe bramki NAND NJU4093B (CD4093)- Cztery 2-wejściowe bramki NAND Shmitta http://www.datasheetarchive.com/
Nie możesz sobie złożyć bramki 8 wejściowej z innych bramek? Przykładowo 2 x 4 wejściowa OR i jedna 2 wejściowa OR i masz 8 wejściową OR.
Dzielnik możesz zastosować, przy czym warto by wybrać bramkę z przerzutnikiem Schmitta np 4093 40106 itp. Jeśli jest szansa że napięcie wejściowe bramki przekroczy zakres napięć zasilania należy ograniczyć prąd, wartość maksymalnego prądu wejściowego jest w dokumentacji bramki. Czy rezystancja wejściowa bramki na to nie pozwoli? Rezystancja wejściowa...
Chyba tak będzie dobrze.
Podnieś trochę napięcie na zasilaczu (tak do 19,8) bo ten charger otwiera bramki mosfetów wejściowych bodajże od 2,65V na n.6.
Realizację uprościły by bramki EX-OR. Ale jeśli muszą być NOR to tylko użycie bramek 4-wejściowy uprości schemat.
Przy podłączeniu tego układu do przerwania zewnętrznego mikro-kontrolera układ będzie reagował na te zakłócenia. Co mogę zrobić żeby te zakłócenia wyeliminować ? Możliwe że zakłóceń w ogóle nie ma, jeśli analizator stanów logicznych dostaje przebieg o długim czasie narastania/opadania bramki wejściowe mogą wielokrotnie zmieniać stan, powinieneś to...
Buczenie pojawia się z chwilą uzyskania elektrycznego styku obudowy elektrozaczepu ze stalową ramą bramki wejściowej … ??? przebicie pomiędzy przewodem zasilającym, a obudową zaczepu ??? …. ??? …. ??? Jeśli buczenia wcześniej nie było to prawdopodobnie przebicie z cewki na obudowę elektrozaczepu.
Witam Do syntezy częstotliwości na układach TTL robię układ programatora stacji w oparciu o 32KB SRAM- do tego celu potrzebuję konwertować liczby z kodu BCD (5 liczników) na kod binarny. Znalazłem taki układ https://obrazki.elektroda.pl/9264277100_... I mam kilka wątpliwości a mianowicie: 1. Układ ma konwertować liczby z kodu binarnego...
No to w stanie statycznym możesz mieć na przyciskach do otwierania 4 możliwe stany: P1_P0 0__0 1__0 1__1 0__1 układ musi wykryć zmianę stanu na wejściach P1_P0, wykonać powierzone zadanie z uwzględnieniem stanu sensorów i po wykonaniu zadania zapamiętać nowy stan P1_P0 jako wyjściowy do kolejnego wykrycia zmiany stanu.
Przeniosłem z: Schematu/instrukcji…
Na samym dole zamiast zwykłego "d" podłączyłem "~d". Poprawiłem to. Sumowanie też próbowałem jakoś zrobić i wyszło mi w ten sposób: https://obrazki.elektroda.pl/7331022400_... Czy teraz przynajmniej zbliżyłem się do pełnego, poprawnego rozwiązania, czy dalej mam coś źle? Wszystko jest trudne, zanim stanie się łatwe. :) Nie chcę pozbawiać...
Jest parę firm które to wykonują: http://www.bouwman.pl/display.php?id=49 http://www.dlasklepu.pl/ http://209.85.129.104/search?q=cache:ALG... Kopia z Google bo oryginalna nie działa narazie. Pozdrawiam.
Dziekuje
Moim zdaniem tranzystor Q1 jest tam zbędny, może nawet pogorszyć pracę układu. Sygnał wejściowy możesz przez rezystor podać bezpośrednio na bramkę Schmitta.
Witam. Tu znajdziesz bramki CMOS. Również OR. http://www.allaboutcircuits.com/vol_4/ch...
Przydałaby się 3-wejściowa bramka NOR - nie wiem, czy takie są. Ale można użyć trzech 2-wejściowych: NOR(NOR(NOR(A,B),0),C) = NOR(A,B,C); do tego 2-wejściowa, żeby zrobić RS. Mając 3 wejścia, można połączyć po jednym z tą bramką 2-wejściową, sygnałem wejściowym "wyłącz" i układem RC do resetu.
Szukając czegoś innego natrafiłem na ten wątek, a skoro "problem" nie został rozwiązany, warto jednak chyba coś dopisać, by inni nie szukali usterki, która nie istnieje. Z tym miernikiem jest przecież wszystko w porządku. To zupełnie normalny objaw w przyrządach stacjonarnych, które to na niskonapięciowych zakresach mają rezystancję wewnętrzną powyżej...
Na schemacie: od anody diody D111 w dół przez R140 (22k) a potem w lewo i potem wgórę przez rezystory na bazy lub bramki stopni wejściowych.
74HC00 (cztery 2-wejściowe bramki NAND CMOS). Obudowa SO14.
Witam! Analogicznie jak przy NAND: dodajesz równolegle T2'' i T1'' z rezystorem 4k. Tu również stworzysz bramkę n-wejściową. Pozdrawiam. P.S. Poprzednik wysłał wiadomość gdy ja pisałem.
Na bramkach 2-wejściowych to najprościej zrealizować tak: Y1=(X1+X2)+(X3+X4) i w ten sam sposób dla pozostałych zmiennych wyjściowych. Prościej się już nie da. Jest to prawdziwe, gdy założymy że kod wejściowy jest idealnym kodem 1 z 8. Pozdrawiam wszystkich jjanek
Centrala płyta sterująca 452 MPS faac 414 Chodzi mi o furtkę obok mała bramka wejściowa
Układ jest nie ma możliwości ponownego wyzwolenia w czasie trwania impulsu wyjściowego jezeli sygnał z wejścia jest blokowany przez sygnał wyjściowy uniwibratora. W przypadku uniwibratora na bramkach NAND wyzwolenie powoduje niski poziom na wyjściu i ten niski poziom wymusza stan wysoki na wyjściu bramki wejściowej niezależnie od stanu wejścia wyzwalającego....
To by się jeszcze przydał sygnał, czy coś zostało naciśnięte... można na 4 diodach, albo 4-wejściowej bramce NAND (czy AND, a może 3-ch AND-ach 2-wejściowych).
Proszę o pomoc bo kompletnie nie wiem jak się do tego zabrać. Najpierw określasz liczbę wyjść. Wejście to 4 bity czyli od 0 do 15. Największa liczba na wyjściu to 15 * 2 / 3 = 10, też trzeba 4 bity. Na resztę - dzielenie przez 3 może dać resztę 0, 1, 2, a więc 2 bity. Następnie robisz tablicę stanów: wypisujesz wszystkie możliwe stany wejść i odpowiadające...
Można to zrobić za pomocą jednego komparatora i 50 diod. Będzie to 50-wejściowa bramka OR "na drucie". Każdą linię wejściową doprowadzasz przez diodę do wejścia komparatora, jeżeli na jednym z wejść pojawi się napięcie powyżej +20V, to komparator wykryje ten stan i zmieni napięcie na wyjściu. A stąd już prosta droga do zapalenia lampy sygnalizacyjnej...
Niestety aplikacja nie ma zmiany czasu impulsu Więc zostały Ci propozycje podane powyżej, ze swej strony dodam że mam taki sterownik czterokanałowy, obsługuje dwie bramy garażowe, wjazdową i bramkę wejściową, wszystko działa idealnie, sterowanie ze smartfona z apką Tuya bez konieczności bramki ZigBee.
Bramki 4081 przy sterowaniu PWM mogą być zbyt wolne. Rezystancja wyjściowa bramki może nie nadążyć przeładowywać znacznej pojemności wejściowe bramki tranzystora MOS. Lepiej sterować tranzystory MOS z PIN3 NE555, a blokować kanały PIN4 NE555.
np wejście I1 gdy=1 to tryb auto, a gdy =0 to ręczny, potem w logo czysta logika. Bramki AND dla trybu auto (bramka na wyjściu = 1 gdy wszystkie wejścia =1). Najnowsze LOGO ma bramki 4 wejściowe więc na jedno wejście podajesz sygnał z wejścia wyboru trybu, a na pozostałe np czujniki. To tak na szybko.
Spróbuj najpierw zdekomponować funkcje (te co podałeś równania) na funkcje na bramkach 2 wejściowych (AND i OR) - zrób z tego układ wielowarstwowy i dopiero męcz go do BOULU de Morganem. Np.zapisz P1 w postaci: P1=(Qmax * /Q3) * /Qmin)+(Qmax*Q2)*Q3 i dopiero przekształcaj go na NOR-y, np: Qmax*/Q3=/(/Qmax+Q3)
Cześć! Oto link do schematu: http://www.elektroda.pl/rtvforum/topic24... Bramki NAND 2-wejściowe Schmitta to układ 4093. Pozdrawiam.
4015 to podwójny 4-bitowy rejestr przesuwający 4023 to Trzy 3-wejściowa bramki NAND Układu z serii CMOS 4000 UA758 to dekoder stereo Ale i tak pewni ci to nic nie mówi
Witam koleżanki/kolegów. Zwracam się z pytaniem. Deweloper wybudował na działce szeregowiec składający się z 4 lokali. Niestety zapomniał poprowadzić kable pomiędzy bramką wejściową i mieszkaniami. Na dzień dzisiejszy brak jest dzwonka do mieszkania na bramce (goście muszą dzwonić telefonem) oraz brak możliwości otworzenia bramki z mieszkania - aby...
Więc ciekawe, czy nie był to celowy zabieg stosując go tutaj, z powodu np. lepszych parametrów do tego celu od np. bramki NAND. Wątpliwe, raczej minimalizował ilość układów, na 7400 trzeba 3 i były one bardziej 'chodliwe' od 7450. Ciekawe też, czy poszczególne bramki TTL posiadają różnice pod kątem dynamicznym, czy przewodzenia w zastosowaniu takim...
Tak, może być układ z serii CD..... Czyli 3 sztuki CD4011 (cztery dwu-wejściowe bramki NAND). Dwanaście dwu-wejściowych bramek NAND w sam raz/idealnie wystarcza na zrealizowanie tego projektu (zero bramek niewykorzystanych).
Ogólnie taka, że bramka Schmitta przełącza przy różnych napięciach zależnie od tego, w którym kierunku zmienia się napięcie: 0 -> 5V bramka przełącza przy wyższym napięciu Uh 5V -> 0V bramka przełącza przy niższym napięciu Ul Uh-Ul = napięcie histerezy. W zwykłej bramce charakterystyka jest identyczna w obie strony. W bramkach Schmitta napięcie wejściowe...
obejrzyj sobie notę katalogową tego układu. np tu masz: http://www.elenota.pl/d.php?pid=87887&pd... masz tam rozpis nóżek oraz parametry elektryczne dla wejść i wyjść oraz zasilania. 7430 to 8-wejściowa bramka nand (gdybyś nie wiedział).
Czyli u mnie prawdopodobnie to samo. Bramki wejściowe które montuje się w rozdzielni bez problemu przechodziły reset. No niestety trzeba będzie kupić nowy moduł. Dzięki za informacje ℹ
Witam. Proponuję głowicę OB lub na MOSFET 2 bramkowym gdzie napięcie na drugiej bramce reguluje ARW.
Musisz dodać przerzutnik i dwie bramki. Wyjścia bramek podłączasz na wejścia taktujące licznika młodszego. Przerzutnik wybiera, która bramka przepuszcza impulsy taktujące, a zmiana stanu przerzutnika następuje od sygnałów przeniesienia z drugiego (starszego) licznika (zmiana kierunku liczenia). Dodano po 54 Jak dobrze pomyślisz to wyjdzie ci jeden dodatkowy...
Może inaczej - dodaj wyjście kolejnej bramki AND (między bramkąAND4 a przerzutnikiem) na wejście D przerzutnika - podłącz jej wejścia do 1) wyjścia 4-ro wejściowej bramki AND 2) przez negator (NOT) z wyjścia Q przerzutnika (zerowanie) . Znów nie sprawdziłem - znów z pamięci. Mam nadzieję, że ok.
U-układ C-cyfrowy Y- 7-do zastosowań profesjonalnych 4-seria TTL LS-układ szybki, małej mocy 00-konkretne oznaczenie układu scalonego. W tym przypadku są to 4 dwu wejściowe bramki NAND.
Potrzebuje zainstalować videodomofon bez monitora w domu tylko na smartfonie ,konfiguracja dwie bramki wejściowe otwieranie i videorozmowa . Przeszukiwałem internet każdy chwali swoje a opinie różne.Co polecacie
* Wszystkie bramki w układzie zamienić na NAND. * Pomiędzy wyjściami bramek 2-wejściowych i wejściem bramki 4-wejściowej "coś" dodać. * Na wyjściu bramki 4-wejściowej "coś" dodać. * Schemat porządnie narysować i wrzucić na "Elektrodę" do oceny. W praktyce daje się to zrobić na trzech "kościach".
Napięcie 10-12V. To można zastosować bramkę w technologii CMOS. Dwie diody i rezystor? To najprostsze rozwiązanie [url=http://en.wikipedia.org/wiki/Diode_... które ma pewne wady, np. nie można takiej bramki znacząco obciążyć. (W typowym schemacie 3 wejściowej bramki diodowej były by trzy diody i rezystor, ale można zastosować jedną diodę mniej...
Przymierzam się do wyboru domofonu, takiego który będzie obsługiwał budynek 2-rodzinny, ale z jedną bramką wejściową. Widzę to tak, że: 1. Przed bramką wejściową jest domofon, z kamerą - a poniżej znajdują się dwa przyciski. Pierwszy dla rodziny X, drugi dla rodziny Y, a trzeci dla rodziny Z. Do bramki ciągnie się obecnie 1 kabel UTP (8-żyłowy), który...
Witam poszukuję bramki logicznej 4 wejściowej AND jaki model i gdzie mogę kupić? ps.dobrze żeby była biblioteka do protela dxp pozdrawiam
Nie, to tak nie działa. Masz 7 wyjść, jeżeli wszystkie będą w stanie niskim, to znaczy, że cyfry są identyczne, prawda? Więc podajesz stany tych 7 wyjść na 7-mio wejściową bramkę OR i na jej wyjściu masz w takim przypadku stan niski.
NMOS też może być ale bramka będzie musiała dostać wyższe napięcie od wejściowego a PMOS wystarczy jak bramkę będziesz przełączał między VCC a GND. Pierwszy schemat korzysta z NMOS ale jest bardziej skomplikowany.
(at)yogi009 Tu masz wytłumaczone przez konstruktora mikrofonów https://youtu.be/niZizzHBanA?t=491 W tym temacie z Elki widzę 1GΩ podciągnięty raczej do plusa, a ja czytałem o podciągnięciu kapsuły do masy. Oddzielną sprawą jest ew. polaryzacja dużych kapsuł wysokim napięciem przez dużą rezystancję rzędu 100MΩ, u Neumann'a dochodzi ono chyba do 84V....
Nie posiadam bramki wejściowej, więc gdy nie ma prądu nie mogę wejść do domu. Potrzebuje UPS do podtrzymania bramy. Myślę, że to klasyczny przykład "Problem XY", czyli autor tematu znalazł jakieś rozwiązanie i w nie brnie ślepo, zamiast rozważyć inne dopuszczalne opcje, jak chociażby możliwość ręcznego otwarcia bramy. 35 tys. PLN za bramę 6m szeroką...
Owszem, ale jest to prąd maksymalny - wynikający z upływów pasożytniczych. W teorii wejście bramki CMOS w stanie ustalonym nie pobiera prądu. https://ep.com.pl/files/7684.pdf W treści zadania nic nie ma o idealnej albo teoretycznej bramce. Jeśli jest to zadanie z technikum, to OK, ale jeśli jest to zadanie z uczelni wyższej, to wtedy nie możesz przyjąć,...
"Proszę uważnie popatrzeć na znaczenie najstarszego bitu wejściowego." Podpowiedź słuszna, gdyż stan wyjściowy nie zalezy od stanu na we 1. Co do mojej poprzedniej odpowiedzi to się zagalopowałem, mój błąd. Powinno być tak: http://obrazki.elektroda.net/29_12282259... Z zasady działania bramek, ma dać 1 dla stanu 10, czyli wystarczy zanegoweć wejście...
Bramka dwu wejściowa AND
Witam. Myślałem że uda mi się zrobić też układ na bramkach ale bardziej zoptymalizowany. No ale jednak wyszedł układ podobny do Twojego. http://obrazki.elektroda.net/51_12190005... Można jeszcze próbować coś tak jak podpowiada yego666 albo wstawić jakiś EPROM lub inną pamięć. a tak to wyglądało w symulatorze: http://obrazki.elektroda.net/78_12190036...
Łącząc wyjście 2-wejściowej bramki XOR do wejścia innej 2-wejściowej bramki XOR uzyskujemy 3-wejściową bramkę XOR... dioda dobra dla NAND/AND/OR/NOR, nie XOR.
Z bramkami można by użyć samych 2-wejściowych (i wtedy, żeby skrócić czas propagacji, można wyjścia 1QB i 1QC połączyć do jednej bramki, a jej wyjście i 1QA do drugiej), albo 8 2-wejściowych i 2 3-wejściowych, żeby użyć 3 scalaków, a nie 4. Chyba, że pozostałe bramki przydadzą się do czegoś innego. Pytanie: co (jaki sygnał) potrzebujesz mieć na wyjściu?...
Która wartość w datasheet określa pojemność wewnętrzną układu scalonego? Zależy od konkretnego przypadku, w układach specjalizowanych generatorów zazwyczaj jest to jasno i precyzyjnie podane, podczas kiedy dla niektórych bramek może być trudniejsze do znalezienia. Łatwiej znaleźć pojemność wejściową bramki. Nie jestem pewien co robić z wyjściem, czy...
Ok, to inaczej może. Załóżmy że pracuje w zakresie Tak, jeżeli wejściowe napięcie bramki mieści się w zakresie VSS - VDD, płynie wyłącznie prąd upływu obwodu wejściowego bramki, projektanci układu zatroszczyli się o to żeby był możliwie mały. Praktycznie łącząc z jakims układem, np wyjście tranzystora gdzie na wyściu będzie napięcie między 2 a 10V...
jest podwójny ale jest także różnica w bramkach wejściowych i retrygowalności
Witam. Co jest lepszym rozwiązaniem, gdy chcę przekształcić bramkę 4-we np. OR lub AND na bramkę 3-wejściową: lepiej dwa wejścia ze sobą zewrzeć czy może dołączyć do 0 lub 1 w zależności od bramki? Czy jest to bez znaczenia w rzeczywistych bramkach? http://obrazki.elektroda.pl/1568808400_1...
Witam. Zapodaj kod to spróbujemy go zoptymalizować. Struktura wewnętrzna CPLD jest dobrze opisana w karcie katalogowej Xilinxa DS054.pdf. CPLD to nie jest układ typu" morze bramek" ale układ o ściśle określonej architekturze, dla XC95 to Bufory wejściowe - pTermy -> bramka OR -> bramka Xor->Przerzutnik->matryca przełączeń->Bufory wyjściowe...
Bramkę 4 wejściową można zrobić z 3 bramek 2 wejściowych: (a AND b) AND (c AND d)
Hmmm... nadal ciemno mam w głowie :P Zapomniałem dodać, że dysponuje takimi elementami: -6 inwerterów (7404) -12 2-wejściowych bramek NAND (7437) -6 3-wejściowych bramek NAND (7410) -4 4-wejściowe bramki NAND (7440) -4 przerzutniki \bar{RS} zbudowane z 2-wejściowych bramek NAND (7437)
Witam,potrzebuje najprostszy tańszy zestaw dla starszej osoby,podgląd bramki wejściowej do domu,czy wystarczy do tego;kamera i monitor połączone kablem. jaki zestaw kupić,dziękuje z góry za pomoc.
Pin swapping stosuje się w przypadku, gdy ma się kilka równorzędnych pinów, które można ze sobą zamienić podczas projektowania PCB. Przykładowo, jeżeli mamy 2-wejściową bramkę AND, to może się okazać że w trakcie projektowania PCB lepiej byłoby podłączyć te wejścia odwrotnie niż narysowaliśmy to na schemacie (zamienić je). Funckja pin swapping pozwala...
W układzie z #1 widzę głównie bramki OR (w tym 2 są 9-wejściowe, 1 5-wejściowa, 1 6-wejściowa) - po zanegowaniu sygnałów wejściowych można je podać na bramki NAND z takim samym wynikiem. TTL (nie licząc 74x40*): NOR 4x2i, 2x4i (w tym 1 bramka ponoć z możliwością rozszerzenia przy użyciu 7460, ale to są bramki AND 2x4i), 3x3i, 2x5i; OR 4x2i; NAND 4x2i,...
Czy istnieje jakiś sposób do zaprojektowania np Master Slave'a JK na bramkach???? Mi z grafu wychodzą nadmiarowe bramki... :/ A niestety profesorek sam nie wiem jak to zrobić.. każe zapamiętać kilkanaście bramek :/ Macie jakieś pomysły??? Zasada jest dosyć prosta. Tego typu przerzutnik składa się z dwóch zatrzasków. Ponieważ z grafu przejść wynika...
Cześć i czołem, mam problem z kodem opisującym 4 wejściową bramkę nor przy użyciu pętli. tutaj kod: -- NOR WITH 4 INPUTS library ieee; use ieee.std_logic_1164.all; entity nor4inp is port( y : out std_logic_vector); end nor4inp; architecture Beh of nor4inp is function nor4 (signal a : in std_logic_vector) return std_logic is variable f : std_logic; begin...
Widzę .że ta 13-ta noga TDA 1576 spełnia kilka funkcji: steruje poziomem sygnału.. wyciszaniem (mute) stereodekodera (TDA 1578A) podczas przeszukiwania i także podaje na 2-gą bramkę tranzystora wejściowego napięcie, które powoduje wzrost wzmocnienia sygnału napotkanej stacji .. Niebawem sprawdzę ten kondensatorek C132..jest nadzieja..
Witam, mam mały problem z zadaniem. Mianowicie nie wiem czy jest dobrze. Jeśli jest ktoś w stanie naprowadzić mnie na dobrą ścieżkę to bardzo proszę. "Wykorzystując minimalną liczbę 4 bitowych multiplekserów należy zaprojektować układ realizujący 4 wejściową bramkę NAND."
Wzory na twoim skanie są dla bramek 4 wejściowych. aby użyć bramek NOR dwu wejściowych musisz zmodyfikować wzory lub zastąpić jedną czterowejąciową bramkę NOR pięcioma bramkami dwuwejściowymi (3xNOR+2xNOT)
Czy znajdzie się osoba, która powie jak metodą oscylograficzną wyznaczyć charakterystykę przejściową dla bramki CMOS NOR Na wejście bramki należy podać sygnał piły, oscyloskop ustawić w tryb X-Y, na wejście X podać sygnał wejściowy (piły) a na Y sygnał wyjściowy. wyznaczyć charakterystykę poboru prądu zasilania w funkcji napięcia wejściowego dla bramki...
C3 to CLK3 ? Jeżeli tak to zwolni się jedna 2-wejściowa bramka NAND. Ja w tej chwili na PCB mam tak: https://obrazki.elektroda.pl/2325926100_... Usuwanie połączeń jest jedną z milszych czynności przy projektowaniu :)
A może bramka 3 wejściowa NAND realizuje X1*X2*X3 zanegowane? Po co te negacje na wszystkich wejściach jak wystarczy jedna na X2? Może potrenuj zapisy funkcji logicznych i ich realizacje na bramkach. Dodatkowo poczytaj prawo de Morgana jak się zamienia AND na OR albo NAND na NOR. https://pl.wikipedia.org/wiki/Prawa_De_M... To jest podstawa jak zrealizować...
Jeśli stan na pinach portu "pływał" to powoduje to wzrost poboru prądu ze względu na to że bramki wejściowe są cały czas przełączane.
ciekawe zadanie - daje do myślenia. Pewnie, że można walnąć rysunek z trzydziestu bramek... Cała zabawa polega na tym, żeby bramek był jak najmniej... Odrazu podpowiem, że: 5-wejściowa bramka AND powie że jest 11111 5-wejściowa bramka NOR powie że jest 00000 4 2-wejściowe bramki EXOR powiedzą że jest nieparzysta liczba jedynek. Teraz trzeba pomyśleć,...
To zadanie nie jest jakieś szczególnie wyszukane... Znasz chyba tabele prawdy poszczególnych bramek? Jeśli tak to możesz takie zadanie zrobić "krok po kroku" - wpisujesz sobie poszczególne wartości stanów na wejściach bramek, a na ich wyjściach zapisujesz jaki stan ma bramka ustawia w odpowiedzi na daną kombinację (np. A=0 i B=0 podane na bramkę OR...
Cześć, mam mały problem, ponieważ chcę zbudować 5-wejściową bramkę NAND mając do dyspozycji 2/3 lub 4 wejściowe bramki. http://obrazki.elektroda.pl/4214749700_1... Macie jakiś pomysł na rozwiązanie? Próbowałem różnych układów przeszukując internet, ale nigdy układ nie działał poprawnie. Z góry dziękuję za pomoc ;)
Zabawne, że nie miałeś racji, ale nadal się upierasz. Nie dość, że dokumentacja jest w tej kwestii klarowna (dokumentacja konkretnego mikrokontrolera) to jeszcze sprawdziłem to empirycznie. A Ty nadal swoje... Nie będę po raz n-ty przytaczał zapisów dokumentacji. In addition, disabling the digital input buffer on unused pins will further lower the power...
Piszesz: "Mosfet podłączam do pinu PWM bezpośrednio i bramkę ściągam przez opornik 82k do masy. " Tu musi być wzmacniacz a najlepiej sterownik mosfeta. Rezystor bramki to 100om Pojemość wejściowa tranzystora 3,6nF x 82k to stała czasowa 0,3ms. Tranzystor przy rozłączaniu dostaje palpitacji. Pokaż ten schemat , co tam jeszcze nabroiłeś.
Cze. Jak zrobić bramke 5 wejściową NAND z dwu wejściowych bramek NAND?? Pozdro.
Nie potrzebnie odwracasz sygnał d dwoma inwerterami, wystarczy jeden wspólny dla obu bramek wejściowych. Układ też możesz zrealizować na 3 bramkach 3-wejściowych (układ 74LS10) i inwerterze (74LS04 lub jakiejś wolnej bramki z negacją z innego układu) Można też całość zrealizować na jednym układzie scalonym, multiplekserze 8-wejściowym 74LS151, co zmniejsza...
Witam W przypadku porażenia dziewczynki przez spawarkę przypuszczam że przyczyną było nieprawidłowe podłączenie tej spawarki ustawionej na metalowym wózku z supermarketu ( podanie napięcia fazowego na obudowę ) lub uszkodzenie przewodu zasilającego . Spawarka wygląda tak że była w dobrym stanie technicznym ale ustawienie jej na tym wózku spowodowało...
Na potencjometrze pod wpływem prądu bramki odkłada się napięcie zgodnie z prawem Ohma, zatem napięcie na bramce będzie równe Uz - Up. Gdzie Uz - napięcie zasilania, Up - napięcie na potencjometrze. Im wyższa jest wartość rezystancji potencjometru, tym wyższy jest spadek napięcia na nim i tym niższe napięcie na bramce. Tyrystor załączy się później, bo...
Czy podpowie ktoś jak skonfigurować pierwsze 4 bramki OLMC aby zadziałały w układzie dzielnika (licznika) ABCD? Podobnie do tego: 925295 Na pierwszych 4 bramkach w GAL jest licznik: CLK/2/4/8/16 czyli są wypracowywane bity ABCD. Sygnały z 8 pinów wejściowych wchodzą na zaprogramowaną macierz w GAL a więc 2 bramki (5 i 6) w GAL zajmują się mnożeniem...
Masz albo źle zminimalizowane funkcje albo coś jest w połączeniach (np. dla przerzutnika C). Zauważ np. że dla stanu 8 zapisanego na przerzutnikach 1000, powinieneś mieć stan następny 0111 a masz 0011, przerzutnick C dostaje zły stan na wejście. Podobnie jest ze stanu 0, masz stan 15 (1111) a powinien być 11 (1011) W obu przypadkach, źle wzbudzany jest...
Masz 6 bitową magistralę adresową. Pozwala na adresowanie 2^6 = 64 bajtów. Adres dziesiętny 40 to 0x28 = 10 1000 binarnie. Adres dziesiętny 47 to 0x2F = 10 1111 binarnie. Trzy najwyższe bity pomiędzy adresami 0x2F..0x28 się nie zmieniają i mają stałą wartość 101. Zakładająć że A5 to MSB(najwyższy bit) a A0 to LSB(najniższy bit) oznacza to, że sygnał...
КС531ЛИ1 to jest seria TTL Shotky litery i cyfra w innych seriach oznaczaja 9-wejściową bramkę np К176ЛИ1 > 9И+НЕ i tutaj wejścia są od 1 do 6 i 9-11 a wyjście na pin8, myślę że łatwo to obmierzyć bo wejścia wiszą na poziomie nieco ponad wolt, a wyjście wiadomo. http://lib.qrz.ru/node/5366...
Znalazłem jednak jeden wzór ale nie wiem czy mi dobrze wychodzi: Weźmiesz jakiś wzór i podstawisz jakies wartości i liczysz na szcżęście, tak to nie działa, nie zadziałało i tym razem, to co napisałeś wydaje mi sie zupełnie bez sensu. Zacznij od tego: 1. co chcesz policzyć i jak to się liczy. 2. jakie masz dane 3. czy to co chcesz policzyć ma sens...
Rozumiem ,że chodzi Ci o diodę zaporową tzn równoległą do przekaźnika z rysunku "sterowanie przekaźnikiem 12V". Zasada jest taka , że dioda zwrotna powinna mieć napięcie minimalne większe od napięcia zasilania i prąd większy od prądu pobieranego przez to obciążenie (tutaj przekaźnik czy pompka). Dla przekaźnika zastosuj np 1N4001-07 i na pewno będzie...
wielkie dzieki. pozdrawiam
Potrzebuje dokumentacje do 8 wejsciowej bramki NOR bo nie moge znleźc pomocy
Witam. Każda z tych części zbudowanych u Ciebie z siedmiu bramek AND to po prostu 8-wejściowa bramka AND. I prościej będzie właśnie taką zastosować. Tak na poczekaniu to znalazłem SN7430, przy czym jest to 8-wejściowa bramka NAND także ewentualnie trzeba by na wyjściu dodać inwerter.
bramka wejściowa obrotowa impedancja wejściowa rozdzielczość wejściowa
termet miniterm elegance upload netia router prędkość wysyłania
rockchip firmware rockchip firmware
Volkswagen T4 2.4D 1995 – lokalizacja przekaźnika rozrusznika, solenoid, przekaźnik X Vaillant atmoMAG MAG – wymiana baterii R20 w starszym piecyku gazowym krok po kroku