Trudno powiedzieć dlaczego liczniki zamiast na 00 przeskakują na 02, ponieważ zrobiłeś kilka kardynalnych błędów. Przede wszystkim błędem jest pobudzanie jednocześnie wejść resetujących R0 i ustawiających R9. Do wyzerowania licznika 7490 należy pobudzać tylko wejścia R01 i R02, a wejścia R91 i R92 podłączyć do masy, gdyż wejścia te są dominujące. Oznacza...
Witam, Witam! Czy mógłby ktoś napisać, skąd się biorą różnice w czasach propagacji między bramkami 7400, 74LS00, 74S00 i 74ALS00? Z góry dziękuję za odpowiedź. to oczywiste, to są bramki (choć spełniające taką samą funkcję) wykonane różnymi technologiami i z zastosowaniem innych typów tranzystorów (w układzie scalonym). W bramkach z oznaczeniem np....
Moduł IGBT czy tranzystor MOSFET to napięciowo kontrolowane urządzenie półprzewodnikowe służące do sterowania przepływem prądu elektrycznego w systemach sterowania oświetleniem, silnikami, zasilaczach impulsowych i wielu innych. Bramka takiego elementu jest galwaniczne odizolowana od pozostałych dwóch wyprowadzeń układu (źródła i drenu w przypadku FETa...
https://obrazki.elektroda.pl/1486896000_... Każdy, kto wychował się na filmach z lat 80tych i 90tych, zwłaszcza na filmach akcji, katastroficznych i wojennych, kojarzy przenośne radia używane przez bohaterów, ich adwersarzy, a także przedstawicieli różnych służb. Niejeden przedstawiciel mojego i starszych pokoleń chciał mieć taką "zabawkę",...
Witam Buduję modulator audio sigma delta. Znalazłem rewelacyjną kostkę TC7W08FTE12L. Jest to podwójna bramka AND. Nie jest dla mnie istotne czy w kości będzie jedna, dwie, cztery czy więcej bramek. Liczy się dostępność symetryczne progi przełączenia, symetryczne czasy propagacji i czas propagacji tak jak dla TC7W08 lub lepszy. W układzie podłączona...
Czy mowa tylko o TTL-ach? gdzie by nie patrzeć zostały wyparte przez nowsze szybsze, mniej prądożerne serie, niestety nie w każdej serii nie każdy układ się znajdzie, mi w układach analogowo-cyfrowych często przydają się 74ACxx - CMOSy dosyć szybkie i o dużej symetrycznej wydajności prądowej. Ja też mam w swoich zasobach kilkanaście nietypowych serii...
Próbowałem również użyć bramki OR, jednak ma ona chyba za duże opoźnienie bo procek też nie ruszył. Raczej malo prawdopodobne zeby bramka miala za duze opoznienie, bo maja one czasy propagacji nie przekraczajace 10 ns (pierwsza lepsza nota katalogowa bramki z serii 74HC). Tak wiec taka bramka przestala by wyrabiac dla sygnalu przelaczanego z czestotliwoscia...
Rozumiem że statycznie działa ok . tj na wyjściu otrzymujesz 0 i 5V ? Sam robiłem generator 14Mhz na bramkach AC więc to bardziej wina pomiaru bądź złego sterowania. Transoptor zastosowany jest dość wolny potrzeba 10us na jego włączenie i impuls nie może być krótszy, bramka ma zdecydowanie mniejsze czasy propagacji :) jak czas narastania tego impulsu...
Mysle ,ze roznica czasu propagacji bramki 1ns nie bedzie miala az takiego znaczenia w tym ukladzie.
7413 to dwie czterowejściowe bramki NAND Schmitta. Jeżeli wykorzystano tylko jedno wejście podłączając pozostałe trzy do plusa to otrzymano inwerter Schmitta. Najwyraźniej wejście z histerezą było potrzebne do formowania impulsów z przebiegów ładowania/rozładowania układu RC. Ograniczanie ilości wejść bramek poprzez łączenie ich ze sobą lub z plusem...
Witam! No to teraz wiemy trochę więcej ;-) . Rozumiem, że te TTLe nie będą współpracowały z innymi układami logicznymi poza procesorem. Więc jeśli twój układ nie ma dużych wymagań co do szybkości działania (w porównaniu z TTLami: LS - propagacja bramki: 9ns) i mogą być w nim wykorzystane trochę wolniejsze układy cyfrowe z typowej rodziny CMOS: 4000...
Witam! Częstotliwość należy zamienić na czas (odwrotność częstotliwości) 1/f. Przez ten czas dwukrotnie kwant tego czasu przechodzi przez każdą bramkę. Bramek jest 7 (Bramka B8 nie liczy się ponieważ nie jest ogniwem pierścienia). W oparciu o te dane liczymy czas propagacji pojedynczej bramki. Zatem na roboczo: Tp = (((1/f) / 2) / 7) Po przekręceniu...
Można np. tak ... C1 ustawia wejście 1 po włączeniu zasilania. W momencie przełączania na dwóch wyjściach (włączanym i wyłączanym) występuje jednocześnie stan 1 przez czas opóźnienia bramek (zerowanie jest opóźnione przez czas propagacji bramki). W większości układów ten stan przez kilka, kilkanaście nanosekund nie powienien grać roli (w przypadku realizacji...
Witam Mam za zadanie zaprojektować licznik asynchroniczny lub synchroniczny zliczający do 22 z przerzutników JK. Zrobiłem coś takiego, i pytanie czy to jest dobrze zrobione?: Prawie. Zwarcie dwóch wyjść ze sobą to zły pomysł, użyj trzywejściowej bramki. I jawnie na schemacie oznacz, że wejścia R przerzutników są aktywne w stanie wysokim. Nie wiem jakie...
Z bramkami można by użyć samych 2-wejściowych (i wtedy, żeby skrócić czas propagacji, można wyjścia 1QB i 1QC połączyć do jednej bramki, a jej wyjście i 1QA do drugiej), albo 8 2-wejściowych i 2 3-wejściowych, żeby użyć 3 scalaków, a nie 4. Chyba, że pozostałe bramki przydadzą się do czegoś innego. Pytanie: co (jaki sygnał) potrzebujesz mieć na wyjściu?...
Czy będziecie podziwiać szaleńca który łyżeczką wykopał rów o długości 10km zamiast użyć do tego celu łopaty lub koparki? ;) Tak bo jest w tym urok :) W zasadzie problemy w takich układach gdzie zegary są bardzo wolne można w zasadzie mieć gdy zmieni się mocno czas propagacji bramek. Inna sprawa do tego nie potrzeba jakiś zaawansowanych symulacji....
Na modułach pamięci RAM ścieżki są powyginane w kreatywne wzory aby zapewnić zbliżone czasy propagacji. Ciekawe jak długie musiałyby być ścieżki aby pasywnie zastąpić opóźnienie wprowadzane przez propagację bramki?
Witam, jeśli dodasz elementy RC, to masz niższą i dostosowywaną częstotliwość, ale istnieje inny sposób - zapętl nieparzystą ilość bramek NAND i masz oscylator, którego ograniczeniem częstotliwości jest czas propagacji bramek. Jeśli pobierasz sygnał z elementów RC, to masz zniekształcony sygnał, ale odseparuj go dodatkową bramką i masz prostokąt. Pozdrawiam
Witam Niewiele można tu dodać po tak wnikliwej analizie i próbie rozwiązania problemu, jakiej podjął się Kolega fotonn . Gratuluję fachowości i profesjonalizmu. Ja też zawsze bałem się prostych układów. Są dobre w szkole, podczas wyjaśniania idei ale zwykle działają tylko na rysunku. Czego by tu nie napisać, to wyglądałoby na powtarzanie sygnalizowanych...
Być może tranzystor włącza się szybciej, niż się wyłącza, być może odgrywa jakąś rolę czas propagacji sygnału przez bramkę (IC1A, IC1B) - i przy zmianie DIR przy włączonym PWM przez krótki czas w którejś gałęzi są włączone oba tranzystory naraz (górny jeszcze się nie wyłączył, a dolny już się włączył) - robi się zwarcie.
Zależy co chcesz badać, jeśli tablicę prawdy to oczywiście dwa wejścia będą ci potrzebne, ale w wielu pomiarach np czasów propagacji nie jest ważne ile wejść ma bramka, jeśli są identyczne wystarczy użyć jednego.
Moim zdaniem nie ma problemu, przecież podczas przełączania pojedynczej bramki CMOS też występuje krótka szpilka prądowa w wyniku zwarcia zasilania - w bramkach nie używa się czegoś takiego jak deadtime. zgłasza oprogramowanie - na zboczach zegara, teoretycznie mogą być włączone bufory obu urządzeń Znaczy się masz jakieś zakłócenia ? Dodano po 4 wewnętrznie...
KOlega nie zauważył szpilek na wyjściu przy narastających zboczach sygnału? Proszę zmniejszyć wartość podstawy czasu tak ze 100x... Będzie dokładnie to co przewidziałem .... Szerokośc szpili będzie wynosić dokładnie tyle ile czas propagacji bramki. Ze względu na to, że będą to czasy rzędu 10ns, trzeba dobrego oscyloskopu i dobrej sondy żeby to zobaczyć...
Nie ma po siódemce ósemki? Dziwne. Masz ten układ złożony, czy tylko symulujesz? Co do reszty "obiegu" - się zgadza, tak ma być. Układ wypracowujący PRESET, na bramkach NAND i NOT, po wystąpieniu A na wyjściu licznika natychmiast powinien wywołać załadowanie 0, a tutaj nic nie robi. Dopiero doliczenie do C powoduje wystawienie sygnału PRESET i załadowanie......
A czy układ pierwszy tzn "uklad2.GIF" oprócz wprowadzania opóźnienia 2x czas propagacji bramki zapobiega nieokreślonym zmianom na wyjściu gdy wejście wisi w obecności dużych zakłóceń?
Fakt masz rację tak się też włącza. Ale w Twoim układzie masz aż trzy sprzężenia zwrotne, pierwsze obejmujące wyjścia dwóch ostatnich bramek z wejściem pierwszej przez R3, drugie z wyjścia drugiej do jej wejścia przez R2 i C1 oraz trzecie, które z R3, R1 i C1 łączy wyjście dwóch połączonych bramek z ich wejściami. Pierwsze "ciągnie" układ na max częstotliwość...
Czas propagacji bramki NAND - 8ns (74HC00) i odpowiednio "odpowiedź" licznika 74HC4040 - 18ns. Wynika z tego, że zapis powinien się kończyć (stan niski) zanim 4040 zdąży zmienić adres...robiw
Nie. Po pierwsze bramki są zrobione z tranzystorów, tranzystory z krzemu z domieszkami i metalu oraz innych substancji. Dalej musisz wiedzieć, że każda bramka ma coś takiego jak czas propagacji - czyli np. nasz not - podajesz 1 na wejście i musisz zaczekać pewien (określony zjawiskami fizycznymi) czas zanim na wyjściu dostaniesz 0 i na odwrót. Teraz...
O numer najłatwiej, gorzej z wyborem serii. W zasadzie z tradycyjnych najszybsza jest AS, natomiast z bardziej egzotycznych, ale komercyjnie produkowanych chyba wciąż ECL. Maks. częstotliwość >3GHz i typowy czas propagacji 270ps brzmi nieźle, prawda? :D [url=http://www.onsemi.com/pub_link/Coll... bramki ECL Tyle, że sam inwerter...
Ale nie znajdę tam wymagań magistrali SPI np. W każdym razie układ śmiga.
Witam Mam do wykonania drobny projekt na laboratoriach technik cyfrowych. Chodzi o załączanie/wyłączanie pewnego urządzenia za pomocą jednego impulsu. Naciskam przycisk jednokrotnie co daje impuls, impuls zmienia stan wyjścia z 0 na 1 co uruchamia urządzenie, naciskam przycisk jeszcze raz co ponownie daje pojedynczy impuls, stan wyjścia zmienia się...
generator ktorego czestotliwosc bedzie zalezna od czasu propagacji uzytych bramek
Mam zrobic cos takiego y={0,2,3,6,10,11/4,12} Mam to zrobic na nandach. Skad mam wiedziesz ila pol ma miec tabela prawdy ? Tabela ma zawsze ilość pól będącą potęgą liczby 2, czyli: 2,4,8,16,32 ... Patrzysz jaka jest najwyższy stan w nawiasach {} i przyjmujesz rozmiar tablicy najbliższy większy z dostępnych od tego stanu. Tj.jak nawiasach są stany {0...
Spróbuj tak : http://obrazki.elektroda.net/42_12321030... Dojdzie Ci błąd czasu propagacji bramki rzędu nanosekund. Jeśli to nie gra wielkiej roli, to chyba najprostsze rozwiązanie.
albo tutaj http://www.elektroda.pl/rtvforum/topic45... a co do pktu 1 to ponizej masz najprostszy uklad do wykrywania zbocza narastajacego, na wyjsciu daje jedynke na "chwile" (czas propagacji bramki), poanalizuj jak to dziala to wymyslisz tez dla drugiego zbocza, i zobacz sobie na element, nazywa sie chyba 121, moze sie tutaj przydac
Licznik 74192 liczy w górę maksymalnie od 0 do 9, w dół może liczyć od 15 do 0 o ile po zerze będziemy wpisywać równolegle na wejściach A,B,C,D odpowiednie liczby >9 na 74193 masz licznik binarny od 0 do 15 z możliwością skracania przez wpisanie liczby Skracanie cyklu liczenia polega na połaczeniu wyjścia BORROW (przy liczeniu w dół) lub CARRY (przy...
Do Kol. Zdzis-ek Drobne zakłócenia jednak jeszcze pozostały. Walczyłem z tym ćwierć wieku temu i udało mi się zlikwidować je całkowicie z minimalnym jedynie spowolnieniem zapisu. Niestety nie mam już schematu przeróbki, ale pamiętam 3 warunki jakie musiał spełniać układ: 1-zapis do pamięci statycznej video jest możliwy bez ograniczeń w czasie trwania...
Ktoś mógł coś przekręcić, kiedy usłyszał o: Tranzystor mógł by się uszkodzić gdyby bramka była niepodłączona i wyniku upływności napięcie wzrosło by powyżej Vgs(th), praca w obszarze liniowym, dla tranzystorów które miały pracować jako klucze, kończy się spaleniem. W układach w których bramka może zostać odłączona od sterownika (połączenie przewodami),...
Jeżeli chodzi o niewielkie opóźnienie, powiedzmy w granicach mikrosekundy, to najczęściej wykorzystuje się dwuwejściową bramkę, w której na jedno wejście podaje się sygnał wprost a na drugie ten sam sygnał za pośrednictwem ogniwa RC. Dla opóźnienia zbocza narastającego nadaje się bramka AND. Gdy sygnał wejściowy zmienia się z jedynki na zero, opóźnienie...
hmm... w sumie macie rację mógłbym to uzyskać wyłącznie z czasów propagacji bramek. A gdybym miał jakis zewnętrzny generator sygnałów cyfrowych to jam mam go wykorzystać w projekcie? Pozdr. Dodano po 5 Tak więc użyłem zewnętrznego generatora oraz układu licznikowego :-) DZięki za zainteresowanie Pozdrawiam
Faktycznie, podałem równanie niezminimalizowane (takie barokowe rozbuchanie;) ). Moim zdaniem, przyczyną takiego zachowania z zerowaniem jest sposób w jaki połączyłeś te dwa liczniki i jak uzyskujesz sygnał zegarowy dla drugiego z nich (wspomniany układ bramkowy). Czy próbowałeś jak się całość zachowa, gdy wykorzystasz wyjście /CO? Moja analiza: - liczniki...
Po ustawieniu sensownych parametrów w układzie z bramką A - czas propagacji 100ns, czasy narastania/opadania 50ns symulacja liczy się w sekundę i nie ma oscylacji przy przełączaniu. Symulacja kol jony też nie była bez problemowa bo od 100us do 500us widać te same szybkozmienne oscylacje o małej amplitudzie, zamiast normalnej zmiany stanu. Jednak, przy...
Gdyby wydawało się, że głosimy herezje to taka zamiana NAND na NOR przez odpowiednie negacje została opisana jako prawa De Morgana: https://pl.wikipedia.org/wiki/Prawa_De_M... i jest to prawo dość podstawowe jak masz tylko jeden typ bramek a chcesz uzyskać efekt innej bramki. Teoria głosi, ze każda funkcje logiczna można zbudować z samych bramek...
zobacz czasy propagacji prostych bramek (np dla ACL jest to rzedu pojedynczych nanosekund), można szybciej na ECL albo tranzystorach. bedziesz mial problemy raczej z czasem narastania sygnalow RF
Dodaj opóźnienia na wejściach zegarowych tak by zbocze taktujące pojawiało się PO ustaleniu się stanów wejść J i K, bo innaczej to nie będzie poprawnie działało. Na razie to masz sygnały do J i K opóźnione o jedną propagację bramki w stosunku do zegara a przecież przerzutniki wymagają odpowiedniego czasu wyprzedzenia ustalenia się sygnałów J i K przed...
(at)Jacek212 Nazywa się to bramka buforująca. Powtarza stan, który pojawia się na jej wejściu. Np. w celu wyrównania czasu propagacji sygnału z innymi bramkami, lub zwiększenia mocy wyjściowej.
Witam, Mam prosbe czy zna ktos odowiedzi na ponizsze pytania jesli tak to z gory dziekuje za odpowiedz ·Skale integracji ·Wartości progowe TTL dla stanów logicznych ·Wsp. obciążalności wejścia ·Stany krytyczne TTL ·Co to jest czas propagacji ·Które bramki umożliwiają połączenia bezpośrednie i jakie warunki
Skoro doszło do tego, to się zaasekuruje. Ten układ zerowania na zasadzie propagacji w bramkach w praktyce się sprawdził niemniej impuls jest krótki (chodzi o licznik). W związku z tym proponuję wrzucić w tor zerowania, za wyjściem IC3_9 kaskadowo wszystkie wolne bramki XOR (jedno wejście do masy) i OR (wejścia każdej bramki razem). Wydłuży to impuls...
Tzn. Nie mają migać żadne diody podłączone do wyjścia oprócz przełączenia jednej sztuki na wyjściu. Możesz to wymaganie sprecyzować? Ten układ ma pewne momenty hazardu - jak zadziała wejście 30°C i wyjście 30°C i następnie pojawi się 60°C (najgorszy przypadek) to prawdopodobnie najpierw zostanie aktywowane wyjście 60°C a dopiero później wyłączy się...
Nie czytałem komentarzy pod pierwszym schematem, bo nie znam niemieckiego, ale cieszę się, że potwierdzają to co wynikło z moich ustaleń. Nie we wszystko należy jednak bezkrytycznie wierzyć, bo już z tym poprawianiem nachylenia zbocza to sobie pojechali. Odbiornik TORX ma wyjście TTL, co oznacza, że na wyjściu są tylko dwa stany logiczne i to wewnętrzne...
czasy propagacji czasy propagacji policzyć współczynnik propagacji
panel płyta electrolux malowanie roweru klucz pralka electrolux
arduino projekty przejazd kolejowy
Resetowanie ustawień napędu bramy Nice Alto 100 Diora WS-502 – czy mostek prostowniczy 6A wystarczy do wzmacniacza?