Witam, Witam! Czy mógłby ktoś napisać, skąd się biorą różnice w czasach propagacji między bramkami 7400, 74LS00, 74S00 i 74ALS00? Z góry dziękuję za odpowiedź. to oczywiste, to są bramki (choć spełniające taką samą funkcję) wykonane różnymi technologiami i z zastosowaniem innych typów tranzystorów (w układzie scalonym). W bramkach z oznaczeniem np....
Witam Niewiele można tu dodać po tak wnikliwej analizie i próbie rozwiązania problemu, jakiej podjął się Kolega fotonn . Gratuluję fachowości i profesjonalizmu. Ja też zawsze bałem się prostych układów. Są dobre w szkole, podczas wyjaśniania idei ale zwykle działają tylko na rysunku. Czego by tu nie napisać, to wyglądałoby na powtarzanie sygnalizowanych...
Mysle ,ze roznica czasu propagacji bramki 1ns nie bedzie miala az takiego znaczenia w tym ukladzie.
Na modułach pamięci RAM ścieżki są powyginane w kreatywne wzory aby zapewnić zbliżone czasy propagacji. Ciekawe jak długie musiałyby być ścieżki aby pasywnie zastąpić opóźnienie wprowadzane przez propagację bramki?
Witam Mam do wykonania drobny projekt na laboratoriach technik cyfrowych. Chodzi o załączanie/wyłączanie pewnego urządzenia za pomocą jednego impulsu. Naciskam przycisk jednokrotnie co daje impuls, impuls zmienia stan wyjścia z 0 na 1 co uruchamia urządzenie, naciskam przycisk jeszcze raz co ponownie daje pojedynczy impuls, stan wyjścia zmienia się...
zobacz czasy propagacji prostych bramek (np dla ACL jest to rzedu pojedynczych nanosekund), można szybciej na ECL albo tranzystorach. bedziesz mial problemy raczej z czasem narastania sygnalow RF
Witam! No to teraz wiemy trochę więcej ;-) . Rozumiem, że te TTLe nie będą współpracowały z innymi układami logicznymi poza procesorem. Więc jeśli twój układ nie ma dużych wymagań co do szybkości działania (w porównaniu z TTLami: LS - propagacja bramki: 9ns) i mogą być w nim wykorzystane trochę wolniejsze układy cyfrowe z typowej rodziny CMOS: 4000...
Moim zdaniem nie ma problemu, przecież podczas przełączania pojedynczej bramki CMOS też występuje krótka szpilka prądowa w wyniku zwarcia zasilania - w bramkach nie używa się czegoś takiego jak deadtime. zgłasza oprogramowanie - na zboczach zegara, teoretycznie mogą być włączone bufory obu urządzeń Znaczy się masz jakieś zakłócenia ? Dodano po 4 wewnętrznie...
KOlega nie zauważył szpilek na wyjściu przy narastających zboczach sygnału? Proszę zmniejszyć wartość podstawy czasu tak ze 100x... Będzie dokładnie to co przewidziałem .... Szerokośc szpili będzie wynosić dokładnie tyle ile czas propagacji bramki. Ze względu na to, że będą to czasy rzędu 10ns, trzeba dobrego oscyloskopu i dobrej sondy żeby to zobaczyć...
Witam Ja robie jutro i powiem czy działa! Weź pod uwagę że ten nadajnik to generator zakłuceń . Układ TTL generuje falę prostokątną, prócz podstawowej częstości są 3,5,... razy większe. ... Niekoniecznie sie z tym zgodze. Taki schemat sprytnie wykorzystuje czasy propagacji bramek TTL i okres drgan bedzie lezal gdzies okolo sumy Tphl + Tplh pojedynczej...
74HC04 http://www.nxp.com/documents/data_sheet/... Zasilanie 2-6V. http://www.tme.eu/pl/katalog/#search=74H... Bramki mają czasy propagacji, które dają opóźnienia.
Można np. tak ... C1 ustawia wejście 1 po włączeniu zasilania. W momencie przełączania na dwóch wyjściach (włączanym i wyłączanym) występuje jednocześnie stan 1 przez czas opóźnienia bramek (zerowanie jest opóźnione przez czas propagacji bramki). W większości układów ten stan przez kilka, kilkanaście nanosekund nie powienien grać roli (w przypadku realizacji...
Witam Mam za zadanie zaprojektować licznik asynchroniczny lub synchroniczny zliczający do 22 z przerzutników JK. Zrobiłem coś takiego, i pytanie czy to jest dobrze zrobione?: Prawie. Zwarcie dwóch wyjść ze sobą to zły pomysł, użyj trzywejściowej bramki. I jawnie na schemacie oznacz, że wejścia R przerzutników są aktywne w stanie wysokim. Nie wiem jakie...
Witam! Częstotliwość należy zamienić na czas (odwrotność częstotliwości) 1/f. Przez ten czas dwukrotnie kwant tego czasu przechodzi przez każdą bramkę. Bramek jest 7 (Bramka B8 nie liczy się ponieważ nie jest ogniwem pierścienia). W oparciu o te dane liczymy czas propagacji pojedynczej bramki. Zatem na roboczo: Tp = (((1/f) / 2) / 7) Po przekręceniu...
Po ustawieniu sensownych parametrów w układzie z bramką A - czas propagacji 100ns, czasy narastania/opadania 50ns symulacja liczy się w sekundę i nie ma oscylacji przy przełączaniu. Symulacja kol jony też nie była bez problemowa bo od 100us do 500us widać te same szybkozmienne oscylacje o małej amplitudzie, zamiast normalnej zmiany stanu. Jednak, przy...
Czy będziecie podziwiać szaleńca który łyżeczką wykopał rów o długości 10km zamiast użyć do tego celu łopaty lub koparki? ;) Tak bo jest w tym urok :) W zasadzie problemy w takich układach gdzie zegary są bardzo wolne można w zasadzie mieć gdy zmieni się mocno czas propagacji bramek. Inna sprawa do tego nie potrzeba jakiś zaawansowanych symulacji....
Nie czytałem komentarzy pod pierwszym schematem, bo nie znam niemieckiego, ale cieszę się, że potwierdzają to co wynikło z moich ustaleń. Nie we wszystko należy jednak bezkrytycznie wierzyć, bo już z tym poprawianiem nachylenia zbocza to sobie pojechali. Odbiornik TORX ma wyjście TTL, co oznacza, że na wyjściu są tylko dwa stany logiczne i to wewnętrzne...
Witam, jeśli dodasz elementy RC, to masz niższą i dostosowywaną częstotliwość, ale istnieje inny sposób - zapętl nieparzystą ilość bramek NAND i masz oscylator, którego ograniczeniem częstotliwości jest czas propagacji bramek. Jeśli pobierasz sygnał z elementów RC, to masz zniekształcony sygnał, ale odseparuj go dodatkową bramką i masz prostokąt. Pozdrawiam
Zapytam nieśmiało, czym seria A różniła się od zwykłych układów? Porównałem katalogi i wychodzi na to, że seria A jest wolniejsza (większe czasy propagacji), ma inny zakres napięć wejściowych (dopuszczalnych) i większy prąd zasilania. Ponadto bramka NAND serii A i zwykłych układów mają identyczny schemat. Różnica polega na braku diody przy wejściowym...
Mam zrobic cos takiego y={0,2,3,6,10,11/4,12} Mam to zrobic na nandach. Skad mam wiedziesz ila pol ma miec tabela prawdy ? Tabela ma zawsze ilość pól będącą potęgą liczby 2, czyli: 2,4,8,16,32 ... Patrzysz jaka jest najwyższy stan w nawiasach {} i przyjmujesz rozmiar tablicy najbliższy większy z dostępnych od tego stanu. Tj.jak nawiasach są stany {0...
Podczas porównań szczególną uwagę zwróć na czasy propagacji, maksymalne częstotliwości, pobór prądu i wydajność prądową bramek. 8)
Dwie bramki inwertera mogłyby rozwiązać sprawę, ale czasy propagacji wynoszą ok. 8ns na każdej. Trzeba więc inaczej zepsuć sygnał z bramki AND. Może układ całkujący RC będzie skuteczny? Ewentualnie można byłoby wmontować wolniejszą bramkę AND. Upewnij się, że zastosowane liczniki są w stanie pracować z tą częstotliwością zegara, którą im zadałeś.
Próbowałem również użyć bramki OR, jednak ma ona chyba za duże opoźnienie bo procek też nie ruszył. Raczej malo prawdopodobne zeby bramka miala za duze opoznienie, bo maja one czasy propagacji nie przekraczajace 10 ns (pierwsza lepsza nota katalogowa bramki z serii 74HC). Tak wiec taka bramka przestala by wyrabiac dla sygnalu przelaczanego z czestotliwoscia...
Witam Buduję modulator audio sigma delta. Znalazłem rewelacyjną kostkę TC7W08FTE12L. Jest to podwójna bramka AND. Nie jest dla mnie istotne czy w kości będzie jedna, dwie, cztery czy więcej bramek. Liczy się dostępność symetryczne progi przełączenia, symetryczne czasy propagacji i czas propagacji tak jak dla TC7W08 lub lepszy. W układzie podłączona...
Wyścigi wynikają z tego, że rzeczywiste bramki logiczne i przerzutniki mają niezerowe czasy reakcji (tzw. czas propagacji stanu wejściowego na wyjście) na stany wejściowe (w odróżnieniu od tych na papierze :). W źle zaprojektowanych układach, nie uwzględnienie tych nieidealności może prowadzić do powstawania wąskich szpilek na wyjściach bramek, których...
/.../ Występują 3 grupy, a hazard powinien wystąpić pomiędzy wartościami 11010 -> 11110 oraz 11110 ->11100. W pierwszym przypadku jest on widoczny na wykresach w programie, zaś w drugim się nie pojawia. /.../ najprawdopodobniej program uwzględnia 'bezwładność' bramki, 3 jedynki na wejściach u3b musza być dostatecznie długo, by na wyjściu pojawiło się...
Hm.. napewno przy kilku rownolegle polaczonych bramkach czas propagacji jest wiekszy? Zgadzam sie ze przy polaczonych szeregowo.. ale rownolegle? Czasy przelaczania serii ACT to max 8ns. Nadal sadze ze tak bedzie szybciej: http://img298.echo.cx/img298/2562/schem1...
Po przeanalizowaniu kart układów: UCY7400 i UCY74A00 z CEMI - jedyne drobne różnice między tymi układami to minimalnie szybsze czasy propagacji na korzyść serii standardowej oraz brak diod zabezpieczających na wejściach bramek w serii A. Załączam kart techniczne układów:
1. to może być generator przy nieparzystej ilości inwerterów o okresie T=2*N*tp tp - czas propagacji jednego inwertera (zakładając, że wszystkie mają ten sam czas propagacji dla obu przejść 0->1 i 1>0) N - ilość inwerterów, nieparzyste >1 2. Wyścigi powstają w układach gdzie są różne drogi dojścia sygnałów do wejść bramki albo dwa (lub więcej) sygnały...
Z bramkami można by użyć samych 2-wejściowych (i wtedy, żeby skrócić czas propagacji, można wyjścia 1QB i 1QC połączyć do jednej bramki, a jej wyjście i 1QA do drugiej), albo 8 2-wejściowych i 2 3-wejściowych, żeby użyć 3 scalaków, a nie 4. Chyba, że pozostałe bramki przydadzą się do czegoś innego. Pytanie: co (jaki sygnał) potrzebujesz mieć na wyjściu?...
Rozumiem że statycznie działa ok . tj na wyjściu otrzymujesz 0 i 5V ? Sam robiłem generator 14Mhz na bramkach AC więc to bardziej wina pomiaru bądź złego sterowania. Transoptor zastosowany jest dość wolny potrzeba 10us na jego włączenie i impuls nie może być krótszy, bramka ma zdecydowanie mniejsze czasy propagacji :) jak czas narastania tego impulsu...
CMOS ma inaczej wyprowadzenia mniejszą wydajność prądową i dłuższe czasy propagacji zalecał bym poszukać '04 ale w wersji mniej przestarzałej - LS, HC/HCT A co do 7400 to łaczysz jedno wejście do + zasilania drugie wejście i wyjście podłaczasz do układu, można użyć każdej bramki z inwersją,NOT, NAND NOR, EXOR ilość wejść dowolna.
Tzn. Nie mają migać żadne diody podłączone do wyjścia oprócz przełączenia jednej sztuki na wyjściu. Możesz to wymaganie sprecyzować? Ten układ ma pewne momenty hazardu - jak zadziała wejście 30°C i wyjście 30°C i następnie pojawi się 60°C (najgorszy przypadek) to prawdopodobnie najpierw zostanie aktywowane wyjście 60°C a dopiero później wyłączy się...
Osobiście do formowania impulsów 10sek. bazuję na zasadzie tzw. "cyfrowego" przerzutnika monostabilnego - schemat w książce: "Układy scalone serii UCA64/UCY74" Włodzimierz Sasal, str. 150, WKŁ 1990. Przerzutnik jest tam zrobiony na liczniku 74192 lub 74913 w zależności od potrzeb czasu wydłużania i do tego przerzutnik 7474. U mnie zrobiłem na 74112...
Czas propagacji bramki NAND - 8ns (74HC00) i odpowiednio "odpowiedź" licznika 74HC4040 - 18ns. Wynika z tego, że zapis powinien się kończyć (stan niski) zanim 4040 zdąży zmienić adres...robiw
A czy układ pierwszy tzn "uklad2.GIF" oprócz wprowadzania opóźnienia 2x czas propagacji bramki zapobiega nieokreślonym zmianom na wyjściu gdy wejście wisi w obecności dużych zakłóceń?
Być może tranzystor włącza się szybciej, niż się wyłącza, być może odgrywa jakąś rolę czas propagacji sygnału przez bramkę (IC1A, IC1B) - i przy zmianie DIR przy włączonym PWM przez krótki czas w którejś gałęzi są włączone oba tranzystory naraz (górny jeszcze się nie wyłączył, a dolny już się włączył) - robi się zwarcie.
No to zbiłeś mnie z tropu... To jest układ kombinacyjny (asynchroniczny). Jeśli chcesz zobaczyć jakie opóźnienia generuje z wejścia do wyjścia to musisz ściągnąć dodatkowy moduł wait for czas ns; ). Ustal transport/inertial opóźnienia bramek, i zmierz różnicę między wejściem i wyjściem za pomocą tych kursorów co wspominałem na początku. Te składnie...
Tak, oczywiście maksymalna częstotliwość pracy i minimalne czasy impulsów będą ograniczone z powodu zastosowania elementów CMOS. Będziesz miał na wyjściu krótkie impulsy na narastającym i opadającym zboczu. T1=2*czas opóźnienia inwertera T2 - czas opóźnienia bramki XOR czas impulsu można wydłużyć dorzucając inwerterów (musi być parzysta ilość). Czas...
Nie jestem profesorem wykładającym na uczelni więc nie umiem tłumaczyć sensownie, pisze tak jak ja to rozumuje. Dwie powierzchnie miedziane pomiędzy laminatem to dość dobry kondensator który potrafi spieprzyć nawet dobrze zaprojektowana dwustronną płytę PCB :-) Dlatego tez producenci stosują trzecią warstwę wewnątrz która jest ekranem i ma połączenie...
Witam. 1.Można zbudować układ "detekcji" czasu trwania impulsu sterowania serwomechanizmem. Ten czas, jak wiadomo, wynosi od 1ms do 2ms (czas powtarzania impulsów - 20ms). Poniższy układ wytwarza impulsy na wyjściu "B" w sytuacji, gdy impulsy wejściowe "A" są "krótsze" od 1,2ms (wartość zależna od R2 i C2). Na wyjściu "C" impulsy pojawiają się, gdy...
Spróbuj tak : http://obrazki.elektroda.net/42_12321030... Dojdzie Ci błąd czasu propagacji bramki rzędu nanosekund. Jeśli to nie gra wielkiej roli, to chyba najprostsze rozwiązanie.
albo tutaj http://www.elektroda.pl/rtvforum/topic45... a co do pktu 1 to ponizej masz najprostszy uklad do wykrywania zbocza narastajacego, na wyjsciu daje jedynke na "chwile" (czas propagacji bramki), poanalizuj jak to dziala to wymyslisz tez dla drugiego zbocza, i zobacz sobie na element, nazywa sie chyba 121, moze sie tutaj przydac
Nie ma po siódemce ósemki? Dziwne. Masz ten układ złożony, czy tylko symulujesz? Co do reszty "obiegu" - się zgadza, tak ma być. Układ wypracowujący PRESET, na bramkach NAND i NOT, po wystąpieniu A na wyjściu licznika natychmiast powinien wywołać załadowanie 0, a tutaj nic nie robi. Dopiero doliczenie do C powoduje wystawienie sygnału PRESET i załadowanie......
Licznik 74192 liczy w górę maksymalnie od 0 do 9, w dół może liczyć od 15 do 0 o ile po zerze będziemy wpisywać równolegle na wejściach A,B,C,D odpowiednie liczby >9 na 74193 masz licznik binarny od 0 do 15 z możliwością skracania przez wpisanie liczby Skracanie cyklu liczenia polega na połaczeniu wyjścia BORROW (przy liczeniu w dół) lub CARRY (przy...
Do Kol. Zdzis-ek Drobne zakłócenia jednak jeszcze pozostały. Walczyłem z tym ćwierć wieku temu i udało mi się zlikwidować je całkowicie z minimalnym jedynie spowolnieniem zapisu. Niestety nie mam już schematu przeróbki, ale pamiętam 3 warunki jakie musiał spełniać układ: 1-zapis do pamięci statycznej video jest możliwy bez ograniczeń w czasie trwania...
Trudno powiedzieć dlaczego liczniki zamiast na 00 przeskakują na 02, ponieważ zrobiłeś kilka kardynalnych błędów. Przede wszystkim błędem jest pobudzanie jednocześnie wejść resetujących R0 i ustawiających R9. Do wyzerowania licznika 7490 należy pobudzać tylko wejścia R01 i R02, a wejścia R91 i R92 podłączyć do masy, gdyż wejścia te są dominujące. Oznacza...
hmm... w sumie macie rację mógłbym to uzyskać wyłącznie z czasów propagacji bramek. A gdybym miał jakis zewnętrzny generator sygnałów cyfrowych to jam mam go wykorzystać w projekcie? Pozdr. Dodano po 5 Tak więc użyłem zewnętrznego generatora oraz układu licznikowego :-) DZięki za zainteresowanie Pozdrawiam
generator ktorego czestotliwosc bedzie zalezna od czasu propagacji uzytych bramek
:arrow: lenti - znalazłem to w sieci - jak mi podałeś nazwę - jest nawet jakiś 30-dniowy trial najnowszej wersji. Może się nada. :) :arrow: r2d2004 - cała sztuka w tym, żeby nie liczyć po 1, a zrobić "drzewko" sumowania, które jest dużo szybsze (czas ~ log N). Na razie ręcznie zaprojektowałem układ sumatora 3 sygnały -> liczba 2-bitowa, najdłuższa ścieżka...
Ale nie znajdę tam wymagań magistrali SPI np. W każdym razie układ śmiga.
Tak na prawdę to pełny układ tego generatora (z tym czego nie widać a co uzasadnia pewne zależności i egzystencję elementów) wygląda tak: http://obrazki.elektroda.net/11_12643519... Dz1, Dz2 - diody zabezpieczające wejścia inwerterów przed napięciami wykraczającymi poza poziomy masy i zasilania. W starszych wykonaniach układów 4069, te diody należało...
jest wiele możliwości, ale np: -na I-sze we nand'a puszczasz syglał bezpośrednio, a na drugie przez ileś nieparzystych nand'ów -sygnał się opóźni i na na zboczu narastającym mamy naszą różniczkę -na I-sze we nand'a puszczasz syglał bezpośrednio, a na drugie przez innego nand'a i C (do masy) -na I-sze we nand'a puszczasz syglał bezpośrednio, a na drugie...
Jeżeli chodzi o niewielkie opóźnienie, powiedzmy w granicach mikrosekundy, to najczęściej wykorzystuje się dwuwejściową bramkę, w której na jedno wejście podaje się sygnał wprost a na drugie ten sam sygnał za pośrednictwem ogniwa RC. Dla opóźnienia zbocza narastającego nadaje się bramka AND. Gdy sygnał wejściowy zmienia się z jedynki na zero, opóźnienie...
Dodaj opóźnienia na wejściach zegarowych tak by zbocze taktujące pojawiało się PO ustaleniu się stanów wejść J i K, bo innaczej to nie będzie poprawnie działało. Na razie to masz sygnały do J i K opóźnione o jedną propagację bramki w stosunku do zegara a przecież przerzutniki wymagają odpowiedniego czasu wyprzedzenia ustalenia się sygnałów J i K przed...
O numer najłatwiej, gorzej z wyborem serii. W zasadzie z tradycyjnych najszybsza jest AS, natomiast z bardziej egzotycznych, ale komercyjnie produkowanych chyba wciąż ECL. Maks. częstotliwość >3GHz i typowy czas propagacji 270ps brzmi nieźle, prawda? :D [url=http://www.onsemi.com/pub_link/Coll... bramki ECL Tyle, że sam inwerter...
Witam, zapewne ten tranzystor wymaga niższego napięcia sterującego na bramce. Spróbuj obniżać amplitudę sygnału z generatora, na przykład 0 - 4 V, 0 - 3 V, itd, obserwując przebiegi, czasy propagacji powinny mieć tendencję do wyrównywania się. Nie można, rzecz jasna, przesadzić ze zbyt niskim napięciem w stanie wysokim (z generatora), bo tranzystor...
Zależy co chcesz badać, jeśli tablicę prawdy to oczywiście dwa wejścia będą ci potrzebne, ale w wielu pomiarach np czasów propagacji nie jest ważne ile wejść ma bramka, jeśli są identyczne wystarczy użyć jednego.
Fakt masz rację tak się też włącza. Ale w Twoim układzie masz aż trzy sprzężenia zwrotne, pierwsze obejmujące wyjścia dwóch ostatnich bramek z wejściem pierwszej przez R3, drugie z wyjścia drugiej do jej wejścia przez R2 i C1 oraz trzecie, które z R3, R1 i C1 łączy wyjście dwóch połączonych bramek z ich wejściami. Pierwsze "ciągnie" układ na max częstotliwość...
Odpowiedź na pytanie dotyczące działania układu jest bardzo prosta: diody tworzą funkcję AND, a licznik 7493 podając sekwencję na wyjściach ABCD nie robi między poszczególnymi wartościami żadnej przerwy, do tego czas propagacji bramek w 7442 i w rzeczywistości wędrujące zera logiczne na jego wyjściach "zachodzą" na siebie. Dlatego na wyściu nie pojawia...
Znalazłem bufor 74AHC244, ma czas propagacji do 10ns więc powinien się nadać. Czas propagacji ma tu drugorzedne znaczenie. Istotne parametry to czasy naratania i opadania zbocz. Wiaza sie one z generyczna szybkoscia danej rodziny (oraz wydajnoscia pradowa wyjsc) i zaleza silnie od pojemnosci obciazajacych konkretne wyjscie. Rodzina 74AHxx to najslabszy...
W książce "Mikrokontrolery AVR w praktyce" jest tak jak piszę rzeczywisty czas (nie efektywny) wykonywania niektórych instrukcji to jeden takt. I wydaje mi się że jedyny sposób na zrealizowanie tego to po prostu podzielenie wykonywania instrukcji na sektory logiczne szeregowe i gdy kończy się wykonywać jeden sektor odblokowywuje wykonywanie się następnego...
Serie układów HC i wyższe pracują spokojnie przy częstotliwościach jakie Cię interesują. Jednakże przy tych częstotliwościach postaraj się wykonać sygnał zegara symetrycznego w taki sposób, aby obie linie (prosta i zanegowana) miały takie same opóźnienie. Czyli jak już ktoś wspomniał, ma być negator i bufor o takich samych opóźnieniach. Inaczej przebiegi...
Zdaje sie ze na HIP-ie jest Bang Olufsen ale cena tego scalaka nieco przygniata. Bede sei przymiezral do IR2101 i najwiekszy problem to chyba te czasy propagacji chociaz do suba do200-300khz powinien sie nadac. Wydajnosc pradowa da sie zwiekszyc zewnetrznie. Rezystory bramkowe odpowiadaja za prad pzreladowanai bramek a wiec wplywaja na szybkosc, to...
Bramki logiczne w technologii CMOS są zbudowane z komplementarnych par tranzystorów unipolarnych z izolowaną bramką a w TTL z tranzystorów bipolarnych. Dodano po 2 Bramki CMOS mają w porównaniu z TTL mniejsze prądy wejściowe, szerszy zakres napięcia zasilającego (3...18 V a TTL standardowo 5V). TTL mają szybsze czasy propagacji ale produkowane są dorównujące...
Witam, Mam prosbe czy zna ktos odowiedzi na ponizsze pytania jesli tak to z gory dziekuje za odpowiedz ·Skale integracji ·Wartości progowe TTL dla stanów logicznych ·Wsp. obciążalności wejścia ·Stany krytyczne TTL ·Co to jest czas propagacji ·Które bramki umożliwiają połączenia bezpośrednie i jakie warunki
Rzeczywiście dziwne, albo się bardzo łatwo uszkadzają, albo przeciwnie - to jednak ta, która chodzi, odstaje od "normy". Kiedy masz te 3,5V nie słyszysz jakichś zakłóceń w radiu? Bo to wygląda na jakąś generację - pojawia się wymagany stan na wyjściu (24), ustawia się wysoki na wejściu reset, zaś budowa wewnętrzna układu może być taka, że sygnał resetu,...
przy tak duzych czestotliwosciach odwracacz na tym tranzystorze nie ma szns dzialac! Po prostu ma za dlugi czas przeciagania. Szybkie uklady robi sie na tranzystorach w ukladzie WB czyli w ukladach sterowanych zrodel pradowych. Nie wchodza wtedy w nasycenie a ich szybkosc jest wielokrotnie wyzsza. Najtanszy i najszybszy driver to CD4049 lub 4050 ze...
Moduł IGBT czy tranzystor MOSFET to napięciowo kontrolowane urządzenie półprzewodnikowe służące do sterowania przepływem prądu elektrycznego w systemach sterowania oświetleniem, silnikami, zasilaczach impulsowych i wielu innych. Bramka takiego elementu jest galwaniczne odizolowana od pozostałych dwóch wyprowadzeń układu (źródła i drenu w przypadku FETa...
Witam Zrobilem taki oto schemat. Powinien dzialac ale sie chyba nie dowiem dopoki nei zbuduje. http://obrazki.elektroda.net/55_12149165... Na poczatku zastanawialem sie czy nei dac zamiast tych bramek 4093 jakiegos inwertera bo myslalem, ze moze tutaj chodzi o cos co ustala konkretne stany - cos jak bufor. Moze cos co minimalizowaloby ew drgania...
Mam to szczescie, ze glownie bawie sie w czestotliwosciach audio :) Czyli niskie slew rate i malo problemow :) Choc czesto stosowany przerzemnie NE5532 jako nieliczny ma dzwoniaca charaketrystyke przy pracy w ukladzie wtornika. Patrze na tego CL4007 i widze, ze ma to samo. Wiec zostaja Ci dwie mozliwosci. Pierwsza, zastosowac konfiguracje odwracajaca,...
problem jest przy tych kolorach, żeby np dodało 6 czy tam 8 Taki generator zadanej ilości impulsów można zrobic np. tak: http://obrazki.elektroda.net/94_12352403... Wybór żądanej ilości impulsów - poprzez wybór wyjścia licznika 4017. "Szpilka", pojawiająca się na końcu (czas propagacji bramki) może być usunięta przez układ całkujący RC, lub...
SN754410 Skąd wziąłeś tego starocia?, zobacz na specyfikacje jego czasy propagacji dla narastającego i poadajacego zbocza różnią sie dwukrotnie no i są rzędu wielu setek ns. Czasy narastania i opadania niby ma równe, ale dla bardzo małego obciazenia pojemnosciowego, z bramką MOSFET'a moze być inaczej, wyjście tego ukłądu jest niesymetryczne. Lepiej...
Witam. Bramki Schmitta stosuje się wszędzie tam gdzie nie jest możliwe zapewnienie szybkości propagacji sygnałów do standardu TTL, CMOS itp. ... Tu sie kol. Czesiek najwyrazniej przejezyczyl . Chodzi oczywiscie nie o "zapewnienie szybkosci propagacji" (ta akurat jest mizerna dla bramki z wejsciem Schmitta, w porownaniu do klasycznej bramki), lecz o...
Skoro doszło do tego, to się zaasekuruje. Ten układ zerowania na zasadzie propagacji w bramkach w praktyce się sprawdził niemniej impuls jest krótki (chodzi o licznik). W związku z tym proponuję wrzucić w tor zerowania, za wyjściem IC3_9 kaskadowo wszystkie wolne bramki XOR (jedno wejście do masy) i OR (wejścia każdej bramki razem). Wydłuży to impuls...
Cześć! Nie rozumiem, dlaczego wychodzi błąd (jaki?) przy połączeniu Clk2 z Vcc. Może program będzie bardziej tolerancyjny na podłączenie Clk2 do masy?. Na to wejście nie należy podawać żadnych impulsów, stan wyjść 2Q i 2QN powinien zależeć wyłącznie od wejść 2PRN i 2CLRN. "Szpilki" są dla mnie całkowicie niezrozumiałe, pomyślałem o wolniejszym zegarze,...
Gdyby wydawało się, że głosimy herezje to taka zamiana NAND na NOR przez odpowiednie negacje została opisana jako prawa De Morgana: https://pl.wikipedia.org/wiki/Prawa_De_M... i jest to prawo dość podstawowe jak masz tylko jeden typ bramek a chcesz uzyskać efekt innej bramki. Teoria głosi, ze każda funkcje logiczna można zbudować z samych bramek...
(at)Jacek212 Nazywa się to bramka buforująca. Powtarza stan, który pojawia się na jej wejściu. Np. w celu wyrównania czasu propagacji sygnału z innymi bramkami, lub zwiększenia mocy wyjściowej.
Może coś takiego, że CLK również przechodziłby "szeregowo" przez każdy blok '574? Impuls zegarowy powodowałby przepisanie zawartości na wyjście ale do następnego bloku byłby przekazywany z opóźnieniem takim jak czas propagacji pojedynczego '574 (plus, profilaktycznie, czas propagacji jednej bramki). Wtedy długość łańcucha nie miałaby aż takiego znaczenia....
Witam... dokladnie tak... w rzeczywistosci jest tam 111 binarnie czyli 7 ale to jest moment, o razu nastepuje zerowanie (czas propagacji bramki i przyrzutników)... puźiej ci zamieszcze gotowy (jutro egzamin z fizyki i różnie z czasem, to forum to forma relaksu) i dzialajacy na wczesniej proponowanym 4060... ten z 555 raczej odpada przy takich częstotliwosciach,...
Kabel - na razie krótki gotowy patchcord, gigabit na nim działał bez problemu, docelowo ma być w puszce na maszcie, zasilane z CRS318-16P-2S+OUT. Z tym zegarem to sama zmiana w kodzie nie wystarczy, bo na płytce jest bufor 74LVC1G126 w kierunku od PHY (wyjście zegara) do ESP (wejście GPIO0) blokowany w czasie resetu (bo to samo GPIO0 włącza też tryb...
W jaki sposób uzyskać zerowanie rewersyjnego licznika modulo? Skonstruowałem taki w oparciu o przerzutniki T, gdzie na wejścia zegarowe jest podawany EXOR(wyjście poprzedniego, kierunek zliczania). Problem pojawia się przy zerowaniu (które odbywa się przy wykryciu stanu niedozwolonego), mianowicie dla stanu niedozwolonego 0101b (10) po zerowaniu następuje...
Witam zwracam się do was z prośbą ponieważ nie jestem pewien czy układ który chcę zrobić będzie spełniał swoją funkcję a tranzystory nie będą się przegrzewać. Układ ma za zadanie sterowanie silnikiem 3-fazowym. Chcę mieć pewność że układ który zmontuje będzie działać ponieważ nie mam ochoty robić nowego zamówienia specjalnie dla 1 części a w miejscowość...
Jednak mam pewne pytanie. Załóżmy, że faktycznie te mosfety będą pracowały na 20kHz. Na tyle ustaliłeś częstotliwość pracy generatora wewnętrznego w L297 Bramka, przykładowo IRF540, wg noty katalogowej ma pojemność 1960pF. Ciss nie opisuje dokładnie tego co się dzieje przy ładowaniu bramki lepiej patrz na Qg=71nC, poszukaj "mosfet application note"...
Cześć. 1 pytanie. Macie jakieś narzędzia do upraszczania funkcji logicznych ? bo karnaugh nie chce mi się liczyć a ich optymalizacja też nie jest najlepsza. Bo można w wielu wymiarach tworzyć tablice. Nie musi być to w 2D może być w 1 D i 3D nawet 4D. A im więcej tych wymiarów tym bardziej to można zoptymalizować stosując zasadę żeby grupować jedynki...
Super zdjęcia modułu wejściowego KZ2131 , ,,, przydało by się jeszcze ściągnąć schemat Trochę dorzucę informacji , może komuś się przyda ... Faktycznie jest bardzo mało informacji w sieci na temat tego miernika . Ciekawy miernik tylko dlaczego tak mało cyfr w stosunku do PFL28 , KZ2025 , chciało by się powiedzieć . Na podstawie zdjęć przeanalizowałem...
Witam. Chciałbym zaproponować i zapoczątkować wątek poświęcony programom Orcad Pspice / LTspice. Marzy mi się, by działał na tych samych zasadach co wątek Generator_NAND_1.asc - działająca (symulacja rysuje wykres w przeciągu sekundy) Generator_NAND_2.asc - nie działająca (symulacja strasznie długo rysuje wykres) Oba schematy różnią się zaledwie jednym...
Nie. Po pierwsze bramki są zrobione z tranzystorów, tranzystory z krzemu z domieszkami i metalu oraz innych substancji. Dalej musisz wiedzieć, że każda bramka ma coś takiego jak czas propagacji - czyli np. nasz not - podajesz 1 na wejście i musisz zaczekać pewien (określony zjawiskami fizycznymi) czas zanim na wyjściu dostaniesz 0 i na odwrót. Teraz...
(...) o jednostajnie zmienny sygnał, czy też cykle stanów wysokich i niskich o różnych czasach trwania? Czy da się obliczyć ilość impulsów (zmiany ze stanu niskiego na stan wysoki) sygnału 2Y w czasie 1 sekundy? Oto schemat do analizy: https://www.elecfans.com/article/UploadP... Wprowadzenie Dziękuję za przedstawienie pytania...
Ale to są drobne zmiany które niczego nie naprawiają. Uwielbiam takie stwierdzenia, zamiast pisać od początku do końca czytelnie i zgodnie z sztuką, to przesłaniasz faktyczny problem takim "brzydkim" opisem HDL. Po co reset albo tcq ? I tak dalej, przyciemnia to sprawę... variable licznik :integer; - integer domyślnie to jest 32 bitowy rejestr, marnujesz...
Prawda jest taka, że mądrość inżyniera polega na tym, że potrafi ocenić które rozwiązanie gdzie się nada i nie robi tego na siłę "bo musi być na elementach dyskretnych" lub "musi być na mikrokontrolerze" - chyba że to wyzwanie ;). W produkcji seryjnej też trzeba się zastanowić. Jeśli urządzenie idzie przez automat do montażu SMD, to czasem kilka elementów...
Ktoś mógł coś przekręcić, kiedy usłyszał o: Tranzystor mógł by się uszkodzić gdyby bramka była niepodłączona i wyniku upływności napięcie wzrosło by powyżej Vgs(th), praca w obszarze liniowym, dla tranzystorów które miały pracować jako klucze, kończy się spaleniem. W układach w których bramka może zostać odłączona od sterownika (połączenie przewodami),...
7413 to dwie czterowejściowe bramki NAND Schmitta. Jeżeli wykorzystano tylko jedno wejście podłączając pozostałe trzy do plusa to otrzymano inwerter Schmitta. Najwyraźniej wejście z histerezą było potrzebne do formowania impulsów z przebiegów ładowania/rozładowania układu RC. Ograniczanie ilości wejść bramek poprzez łączenie ich ze sobą lub z plusem...
A ja z uporem maniaka będą drążył temat i nasuwa mnie się jedno takie pytanie. Wszystkie te wykresy, charakterystyki itp to są zmiany napięcia na bramce. Czy należy to traktować jako czas propagacji tranzystora, na którego bramkę trafia taki sygnał, czy należy zmierzyć realny czas przełączania MOSFETa. Masa wiadomo, ale gdzie w takim przypadku podłączyć...
Koncepcja wydaje się być najrozsądniejsza, choć sygnały z wejść X1 i X2 mają tu największe opóźnienie - przechodząi przez 21 bramek, kiedy ten z wejścia X8, tylko przez 3. Zmniejszenie dysproporcji przyniosłoby zrobienie wyjścia na środkowej bramce XOR. Do dolnej trzeba by podpiąć wówczas wejścia X7 i X8, zaś wyjście dolnego XOR-a podłączyć do drugiego...
Czy mowa tylko o TTL-ach? gdzie by nie patrzeć zostały wyparte przez nowsze szybsze, mniej prądożerne serie, niestety nie w każdej serii nie każdy układ się znajdzie, mi w układach analogowo-cyfrowych często przydają się 74ACxx - CMOSy dosyć szybkie i o dużej symetrycznej wydajności prądowej. Ja też mam w swoich zasobach kilkanaście nietypowych serii...
Dodam jeszcze, że ma za zadanie zapewnić szybkość propagacji sygnałów do standardu CMOS lub TTL i inne.
Ciekawe kiedy Intel wpadnie na pomysł by zamiast tranzystorów i napiecia w procesorach użyć światła + nano bramek świetlnych.
... Tak wyglądają przebiegi na kondensatorze i wyjściu przerzutnika dla różnych napięć przełączania bramek: ... Nie wiem poco kolego robisz symulacje przełączania dla różnych napięć, skoro progi przełączania CMOS są ustalone. Jeśli juz chcesz, zrób symulację dla napięcia progowego CMOS. ... czas propagacji CD4013 to około 200ns przy 5V a około 80ns...
Witam Mam mały problem. Jest to moje drugie ćwiczenie z pracowni cyfrowej a ja jej kompletnie nie łapie :( Mam obliczyć czasy propagacji układów TTL i CMOS bez obciążenia i z obciążeniem. W załączniku dodaje wykresy z oscyloskopu z danymi żeby było wiadomo co jest co. Będę wdzięczny jeżeli uzyskam przydatne informacje, pomoc z Waszej strony. Pierwszy...
czasy propagacji współczynnik propagacji opóźnienia propagacji
renault megane bezpiecznik wycieraczka tda2030 tranzystory power acoustik
wymiana grzałki bojler uziemienie instalacji elektrycznej
Jakość czy siła sygnału - co ważniejsze? Strojenie dźwięku w Panasonic RX-CT820: Porady i funkcje