Witaj Może nieco późno ale czwartku jeszcze nie ma:). Zaczynając od początku. W "siatce" C masz błąd, są 4 jedynki a powinny być tylko dwie (błąd przy przepisywaniu) Propozycja dla Twojego rozwiązania, wstaw tylko jedną bramkę NOT dla każdej linii N', zamiast dawać NOT'a na każde wejście bramki NAND. Zmiana bramek z NAND na NOR zmniejszy liczbę wykorzystywanych...
Minimalizacja po skosie. Czy jest możliwa minimalizacja takiego układu i przedstawienie go za pomocą schematu bramek. A jeżeli tak, to w jaki sposób i jakich bramek należy użyć? Z góry dziękuję za pomoc. https://obrazki.elektroda.pl/3798686100_... AI: Czy możesz podać więcej szczegółów na temat układu logicznego, który chcesz zminimalizować,...
Minimalizacja została zrealizowana na bramkach NAND.
Ta, coś takiego było. Ale tylko dla ior albo xor możesz zaznaczać i jedynki i zera jednocześnie. Jeśli ma wyjść suma iloczynów to musisz zaznaczać same jedynki. A twoim wzorkiem zaznaczyłeś też zera. Tip: powinna ci wyjść suma dwóch trójwejściowych iloczynów i tego czterowejściowego
Tak naprawde nie napisałeś czym "zacząłeś się bawić" , chodzi ci o samą pneumatykę, hydraulikę, czy może PLC ? Bo są też inne programy, bardzo łatwe w obsłudze, w których można tworzyć "proste" obwody sterowania : FluidSim ,lub coś pod PLC np. Logo . Przede wszystkim chodzi mi o sterowniki PLC. Właśnie poznaje program Logo Soft Confort. I właśnie przede...
Ciekawe, jak sobie młody poradzi: (at)ElektrodaBot Mam funkcję f(a,b,c,d)=Σ(0,1,6,9,10,11,13,14,15) i muszę znaleźć jej zminimializowaną wartość i przedstawić ją wyłącznie za pomocą dwuwejściowych bramek NAND.
witam, Potrzebuje pilnie pomocy..a mianowicie po rozwiązaniu tablicy prawdy(dobierane w pary potęgi 2 sa 1 czyli to jest chyba suma iloczynów) wychodzi funkcja i jak ją zrealizować na bramkach NAND i NOR.. Bardzo laicke pewnie pytanie ale bradzo to potrzebuje.. z gory dzieki za pomoc.. pozdro
to zrób na bramkach w końcu to tylko 4 wejscia i 8 wyjść ;) czyli w najgorszym razie (bez minimalizacji) 8 bramek +negacje
Kolejno dla cyfr od 0 do 9 piszesz dwie reprezentacje tych cyfr: 1. w kodzie binarnym naturalnym, 2. w kodzie BCD7421. Dla każdego z 4 bitów tworzysz tablicę Karnaugha i na jej podstawie przeprowadzasz minimalizację. Następnie realizujesz otrzymane równania na bramkach. Pozdrawiam wszystkich jjanek
Jutro się przyjże, coś mi się wydaje ,że zadziała tu minimalizacja do bramek Ex-Or, muszę przypomnieć sobie co nie co. :D http://obrazki.elektroda.pl/5662456200_1...
Po wpisaniu tych stanów do programu pokazuje mi on, że funkcja f='c'd + b'c + a'c + a'd mi natomiast wychodzi jak na zdjęciu poniżej. Różnica jest w tym drugim iloczynie. Program mówi, że ma być b'c ja natomiast myślę, że ma być samo 'c bo zmienna b przecież się zmienia (na rysunku jest to grupa oznaczona dwójką). http://obrazki.elektroda.pl/4047184600_1...
Ad2: spróbuj poszukać schematu dekodera kodu BCB/7 (segmenty typu 7447) .. tam połowa bramek to już NAND .. - reszte można łatwo przerobić (wiesz jak się zamienia inne bramki na NAND?) Tu jest podobny: http://www.sandlabs.com/bcd/image002.gif
Przepraszam, pomyliłem się. Dla D, stan wejść c i d jest bez znaczenia. D = 1 tylko dla e = 1 oraz a = 0 i b = 0. Błąd masz na schemacie. Na końcu linii D powinna być bramka AND, a Ty wstawiłeś OR, przez co masz równanie: D = e + !(a + b) = e + (!a x !b) Zamień bramkę na właściwą i będzie działać :)
Z tego co pamiętam minimalizacja po skosie istnieje. Ale nie znam do niej algorytmów. Trzeba "wyczuć" kiedy zwykłe bramki da się zastąpić XOR. Bo to nie jest zwykła bramka- złożona jest z bramek.
Mam juz zrobiona minimalizacje z rozrysowanaymi bramkami ale nie wiem jak ja przerobic aby mozna bylo to lutowac. chodzi mi o rozrysowanie scalakow wraz z odpowiednio podlaczonymi nozkami
Dzięki za odpowiedź! Nie za bardzo rozumiem, dlaczego jest źle? Wg. wzoru na NOR: y=!(e+f)=!e*!f, e=a+d f=!b+!d więc stosując podwójną negację, to funkcję mogę zapisać jako: f=e*f=!!(e*f) czyli jakby f=!( ! e + ! f ) = !(! (a+d) + ! (!b + !d)) (cały czas jest podwójna negacja) ? Czy chodziło Ci o moje pytanie odnośnie dodania d + !d? :) Dzięki Pozdrawiam
Czy aby te wszystkie bramki nie powinny być NOR a nie NAND? Bramki NAND powstaną przy minimalizacji jedynek i zastosowaniu prawa De Morgana.
Jeżeli dobrze zminimalizowałeś tablice K. to błąd tkwi w realizacji bramkowej tego układu. Spróbuj najpierw utworzyć wirtualny układ wg funkcji uzyskanych po minimalizacji (tylko bramki OR, AND i funktory NOT), jeżeli zadziała poprawnie to błąd został popełniony na etapie przekształcania do postaci NAND-owej, jeżeli nie działa to sprawdź minimalizację...
Jeśli tak wyszło Ci z minimalizacji to tak ;) Do wyjścia W1 bierzesz sygnał z A, bierzesz z B, podajesz je na bramkę NAND, sygnał wyjściowy dajesz na inwerter i to prowadzisz do wyjścia pierwszego. Dla pozostałych robisz tak samo, tylko tam będzie większa kaskada bramek ;) pzdr.
Przepraszam, że odkopuję stary temat, ale schemat nie jest poprawny. Na jego wyjściu pojawi się poprawny wynik, ale do budowy użyje się trzech zbędnych bramek NOT.
Rozrysuj sobie taki dekoder na bramkach logicznych. Teraz aby wykonać taką dwuwejściową bramkę logiczną potrzebujesz w integrze w najlepszym wypadku 2 wejścia i jedno wyjście. Nawet po minimalizacji funkcji i tak zabraknie Ci wejść-wyjść. Kolega wyżej dobrze radzi.
http://www.adam-sz.prv.pl/ na tej stronie w dziale d-load znajdziesz program któzy nazywa się ZEMAT. tam wpisujesz implikanty i programik tworzy układ na bramkach. jednak najpierw musisz stworzyc pełne iloczyny, zadanych funkcji, czyli tych ktore masz do zrealizowania.
jak przekonwertowac kod watt'a na pseudo pierscieniowy na bramkach logicznych .oraz minimalizacje funcji logicznch ,ewentualnie odsyłacze do lieratury lub stron internetowych
Ja bym to jednak na bramkach zrobił. Wiesz co zadajesz enkoderem, wiesz co chcesz uzyskać. Tablice Karnaugh’a, minimalizacja i sądzę że w kilku, może kilkunastu, bramkach się zamkniesz.
Prościej na pewno nie. Ja już wyleczyłem się z prostych rozwiązań, z których wynikała minimalizacja przynosząca oszczędność 1-2 tranzystorów, kilku rezystorów czy bramek. To miało sens w latach 70-80 ub. stulecia i stąd moja rozrzutność :)
Lepszy pomysł niż diody: https://www.elektroda.pl/rtvforum/viewto... Tylko kwestia dobrania mosfetów i ograniczenia zenerami ich napięć bramka żródło :)
Wiem zrobilem tez tak samo. To co dalem wyzej to inny przyklad ktory cwiczylem. Zrozumialem juz ta minimalizacje i jak ulozyc to bramkami ale co z tym iloczynem 4 zmiennych na 2 bramkach 2 wejsciowych :(
Układ 7400 to cztery dwuwejściowe bramki NAND, więc Twój transkoder musi być zbudowany na samych bramkach NAND. Najpierw zapisz sobie tablicę prawdy, potem na jej podstawie uzupełnij tablice Karnaugh'a, tablic będzie tyle, ile linii wyjściowych będziesz miał. Potem zrób minimalizację tablic, zapisz funkcję dla każdej linii i jeśli będzie trzeba zastosuj...
Należy dla każdej kolumny zapisu kodu Wattsa utworzyć tablicę Karnaugha, przeprowadzić minimalizację, a następnie to co wyjdzie zrealizować na bramkach. Metodą Mc Cluskeya mozna pokusić się o przeprowadzenie minimalizacji dla wszystkich kolumn jednocześnie (może być prostszy układ niż przy minimalizacji indywidualnej). Pozdrawiam wszystkich jjanek
Witam. W ramce są cztery bramki NAND z układu CD 4093. Gdyby nie reset po włączeniu zasilania (bramka z kondensatorem na wejściu ) mógł by być 4011. W celu minimalizacji elementów zastosowano oba typy wyświetlaczy; pełna cyfra ( ósemka ) jest o wspólnej katodzie , 1 jest o wspólnej anodzie. Rezystory bez podanej wartości dobierasz według napięcia zasilania...
Panowie, nie wygłupiajcie się (bez urazy). To jest studenckie zadanie - synteza układu na bramkach NAND, bo NAND i NOR to jest system funkcjonalnie pełny. Najlepiej zrobić jednobitowy sumator z wejściem i wyjściem przeniesienia - tabliczka Karnaugh'a, minimalizacja, synteza, koniec.
Tak mozesz je wykorzystac, generalnie powiem ci tak zadanie nie masz latwe bo trzeba dokonac minimalizacji z faktu tego ze masz licznik synchroniczny tzn jeden cykl zegarowy na kazde wejscie zegarowe bramki. Dokonuje się tego za pomocą grafów tzn automatów jak się nie mylę. Już nie pamietam dawno to robiłem. Jesli nie masz nic narzuconego w sensie ukladu,...
Mimo wszystko proponuje sprawdzic to, co napisalem, robilem to na szybko i nie gwarantuje, ze nie popelnilem zadnego bledu. Raczej sa bledy. Realizacji moze byc kilka, majac bramki EXNOR mozna by uproscic inaczej, wiec ponizsza minimalizacja jest jedna z mozliwych: X= A +B C Y=B+ C +A D Z1= A +B Z2= D te podkreslenie oznacza negacje sygnalu. Nie ja...
Albo zrob tak jak w pilotach, czyli takie grzebienie jedenn z napieciem a drugi do bramki
Moim zdaniem źle przeprowadzona minimalizacja. Wyeliminuj hazardy ;) Wtedy będzie mniej funkcji i mniej bramek. Dosyć dawno to miałem, ale tak kojarzę ;)
Trzy możliwości wykonania, w zaleźności od dostępnych bramek AND, NAND i NOR : http://obrazki.elektroda.net/8_123926371... Odnośnie trzeciego rozwiązania przypominam prawa De Morgana: x'+y'=(x•y)' x'•y'=(x+y)' W tym wypadku A'•C'=(A+C)' czyli A•C=(A'+C')'
Gdzie można dostać tanie silniki DC? Zrobiłem niskobudżetowy projekt podobnego robocika, fototranzystory i diody z myszki, czujnik "antyzderzeniowy" z czujnika parkowania (ze szrotu) i sterowanie na bramkach logicznych (po minimalizacji funkcji okazało sie ze szkoda by było stosować uC. Chciałbym to dokończyć a nie chce wydawać za dużo pieniędzy na...
Witam, Buduję układ oparty na licznikach TTL i chciałbym zamienić sygnałem cyfrowym na wyjściu zaświecać diody (10szt, 0001 - 1 dioda; 0010 - 2 diody itd.) Diody będą zasilane przez tranzystor sterowany z TTL. Czy możecie mi polecić jakieś rozwiązanie problemu, gdyż nie widzi mi się minimalizacja dziesięciu wyjść bramkami TTL (komplikacja układu, niepotrzebne...
Funkcja powstała za pomocą siatki Karnaugha, czy jest prawidłowa, mniejsza z tym, bardziej chodzi mi o tą całą siatkę PLA/PAL, bo nigdzie nie mogę znaleźć jak się ją wykonuje. Musisz wiedzieć czym są struktury programowalne PLA i PAL. Ta pierwsza to dwie siatki: siatka wejściowa oparta o wielowejściowe bramki AND wykonująca iloczyny sygnałów wejść...
Ja kupiłem sobie na allegro zestaw z układem Altery Cyclone (cena 430zł). Jest wystarcvzający zarówno do do nauki jaki i testowania zaawansowanych projektów. Zroibiłem sobie różne moduły rozszeżające (USB, TCP/IP) itp. Korzystam z darmowego oprogramowania Quartus II. Jak wspomniał kolega Robot_ , niezbędna jest dobra znajomość techniki cyfrowej na poziomie...
OK dzięki za te odpowiedzi. Ale chciałbym uscislic zagadnienie: chodzi mi o rozwiązanie akademickie, tj. rozpisanie grafu stanow, przejsc, zapisanie tabel, minimalizacja, realizacja obliczonej logiki na przerzutnikach/bramkach, ew z rejestrem. Realizacja układu jest tylko teoretyczna, tj przerzutniki/bramki, bez potrzeby uzywania konkretnych układów.
Jeżeli szukasz przerzutnika D to w serii CD4000 z których korzystasz (4011 - 4 bramki NAND) znajdziesz go pod symbolem 4013. Jeżeli chcesz używać bramek to pomocna też będzie metoda Karnaugha do minimalizacji ich ilości - rzuć okiem.
Witam! Bardzo proszę o pomoc w rozwiązaniu przykładu z minimalizacji funkcji logicznych. Mam do zrobienia takie przykłady oraz zrobić rysunek schematu przed minimalizacją oraz po za pomocą bramek .Zdjęcie w załączniku. https://obrazki.elektroda.pl/7525740400_... Poprawiłem link do obrazka. Następnym razem proszę sprawdzić post przed...
witam! mam zadanie: zaprojektować ukł. kombinacyjny realizujący funkcję z użyciem jak najmniejszej liczby elementów. W układach wielowejściowych wyodrębnić największą część wspólną. Układy realizować w oparciu o układy TTL serii 74 (NAND,NOR) (funkcja jak w załączniku) zawsze mieliśmy zadania typu: Y= (1,3,5,8) ... itp. więc umiem z takiego typu zadania...
Czy koledzy jega i jesion40 się ze mną zgadzają Oczywiście. Parę uwag: Czy konieczne jest użycie bramek Schmitta? Niekoniecznie, bo istotnie już pierwsze wystąpienie stanu niskiego ustawi stan przerzutnika i późniejsze zmiany na wejściu nic złego nie spowodują. Podobnie już pierwszy impuls zresetuje licznik, kolejne są bez znaczenia. W ostatnim przypadku...
Na kartce masz gdzieś błąd, bo program do minimalizacji po wpisaniu Twojej funkcji dał tak wynik: Y = B*D+|C*D+|B*C*|D+|A*B*C+A*B*|C gdzie w zapisie |B oznacza że zmienna wejściowa B jest w tym miejscu zanegowana. Realizacja tej funkcji wygląda tak, że każdy iloczyn tworzysz na jednej bramce AND, a następnie wyjścia tych bramek wprowadzasz na bramkę...
jeszcze inna minimalizacja wychodzi mi tak C B+CA=BA to będzie dobrze??
Nasuwają się dwie uwagi. Czy sygnał F1 nie może występować razem z F2, wtedy jest w sumie nieistotny. Można w tych miejscach postawić "kreski" i skleić (albo nie) z większą grupą. Można by spróbować syntezy z bramek NOR - kto wie, może funkcje będą prostsze.
Sumator (w zasadzie półsumator) można zralizować za pomocą dwóch bramek. Ale z tego samego źródła to sumator ma 5 bramek i to trzech różnych rodzajów. Ja widzę następujące powody, aby użyć tablic Karnaugha: - Jest to zadanie szkolne albo z jakiegoś kursu i tak kazali, aby poćwiczyć minimalizację funkcji. - Chcemy osiągnąć lepszy czas propagacji. -...
Co robi się z tym zerem które zostaje samo w segmencie D? Wypisuje się dla niego wszystkie 4 zmienne czy po prostu się je omija? Jeżeli masz jedną kratkę, której nie możesz powiązać z innymi, to znaczy, że musisz ją opisać wszystkimi 4 zmiennymi (pełne dekodowanie danego stanu) Jeżeli jest pojedyńcza kratka -> 4 zmienne we wzorze Jeżeli jest kratka...
jeżeli jest to element aż tak krytyczny, możesz wrócić do źródeł techniki cyfrowej :) proponuje minimalizację funkcji boolowskich za pomocą map karnaugha... uzyskasz sieć bramek, którą będziesz mógł dokładnie zasymulować i w razie konieczności zlikwidować powstały hazard
Szukać należy pod hasłem minimalizacja funkcji logicznych. http://edu.i-lo.tarnow.pl/inf/alg/002_st...
Witam Układ będzie "lepiej" działał bez przerzutników ,bo prościej zrealizować na samych bramkach niż układ sekwencyjny , który tu jest nie potrzebny . Przecież enkoder zadaje tylko jedną kobinację dla zadanego ustawienia. Wystarczy dokonać minimalizacji odpowiednich funkcji . Programy wspomające układy programowalne pozwalają na "rysowanie schematów...
Chyba z użyciem bramek EX-OR/EX-NOR ;) jak inaczej opiszesz jednoczesną zmianę na dwóch bitach?, możesz też spróbować sklejać zera.
Wydaje mi się, że kolega ma na myśli minimalizację formuły opisującej funkcję logiczną, tzn z sieci 50 połaczonych bramek logicznych robimy tak zeby bylo 5 i układ działał tak samo :| jesli o to chodzi to polecam zapoznanie się z algebrą Boole'a oraz z metodą tablic Karnaugha
Jezeli cyfry maja byc dziesietne to binarnie bedziesz potrzebowal 10 bitow. Sa gotowe uklady sumatorow 4 bitowych. Łączysz 3 takie układy i masz sumator jaki Ci trzeba. A także jest to rozwiązanie oparte na zunifikowanych układach. Po co masz wyważać otwarte drzwi ? Chyba że w zadaniu koniecznym warunkiem jest by był on wykonany na bramkach a nie gotowych...
Demultiplekser pozwala ci łatwo zdekodować wszystkie kombinacje zer i jedynek rówież te "brzydkie", które nie dały sie zminimalizować, po minimalizacji spróbuj wyciągnąć cos przed nawias, w części na bramkach rób ten fragment, który się ładnie upraszcza. Pamiętaj że demultiplekser ma wejście którego też czasem da sie użyć.
Z tablicą prawdy.Wiem jak ma wyglądać a,b,c,d(lewa strona),ale nie umiem dojść do tego jak zrobić prawą stronę (y1,y2,y3,y4).A z tablicą Karnaugha i minimalizacją już sobie poradzę,bez problemu.
Używaj nowych symboli bramek logicznych. Po co ta podwójna negacja? Mogło zostać w MPK (minimalnej postaci koniunkcyjnej), ewentualnie można było posklejać jedynki i sprowadzić do MPD.
Witam, widzę w tym artykule dwa błędy: Pierwsza tabela w drugiej pozycji na wyjściu "D" powinno być logiczne 1 Wynik minimalizacji z siatki Karnaugh powinien wyglądać następująco: D=¯AC+A¯C+B
Witam, w miejscu wykrzyknika może być bramka OR Może to też być NAND i EX-OR. Oczywiście tylko dla podanego na rysunku zbioru sygnałów wejściowych. Odnośnie metody rozwiązywania zadań tego rodzaju to tutaj akurat od razu widać jaka bramka może być wstawiona. Można oczywiście opisać ten układ stosowną funkcją i kombinować jakiego działania brakuje....
Może być tak jak ty zobiłeś. Tylko, że twoje rozwiazanie nie jest rozwiązaniem optymalnym, a po to stosuje sie minimalizację, aby otrzymać postać najprostrzą tzn. taką która potrzebuje minimum bramek i ich wejść do realizacji ukadu końcowego. Poza Dc pozostałe można jeszcze zminimalizować i dopiero postać minimalna będzie poprawnym rozwiązaniem. Pozdrawiam...
Co wg Ciebie mają przedstawiać załączone rysunki? Jeżeli ćwiczenie w minimalizacji funkcji to może być (ale czy zrobione poprawnie to nie wiem bo nie chce mi się sprawdzać tak rozległej siatki). A Ty masz zrobić sumator 3-bitowy. Narysowałeś nawet poprawny schemat blokowy, jak złożyć taki sumator z sumatorów 1-bitowych. Więc po jaką cholerę tworzysz...
Witam Od 2 dni zmagam się z problemem zbudowania sterowania do wyświetlacza 7 segmentowego na wspólnej anodzie, dodam że sterowanie ma być na bramkach nand. Poszukuje również dobrego programu do minimalizacji tablicy Kerno. Podstawy programu w załączniku. Mam również pytanie - wyświetlacz na wspólnej anodzie będzie sterowany sygnałem LO. Jeśli tak to...
Witam Atom, generalnie IRFZ44 jest droższy od IRF7455, pewnie zależy to od producenta, ale tendencja jest stała. Druga sprawa to gabaryty, IRF7455 jest w SMD. Trzecia sprawa to pojemność bramki, jeśli sterujemy to z proponowanego układu to należy dążyć do minimalizacji pojemności. Pozdrawiam
A możesz dobrze to rozpisać. Bo nie mogę znaleźć tego błędu. Wszystko na pierwszy rzut oka jest OK. Układ działa tylko te 2 dodatkowe bramki mi nie pasują, POMOŻE KTOŚ ?
Po dokładniejszej analizie mam niewielk postęp w zrozumieniu istoty problemu. Jest to przerzutnik RS na bramkach NOR. Jego stan aktywny to "1". Posiada on stany zabronione wejsc dla R = "1" oraz S = "1", z tego tez wzgledu w tablicy Karnaugh'a oznaoczne sa one jako X. W procesie minimalizacji traktowane sa one jako 'nieistotne', podlegajace minimalizacji...
Dzięki. Mam jeszcze pytanko. W jakim programie narysować tablice karnaugha, tak żeby można było bez problemu zaznaczyć grupy do minimalizacji? W Wordzie zrobi się tabelkę, ale nie zaznaczy grup. Czy trzeba to robić ręcznie?
Ja bym się zastanowił czy tak ogromną bramkę przeładowywać prosto z SG. Zauważmy, że w aplikacjach, gdzie są 2xIRFZ44 na gałąź stosuje się dirver na 2 tranzystorach (a IGBT mają większe bramki). Ważną sprawą jest też poprawa szybkości przełączania w celu minimalizacji strat w MOSach kluczujących. Twoja przetworka to 100V/20A? To 2000W! ...więc chyba...
Zamiarem jest minimalizacja poboru prądu , wyszedłem z założenia że przetwornica będzie mniej pobierała od np.78XX .Pojazd pracuje czasami 21h na dobę, więc co za tym idzie także to urządzenie. Jeśli widzisz inne rozwiązanie to proszę o podpowiedź. A po za tym wszystko dobrałem dobrze?
Zanim podłączysz dekoder 7447 to sprawdź czy układ ci działa. Tak na pierwszy rzut oka za dużo tam bramek, nie pokazałeś tablic Karnaugh i ich minimalizacji więc nie jestem wstanie ocenić poprawności schematu. Po schemacie domyślam się że rysujesz w Quartusie od Altery, czyli układ będzie pewnie uruchamiany na jakimś zestawie startowym (nie wiemy jakim)....
Musisz zacząć od zdefiniowania sygnałów z komparatorów. Ponieważ komparator musi mieć trzy stany to jeden bit nie wystarczy. Czyli Stan komparatora1 (2) to "k0k1" ("g0g1") np. < to stan "00", > to stan "11" a = to stan "01". Na wyjściu chcesz mieć sygnał wł/wył więc wystarczy jeden bit np. 1 - włącz, 0 - wyłącz. Teraz trzeba zrobić tabelę prawdy...
Mam zadanie, aby zaprojektować sumator pełny jednobitowy tylko na bramkach tak, aby liczba bramek była minimalna: a) NOR, b) NAND. A więc na bramkach NOR zrobiłem to w ten sposób: https://obrazki.elektroda.pl/6047856700_... A tutaj na bramkach NAND: https://obrazki.elektroda.pl/8355489600_... Czy może ktoś sprawdzić...
Każdy kolor to ok.300mA. Rezystory służą jako ograniczenie prądowe dla led. Zasilanie =5,6Vmax (nieobciążone przez led). Wiem ze nie jest to idealny układ (np. brak rezystorów na bramkach) ale zależało mi na prostocie i minimalizacji płytki a dokładnie taki układ na tych samych częściach i tym samym zasilaczu mam na płytce stykowej i przepracował on...
Dokładnie chodzi mi o te 20 przełączników 2 stanowych, które oznaczone są od 0 do 19 i na dwóch wyświetlaczach maksymalna liczba, która będzie wyświetlona do 19(naciskam 5 przełącznik na wyświetlaczu pojawia się 6). W przypadku załączenia dwóch przełączników na wyświetlaczach pojawi się pauza. Dzięki za skonkretyzowanie. Wobec tego to "siłowe", minimalistyczne...
Witam wszystkich, mialem od napisania sprawozdanie i mam problem z zadaniem z funkcja : Przy uzyciu multipleksera 74151 i dowolnych bramek zestaw i zbuduj uklad realizujacy funkcje podana na rysunku, i nie wiem co mam dalej z nia zrobic, jest tam rozpisana tabela prawdy...Nie trzeba tam nic chyba rysowac no nie wiem moze minimalizacja?Tablice Karnough?...
Mam proźbe potrzebuje linki gdzie można ściągnać jakieś programy do symulacji komputerwej np Protel itp W sumie potrzebuje zrobić projekt gdzie na podstwie wzoru minimalizacji rusuje to na bramakach i wlasnie potzrebuje programa w ktorym mozna rysowac bramki Podjacie mi linki do róznych programów w których mzona robić symulacje komputerwoa doradzciue...
Można by spróbować zaradzić opisanych przez Was wad dając na wejście przekaźnik który w położeniu martwym miałby jakieś malutkie źródło prądowe a w załączeniu podawał by prąd z testowanego układu ? Wtedy po odpaleniu i wygenerowaniu zwłoki potrzebnej do osiągnięcia pożądanego stanu początkowego znaczna część opisanych przez Szanownych Kolegów dolegliwości...
Witam mam mały problem z zadaniem minimalizacji układu logicznego tylko na bramkach NOR. Uprzejmie prosiłbym o pomoc w podanym niżej przykładzie. Y=Σ(2,3,10,13(0,11,15))
jiwaniuk zaproponował lepszą wersję rozwiązania ponieważ zawiera od razu grupę antyhazardową (hazard statyczny w warunkach działania). druga sprawa to zbędne komplikowanie rozwiązania - takie zadanie robi się w 2 minuty korzystając z siatki Karnaugha. ja to widzę tak, jak na skanie poniżej - ołówkiem jest zaznaczona wspomniana grupa antyhazardowa....
Ale co by ci miało dać obniżanie napięcia zasilania driverów, wyższe jest lepsze, o ile nie stosujesz tranzystorów logic-level, których lepiej nie stosować jeśli to nie jest niezbędne, dlatego że łatwo się włączają przez wysokie dv/dt Ten driver ma wewnętrzne zabezpieczenie undervoltage lockout, stworzone żeby nie dopuścić do pracy przy za niskim napięciu...
Witam, Prosze o pomoc w rozwiazaniu zadan z ukladow cyfrowych. oto one : zad 1. Zaprojektuj uklad sekwencyjny asynchroniczny realizujacy stany jak w tabelce. projekt wykonac z wykorzystaniem przerzutnika SR Zad2. Zaprojektuj uklad sekwencyjny asynchroniczny realizujacy stany jak w tabelce. Projekt wykonac na bramkach zad3. Metoda quinea-mcclusky wykonac...
:roman zapomniałes o polu rozproszenia? każdy transformator ma szeregowa indukcyjność. Bramka ma pojemnosc i juz mamy układ rezonansowy. Kwestia odpowiedniej minimalizacji tego zjawiska. :silversound na problem przełączania nie ma wpływu częstotliwosc przełączania. tylko jej szybkość. :SylwekI coś popsułes w tym schemacie. Przeączanie napięcia do pojemności...
Niestety wszystkie "tabelki" masz wypełnione błędnie. Opisz sobie poszczególne komórki tablicy Karnaugha liczbami dziesiętnymi, a wtedy nie będziesz miał problemu z poprawnym wpisaniem funkcji konwersji do tablic. Jeżeli nie ma możliwości wystąpienia stanów od 10 do 15, to możesz te stany wykorzystać do minimalizacji funkcji wyjściowej. Pozdrawiam wszystkich...
Wymagasz od ludzi, żeby w pół godziny Ci to ocenili? Nikt tu 24 godzin na dobę nie spędza. Z góry przepraszam za jakość pisma:D Oczekujesz pomocy i zamieszczasz coś, czego treści trzeba się domyślać. ,jutro mam koło i na szybko to piszę. To szybko się obudziłeś. Powiem tak. Zadań ze wzmacniaczem nie umiem odczytać. W dwójce domyślam się że wiem czego...
ten pomysł z ALU niestety się nie sprawdzi...Wracam do bramek. I tu problem. Czy ktoś z kolegów mógłby narysować dla mnie tablicę Karnaugha dla tych wartości (1,2,5,8,11,15) a następnie dokonał minimalizacji? Siedzę już nad tym bardzo długo i chodź staram się bardzo jakoś nie chce wyjść poprawnie :/ Bardzo bym prosił, ponieważ jest to bardzo cenne dla...
Wyścigi wynikają z tego, że rzeczywiste bramki logiczne i przerzutniki mają niezerowe czasy reakcji (tzw. czas propagacji stanu wejściowego na wyjście) na stany wejściowe (w odróżnieniu od tych na papierze :). W źle zaprojektowanych układach, nie uwzględnienie tych nieidealności może prowadzić do powstawania wąskich szpilek na wyjściach bramek, których...
Witam Czy wie ktoś z szanownych koleżanek i kolegów jak w układach CPLD ALTER'y zaprogramować daną bramkę w konkretnej makrokomórce. Pracuję w MAX+Plus II i potrzebuję zrobić linię opóźniającą wewnątrz "kości" np. EPM7064. Chcę przepuścić sygnał przez dane konkretne bramki w strukturze i zasymulować to w MAX+Plus II. System ten przewiduje element typu...
Tak, rezystor 1k do bramki spowalnia zbocza, zarówno otwarcia, jak i zamknięcia kluczy. Może być duży, byleby nie przegrzać tranzystorów. Stosując PWM AC spokojnie można użyć samodzielnego termostatu, bo przejście przez zero obecne w sinusie sieci zostaje zachowane, więc łuk na stykach będzie miał kiedy się wygasić. Ja używam nawet dwóch termostatów...
... np. pojedyncze 1 w czerwonym obwodzie. Czerwona grupa to jedno. Wewnątrz niej mogą być i inne grupy. Zasady sklejania są takie, że należy sklejać jedynki/zera w możliwie największe grupy jednocześnie tak, żeby grup było jak najmniej (lepsza minimalizacja, prostszy układ) oraz żeby nie pozostawić nie sklejonych ze sobą sąsiednich jedynek/zer (eliminacja...
7413 to dwie czterowejściowe bramki NAND Schmitta. Jeżeli wykorzystano tylko jedno wejście podłączając pozostałe trzy do plusa to otrzymano inwerter Schmitta. Najwyraźniej wejście z histerezą było potrzebne do formowania impulsów z przebiegów ładowania/rozładowania układu RC. Ograniczanie ilości wejść bramek poprzez łączenie ich ze sobą lub z plusem...
Na początek nie zastanawiaj się jak wyglądają układy na bramkach NAND bo to rozpoczęcie, że tak powiem "od d... strony". Masz napisane pod zadaniem co masz po kolei wykonać, więc po prostu to wykonaj. Zadanie 1.: określenie tablicy prawdy - co się stanie jeśli na wejściach a i b podasz ... (i tutaj rozpisujesz każdą możliwość a potem ubierasz w ładną...
http://obrazki.elektroda.pl/3329084700_1... Jakieś 15 lat temu, kiedy zaczynałem swoją przygodę z elektroniką wpadł mi do ręki schemat elektronicznej kostki do gry z książki "10 lub 20 prostych projektów dla elektroników" (nie mylić z obecną książka BTC o podobnym tytule), którą wykonałem według niego. Niestety mimo, że kostka została...
Fakt, nie wspominają otwartym tekstem o ewentualnych problemach. W tym przypadku targetem jest sprzedaż driverów ;), więc jak widać skupili się na opisie "in plus" co one wnoszą. Jest to zawsze jakiś kompromis i zwykle gdy przyjmujemy dane kryterium optymalizacji (tutaj minimalizacja strat przełączania), to inne parametry mogą ucierpieć. Jeśli chcemy...
Tak wyglada pdf z instrukcja http://elektron.pol.lublin.pl/users/koma... . Nie ma na nim mojej funkcji bo prowadzacy nam ja ulatwil. Dodano po 3 http://pl.wikipedia.org/wiki/Metoda_Karn... i jeszcze wiele innych stron które wyskoczą w guglu po wpisanie "tabela Karnaugha" pozdrawiam filug sam opis minimalizacji mi duzo nie daje bo mam...
Jeżeli układ będzie poprawnie działać przy różnych wartościach elementów, zawsze warto i trzeba wybrać rozwiązanie najbardziej ekonomiczne i pewne w działaniu. A więc minimalizacja poboru prądu przez dzielniki, zwracanie uwagi na to aby w każdym przypadku nie nastąpiło przeciążenie elementów (w tym i fotorezystora). Zawsze trzeba stosować rezystory...
Kod Excess 3 wygląda tak: 0 0011 1 0100 2 0101 3 0110 4 0111 5 1000 6 1001 7 1010 8 1011 9 1100 uzyskuje się go dodając do liczby wartość 3. Kody dwójkowo-dziesiętne to ogólna nazwa kodów w których liczby od 0 do 9 są zapisywane w postaci bitowej. Ogólna zasada zamiany kodu jednej postaci na drugą jest taka (takie układy czasami są nazywane transkoderami):...
Cisco postanowił wycofać się z rynku LoRaWAN (technologia umożliwiająca komunikację na duże odległości przy niskim zużyciu energii) dla urządzeń Internetu Rzeczy (IoT). Firma ogłosiła daty zakończenia dostępności i wsparcia dla swoich bramek i powiązanych produktów, nie oferując klientom żadnej ścieżki migracji. • Ostatni dzień, w którym klienci będą...
To ja dorzucę swój programik "bramki logiczne", zrobiony w pascalu (wrzucam źródła), trochę niedokończony. Obsługa: kwadraciki to przyciski kółka to lampki, wszystko połączyć zgodnie z elektronicznymi regułami i nacisnąć prawy przycisk myszy. Trochę tam namieszałem i przy wyłączaniu trzeba poklikać i esc prawy przycisk myszy. Tylko podczas rysowania...
Należy przeprowadzić minimalizację stanów dla każdej zmiennej kodu wyjściowwego, a następnie otrzymane równania przy pomocy praw de Morgana zapisać w postaci tylko NAND lub NOR i taki układ narysować. Mam nadzieję, że to co napisałem jest dla ciebie zrozumiałe, bo chyba podstawy (jakieś) techniki cyfrowej znasz. Pozdrawiam wszystkich jjanek
minimalizacja tablic minimalizacja układ minimalizacja okien
wymiana łożyska oporowego cabletech pilot pralka blokada polar
Brak prawego kierunkowskazu w naczepie - diagnostyka i naprawa Ekspres Saeco nie spienia mleka - przyczyny i rozwiązania