Wygląda jak xor, a jedyne z czym sobie tablica Karnaugha nie radzi to właśnie xor (i xnor).
Trzycyfrowy NKB to np. 001? Jeśli tak - trzeba wypisać sobie wszystkie liczby pierwsze od (1,3,5,7), zakodować je i zrobić minimalizację wg metody Karnaugh. Metody opisu - tablica reprezentacyjna f-cji (tablica przejść) - opis słowny - opis za pomocą diagramów czasowych Metodę minimalizacji Karnaugh znajdziesz tutaj np (to do tej części "uprościć równanie")...
http://obrazki.elektroda.net/92_12411815... 00|01|03|02 ---------------- 04|05|07|06 ---------------- 12|13|15|14 ---------------- 08|09|11|10 SGA=(\overline{C}+\overline{D})*(\overli... SGE=\overline{A}*(\overline{C}+A)*(\over... W ostatnim, grupa {3,2} sąsiaduje przez krawędź z grupą {11,10}...
Witam. Potrzebuje ukladu komibacyjnego na uklady cyfrowe.. nie chodzi mi o zadne schematy czy cos tylko sama tresc zadania i wykonanie jej tj. utworzenie tablic prawdy , tablic Karnougha , minimalizacji , itp.. Prosilbym o pomoc czy wie ktos gdzie takie cos moglbym znalezc ?? .. http://www.jeybi.republika.pl/cyfra7_s_k... http://www.jeybi.republika.pl/cyfra8_min...
y=X2^ + X1X3^X4^ + X1^X3X4^ :P tablice Karnaugh'a baaardzo ciezko jest wytluamczyc na odleglosc, lepiej znajdz kogosc kto bedzie mogl Ci to wytlumaczyc w "realu"
Witam Szukam pomocnych materiałów dotyczących szeroko rozumianej cyfrówki, a dokładniej : - Tablice Karnaugh - Minimalizacja fukcji logicznych - Może dodatkowo jakieś polecany materiały o tranzystorze. Pozdrawiam,
Na niebieskiej linii w Q2 powtarza się 1. W tabeli masz wartość 0, więc musisz zanegować Q2. Analogicznie w Q0-tyle że tu powtarza sie 0, wiec nie ma potrzeby negowania.
Podpowiedź: masz 4 wyjścia, dla każdego osobna minimalizacja siatki Karnaugha (patrzysz gdzie Yx ma mieć 1 na wyjściu (dla jakiej kombinacji ABCD) i w siatce dla Yx zaznaczasz jedynkę, na końcu minimalizujesz.
F = (!a+u+e) * (!a+!u+e) * (a+u+e) Zauważamy, że z 1 i 2 maxterma można wyłączyć "!a+e" i że z 1 i 3 maxterma można wyłączyć "u+e" F= (!a+u+(e*!e)) * ((!a*a)+u+e) F = (!a+e) * (u+e) http://www.fpga.agh.edu.pl/russek/tul/PD...
Tu jest program: http://karnaugh.shuriksoft.com/download....
Projekt zakłada realizację minimalizacji funkcji logicznych za pomocą siatek karnaugh w C++ jak to zrobic?:D
Wrzuć funkcję to Ci ją zminimalizuję. A tak w ogóle wpisz do googla "minimalizacja" lub "Karnaugh" a otrzymasz linki również do programów minimalizujących. Pozdrawiam wszystkich jjanek
(at)ST-44: mi to pokazywali już na 3-im semestrze :P Jakkolwiek nigdy się to potem nie przydało :) Dzięki za odpowiedź, jednak minimalizacja po skosie istnieje ;) http://pl.wikipedia.org/wiki/Metoda_Karn... Problem w tym, że nie mogę jej rozgryźć. Zobacz angielską wersję, tam masz pokazany przypadek "na skos".
Ale masz to zrobić na mikrokontroler czy w postaci syntezowalnego opisu HDL na układ programowalny (CPLD/FPGA) ? Generalnie zarówno C jak i Verilog są językami dość wysokiego poziomu i rozpisywanie (i minimalizacja) tablic Karnaugh nie są potrzebne.
dzieki bardzo bo co prawda jak robilem na dwa sposoby t wychodzilo to samo ale nigdzie nie bylo napisane ze mozna wiec moja watpliwoc juz zostala rozwiana:)
Minimalizacja funkcji logicznych metodą Karnaugh ???
Szukam programu do minimalizacji tablicy Karnaugha. Oczywiście dla 4-5 zmiennych nie stanowi to problemu ale minimalizacja dla 6 i więcej zmiennych nie należy do najprzyjemniejszych i łatwo popełnić błąd. Za wszelką pomoc dzięki.
Witam, widzę w tym artykule dwa błędy: Pierwsza tabela w drugiej pozycji na wyjściu "D" powinno być logiczne 1 Wynik minimalizacji z siatki Karnaugh powinien wyglądać następująco: D=¯AC+A¯C+B
Witam! Miałem zadanie z którego wyszło mi 8 jedynek, sporo. F wygląda tak: X1X2 X3X4X5+ X1 X2X3X4 X5 + X1 X2X3X4X5+X1 X2 X3X4X5+X1X2X3 X4X5 +X1X2X3 X4 X5+X1X2X3X4 X5 +X1X2X3X4X5= (te podkreślenia to negacja jak coś), no i zminimalizowałem do postaci: X2X3X4 X5 +X3X4X5+X1X2X3 X4 . Wiem, że można jeszcze coś z tym zrobić, wyciągnąć przed nawias, ale nie...
Dzięki za odpowiedź! Nie za bardzo rozumiem, dlaczego jest źle? Wg. wzoru na NOR: y=!(e+f)=!e*!f, e=a+d f=!b+!d więc stosując podwójną negację, to funkcję mogę zapisać jako: f=e*f=!!(e*f) czyli jakby f=!( ! e + ! f ) = !(! (a+d) + ! (!b + !d)) (cały czas jest podwójna negacja) ? Czy chodziło Ci o moje pytanie odnośnie dodania d + !d? :) Dzięki Pozdrawiam
Cześć, potrzebuje informacji dotyczącej minimalizacji funkcji za pomocą siatki karhaugha, a dokładnie chodzi mi oto, czy gdy mamy w siatce jakieś stany nieokreślone, to możemy wsiąść kilka stanów nieokreślonych do grupy z jedynkami, a potem resztę stanów nieokreślonych grupować z zerami.
Dla wszystkich, którzy potrzebują "na szybko" zminimalizować funkcję logiczną dwóch, trzech lub czterech zmiennych zapraszam na tę stronę : [url=http://arnold.elektroda.eu/karnough... Karnaugh
na zdjeciach jest tablica carnaugha wraz z rozwiazaniem - minimalizacja zer. problemem jest to, ze robilem to na kilka sposobow i za kazdym razem wychodzi mi tak jak na tych fotach, a moj sor zrobil to inaczej i obawiam sie ze to on sie pomylil. jednak nie chce z nim dyskutowac bez solidnych podstaw. mozecie przejrzec to i wskazac ewentualne błedy?...
Papagalo, ale funkcji przełączającej nie minimalizuje się na piechotę, tylko metodą Quine'a - Mc Cluskeya albo metodą tablic Karnaugha...
Panowie, W excelu to ja sobie robię i to nie jest problem, niemniej chodziło mi o jakąś metodę która pomoże zrobić to optymalnie, coś na zasadzie Karnaugh dla minimalizacji funkcji logicznych.... Pozdrawiam i dziękuje Krzysiek
Kolejno dla cyfr od 0 do 9 piszesz dwie reprezentacje tych cyfr: 1. w kodzie binarnym naturalnym, 2. w kodzie BCD7421. Dla każdego z 4 bitów tworzysz tablicę Karnaugha i na jej podstawie przeprowadzasz minimalizację. Następnie realizujesz otrzymane równania na bramkach. Pozdrawiam wszystkich jjanek
Oczywiście minimalizacja funkcji logicznych to coś co powinno się znać i umieć stosować, jednak wygodniej w tym wypadku zastosować program, który wykona to za nas, np. darmowy Karnaugh Map Minimizer.
To miał być iloczyn sum, a to co napisałeś to iloczyn iloczynów... poza tym zgadujesz? chyba tak. A do negacji użyj ~(..) Pomyśl i poszukaj w necie haseł: Funkcja boolowska, minimalizacja funckji boolowskiej, Tablica Karnaugh zwana także Siatką Karnaugh.
Witam. Mam taki problem. Po minimalizacji funkcji metodą Karnaugh wychodzi mi coś takiego A'B'C+A"BC'+ABC+AB'C' (' oznacza negację). Facet na zajęciach powiedział że to jest AxorBxorC tylko trzeba to wyprowadzić z tego poprzedniego równania i nie wiem jak to zrobić. Pomoże ktoś? To mi się przyda nawet nie do tego konkretnego zadania ale też na przyszłość...
Własnei sprawdzam i tak jest napewno dobry Hmmm.....za nic nie moge go wsadzić do tablicy Karnaugha
2 strony wcześniej w tym samym dziale: http://www.elektroda.pl/rtvforum/topic11... SZUKAJ odpowiedzi na forum i popraw temat.
Rzeczywiście, można je pominąć, wezmę to pod uwagę w sobotę:) Jednak bardziej zastanawia mnie czy realizacja funkcji jest poprawna, bo w tym temacie czuję się mniej pewnie niż w minimalizacji i korzystaniu z siatek Karnaugh.
Czy ktoś mógłby mi sprawdzić, czy dobrze wykonuję to zadanie? Nie mam pewności, bo profesor słabo wytłumaczył to zagadnienie i próbuję się na własną rękę tego nauczyć. Dodatkowo mam pytanie, czy coś dalej z tym wynikiem robimy? I Kiedy zaznaczamy jedynki, a kiedy 0? banalne pytania, ale jak mówię - uczę się na własną rękę. Dzięki bardzo. odp: http://obrazki.elektroda.pl/1845651600_1...
(at)ElektrodaBot Dana jest następująca funkcja o sześciu argumentach f(a,b,c,d,e,f)={0,6,7,8,9,12,16,17,18,20... a. Dokonaj minimalizacji tej funkcji za pomocą siatki Karnaugha. b. Dokonaj syntezy układu z wykorzystaniem matrycy PAL lub PLA. Informacje dodatkowe: 1) Numeracja dla implikantu dla trzech zmiennych dla...
Witam. Na wstepie moze dam ostrzezenie z algebra boula na dluzsza mete jest to dla mnie czarna magia. Po minimalizacjach tabel Karnaugha wyszly mi takie funkcje jak poniżej - czy mógłby mi ktoś podpowiedzieć czy da się to bardziej zminimalizować, lub prosić o zmniejszone postaci tych funkcji- z góry dziekuje: De = (Qc+Qb+Qe+Qd)( nie Qc + nie Qa +Qe...
Można narysować dwie (wy1 i wy2) tablice Karnaugh'a, przeprowadzić minimalizację, finalnie zrealizować odpowiednie funkcje logiczne.
Autorzy: Halina Kamionka-Mikuła Henryk Małysiak Bolesław Pochopień Tytuł: Synteza i analiza układów cyfrowych W rozdziale 5 opisane są metody: - siatek Karnaugh - Quine-McCluskey-a - Kozakowa, - tablic niezgodności - bezpośredniego przeszukiwania. ISBN 83-60716-02-1 W książce W.Majewskiego p.t. " Układy logiczne " jest opis metod siatek Karnaugh i "kluski"...
Witam, czy mógłby mi ktoś wytłumaczyć jak obliczyć ile powinien zawierać wyjśc dany układ ? Chodzi mi o to żeby przy tworzeniu danego układu którego zadaniem jest np podzielność przez 4 należy stworzyć tablice prawdy, siatki Karnaugh itd. i nie do końca wiem ile wyjść w tablicy prawdy uwzględnić... Prosiłbym o wytłumaczenie tego najlepiej na różnych...
Minimalizacja po skosie. Czy jest możliwa minimalizacja takiego układu i przedstawienie go za pomocą schematu bramek. A jeżeli tak, to w jaki sposób i jakich bramek należy użyć? Z góry dziękuję za pomoc. https://obrazki.elektroda.pl/3798686100_... AI: Czy możesz podać więcej szczegółów na temat układu logicznego, który chcesz zminimalizować,...
No tak, bo na NANDach to jest przerzutnik R'S', w którym sygnałem wymuszającym jest 0. A co dokładniej doradzić z tym pierwszym, sprawdzić minimalizację i tablice Karnaugha?
Zrobiem już prawie wszystko tylko nie wiem jak zróbić minimalizacja przy wspólnym (całościowym) podejściu do zespołu funkcji: - minimalizacja metodą tablic Karnaugha (poprzez wyszukiwanie jak największej liczby wspólnych grup w tablicach Karnaugha), - faktoryzacja do postaci o najmniejszym koszcie realizacji - unifikacja Pomóżcie!!!
Na wstepie prosze moderatora o nie kasowanie tego postaoraz o przyklejenie starego posta do obecnego jesli uwaza to za stosowne...free will... Potrzebuje pomocy w zaprojektowaniu licznika jak w temacie (w matlabie). Założenia: - ma dzialać autoamtycznie, - stany x, y na WE: 00 01 10 11 - stany na WY: 00 01 10 11 (tozsame z WE) - zastosować przerzutniki...
Witam, mam problem z minimalizacją funkcji logiczne. Do sprawozdania muszę dokonać tego trzema metodami, jednak każda z nich daje inny wynik. I ponieważ robiłem je już kilkukrotnie i nie mogę znaleźć błędu stwierdziłem, że napiszę temat, może ktoś wytknie mi błąd w rozumowaniu. Treść zadania: Znaleźć funkcję przełączającą, która będzie prezentować wyniki...
Witam Mam za zadanie zaprojektowac licznik 5 bitowy zliczjacy wstecz zakodowany według kolejnych liczb nieparzystych.Licznik powinien zawierac stan 0(zero) oraz numer z dziennika.Juz sobie jakos radze tylko mam problemy z minimalizacja funkcji.Mam 10 tabel Karnaugha czy np w jednej tabeli moge zakreslac zera a w drugiej jedynki?Zrobilem przykladowy...
z tablicami a właściwie z ich minimalizacją jest wszystko ok
Cyfra Watt`a pseudo x || a b c d || A B C D E 0 || 0 0 0 0 || 0 0 0 0 0 1 || 0 0 0 1 || 0 0 0 0 1 2 || 0 0 1 1 || 0 0 0 1 1 3 || 0 0 1 0 || 0 0 1 1 1 4 || 0 1 1 0 || 0 1 1 1 1 5 || 1 1 1 0 || 1 1 1 1 1 6 || 1 0 1 0 || 1 1 1 1 0 7 || 1 0 1 1 || 1 1 1 0 0 8 || 1 0 0 1 || 1 1 0 0 0 9 || 1 0 0 0 || 1 0 0 0 0 Dla każdej kolumny A,B,C,D,E tworzysz tablicę...
Jeżeli szukasz przerzutnika D to w serii CD4000 z których korzystasz (4011 - 4 bramki NAND) znajdziesz go pod symbolem 4013. Jeżeli chcesz używać bramek to pomocna też będzie metoda Karnaugha do minimalizacji ich ilości - rzuć okiem.
witam! mam zadanie: zaprojektować ukł. kombinacyjny realizujący funkcję z użyciem jak najmniejszej liczby elementów. W układach wielowejściowych wyodrębnić największą część wspólną. Układy realizować w oparciu o układy TTL serii 74 (NAND,NOR) (funkcja jak w załączniku) zawsze mieliśmy zadania typu: Y= (1,3,5,8) ... itp. więc umiem z takiego typu zadania...
O jakie przeciążenie ci chodzi ??? Sprzężenia (odpowiednie połączenia wejść i wyjść przerzutników przez różne funkcje logiczne) stosuje się po to by układ działał wg założonego cyklu. Sorka, miało być - sprzężenie :) (at)edit No oki. Tylko że jak ja zrobiłem sobie właśnie ten cykl licznika synchronicznego liczącego 0 -> 1 -> 3 -> 2 i zrobiłem wszystko...
Już sam doszedłem. Źle odczytałem tabelę (pominąłem jedną wartość). Sorry za kłopot.
Muszę wykonać projekt dzielnika częstotliwości modulo 14 asynchronicznego na przerzutnikach JK działającym w kodzie binarnym. Zrobiłem tabelki Karnaugha minimalizacje ale nie potrafię narysować schematu. Wiem, że muszą być 4 przerzutniki ale co dalej? ratujcie
Czesc, probuje wyprowadzic wzor na Q dla przerzutnika RS na NOR'ach minimalizujac funckje przy uzyciu tablic Karnaugh. Po minimalizacji wychodzi mi, ze Q=S+Q\overline{R} . Natomiast postać właściwa dla bramek NOR to oczywiście Q=\overline{\overline{S+Q}+R} . Probowałem to przeksztalcic zgodnie z prawami logiki, ale chyba sie gdzies zapetliem i mi sie...
Ale masz korzystać wyłącznie z algebr Boole'a, czy możesz również z metod minimalizacji, np. metodą tablic Karnaugha?
Funkcja y - masz blad. W tablicy zaznaczasz dwie 1 najpierw w pionie a potem w poziomie, co daje y= a'b'c'd' + a'bd + bcd W tablicy Karnaugha zaznaczasz tyle obszarow ile sie da. Moga na siebie zachodzic. Jesli przy przejsciu z pola do pola wartosc kodu Graya sie zmienia, to ta wartosc znika. wiecej wyjasnien? Nie wiem, czy pomoglem, bo dalem Ci gotowca....
http://lm.tii.pl/download/sem5/cyfrowe/m... od 4 slajdu jest coś napisane na ten temat
Z tablicą prawdy.Wiem jak ma wyglądać a,b,c,d(lewa strona),ale nie umiem dojść do tego jak zrobić prawą stronę (y1,y2,y3,y4).A z tablicą Karnaugha i minimalizacją już sobie poradzę,bez problemu.
Witam, masz jednowyjściową funkcję logiczną f(a, b, c, d,) od czterech zmiennych a , b , c , d , która ma być prawdą, czyli jej wartość logiczna ma być równa "1". Powyższe spełnione będzie wtedy i tylko wtedy, kiedy każdy z ośmiu czynników z iloczynu podanego w załączniku będzie prawdą, czyli równy będzie logicznej "1". Wobec powyższego, można wykorzystać...
Mam do zminimalizowania dwie funkcje metodą tablic karnaugha i nie moge sobie z tym poradzić jak ktoś wie jak je zminimalizować to prosze o pomoc f1(x1,x2,x3) = Π[0,1,2,5(3,4)] f2(x1,x2,x3) = Π[0,1,2,5,7(3,4)] Trzeba zrobić też do nich unifikacje i faktoryzacje wiec jak ktoś wie to czekam i dzieki z góry
Należy dla każdej kolumny zapisu kodu Wattsa utworzyć tablicę Karnaugha, przeprowadzić minimalizację, a następnie to co wyjdzie zrealizować na bramkach. Metodą Mc Cluskeya mozna pokusić się o przeprowadzenie minimalizacji dla wszystkich kolumn jednocześnie (może być prostszy układ niż przy minimalizacji indywidualnej). Pozdrawiam wszystkich jjanek
Wymagasz od ludzi, żeby w pół godziny Ci to ocenili? Nikt tu 24 godzin na dobę nie spędza. Z góry przepraszam za jakość pisma:D Oczekujesz pomocy i zamieszczasz coś, czego treści trzeba się domyślać. ,jutro mam koło i na szybko to piszę. To szybko się obudziłeś. Powiem tak. Zadań ze wzmacniaczem nie umiem odczytać. W dwójce domyślam się że wiem czego...
Zanim podłączysz dekoder 7447 to sprawdź czy układ ci działa. Tak na pierwszy rzut oka za dużo tam bramek, nie pokazałeś tablic Karnaugh i ich minimalizacji więc nie jestem wstanie ocenić poprawności schematu. Po schemacie domyślam się że rysujesz w Quartusie od Altery, czyli układ będzie pewnie uruchamiany na jakimś zestawie startowym (nie wiemy jakim)....
Tabliczki Karnaugha i minimalizacja funkcji logicznych słuszna jest dla układów kombinacyjnych. Tu powstaje układ synchroniczny i do dyspozycji mamy grafy. Cały problem można sprowadzić do dwóch stanów: 1. Wczytanie zboczem opadającym stanu H, 2. Wczytanie zboczem opadającym stanu L. Nic więcej układ nie musi robić.
Mam dwa pytania: 1) Metody opisu i syntezy układów kombinacyjnych 2) jw. ale sekwencyjnych w 1) metody opisu: - tablica reprezentacyjna f-cji (tablica przejść) - opis słowny - opis za pomocą diagramów czasowych metody syntezy: Metoda minimalizacji Karnaugh'a W 2) metody opisu: - tablica reprezentacyjna f-cji (tablica przejść) - opis słowny - opis za...
Powiem szczerze - dziwny ten zapis w tabeli. Wogóle to to nie jest tablica karnaugha. Z tego co masz - czyli z tabeli prawdy - dopiero konstruuje się siatkę karnaugha. Jeżeli się gdzieś nie pomyliłem to tak powinna wyglądać siatka:
Cześć, Czy na forum znajdzie się osoba która czuje się dobrze w Układach Cyfrowych? Kod BCD, kod 8421, 2*421 oraz kod Aikena w zależności od sterowania X. Potrzebuję pomocy w utworzeniu tablicy przejść, tablic Karnaugh dla poszczególnych wyjść, oraz funkcje które powstana z tych tablic i ewentualna minimalizacja. Mam do zaprojektowania automat liczący...
Witajcie, konstruuję przełącznik sygnałów o dość pokrętnej logice działania. Mechanicznie nie da się tego ogarnąć w 100% i w związku z tym, żeby całe to stado wejść i wyjść obsłużyć, postanowiłem skorzystać z bramek logicznych.. ..ale czy słusznie? W moim układzie występują na wejściach następujące czynniki - sygnał sterujący RI - sygnał sterujący OFF...
Idea była następująca. Dla układu wykrywającego sekwencję ustaliliśmy, że mamy osiem stanów, które kodujemy wariantem kodu binarnego. Założyliśmy, że będzie to kod 3-bitowy i postępowaliśmy wg ustalonych zasad. Zadanie ma polegać na sprawdzeniu, jaką potencjalnie złożoność układu można uzyskać stosując inne niż przyjęte kodowanie kodem 3-bitowym. Albo...
Mimo wszystko proponuje sprawdzic to, co napisalem, robilem to na szybko i nie gwarantuje, ze nie popelnilem zadnego bledu. Raczej sa bledy. Realizacji moze byc kilka, majac bramki EXNOR mozna by uproscic inaczej, wiec ponizsza minimalizacja jest jedna z mozliwych: X= A +B C Y=B+ C +A D Z1= A +B Z2= D te podkreslenie oznacza negacje sygnalu. Nie ja...
Witam!! Potrzebuje projekt sumatora/subtraktora 8 bitowego (tabela prawdy, siatka karno funkcja minimalizacji no i rysunek) help!!!!!
Witam, mam na pracowni zadanie dotyczące daty urodzin - cyfry wchodzące w skład niej mają reprezentować na wyjściu układu 1, reszta 0. Cyfry te to: KPS Nie mam problemu z utworzeniem tablicy Karnaugh, minimalizacją i rozrysowaniem. Efekty wyglądają tak: Obliczenia: http://images33.fotosik.pl/372/dbe111b08... Schemat: http://images42.fotosik.pl/13/521dfc0fdc...
Witam, Wiem że temat nie pasuje do tego działu ale niestety z braku punktów nie mogę go nigdzie indziej umieścić..., tak więc jeśli jest możliwość prosiłbym moderatora o przeniesienie tematu w odpowiednie miejsce. Napisałem program do minimalizacji funkcji logicznych za pomocą siatek Karnaugh'a. Był to projekt na zaliczenie, lecz mam dalszy zamiar go...
Witam. Czy jest w programie multisim 9 opcja minimalizacji tablic karnaugha? Bardzo to by mi ułatwiło prace.
Sumator (w zasadzie półsumator) można zralizować za pomocą dwóch bramek. Ale z tego samego źródła to sumator ma 5 bramek i to trzech różnych rodzajów. Ja widzę następujące powody, aby użyć tablic Karnaugha: - Jest to zadanie szkolne albo z jakiegoś kursu i tak kazali, aby poćwiczyć minimalizację funkcji. - Chcemy osiągnąć lepszy czas propagacji. -...
Panowie, nie wygłupiajcie się (bez urazy). To jest studenckie zadanie - synteza układu na bramkach NAND, bo NAND i NOR to jest system funkcjonalnie pełny. Najlepiej zrobić jednobitowy sumator z wejściem i wyjściem przeniesienia - tabliczka Karnaugh'a, minimalizacja, synteza, koniec.
jeżeli jest to element aż tak krytyczny, możesz wrócić do źródeł techniki cyfrowej :) proponuje minimalizację funkcji boolowskich za pomocą map karnaugha... uzyskasz sieć bramek, którą będziesz mógł dokładnie zasymulować i w razie konieczności zlikwidować powstały hazard
jiwaniuk zaproponował lepszą wersję rozwiązania ponieważ zawiera od razu grupę antyhazardową (hazard statyczny w warunkach działania). druga sprawa to zbędne komplikowanie rozwiązania - takie zadanie robi się w 2 minuty korzystając z siatki Karnaugha. ja to widzę tak, jak na skanie poniżej - ołówkiem jest zaznaczona wspomniana grupa antyhazardowa....
Cześć, x1 i x2 w tej sytuacji zostały zminimalizowane, nie mają znaczenia jeśli chodzi o logikę układu. Z punktu widzenia układu logicznego równie dobrze może ich nie być. Gdy zakreślisz w parach np. "1" (dla odmiany), otrzymasz funkcję w postaci: ~x1~x0+x1~x0 ...i zapewne zauważysz, że nie ma tu x2, ponieważ stan tego argumentu nie ma wpływu na działanie...
Wydaje mi się, że kolega ma na myśli minimalizację formuły opisującej funkcję logiczną, tzn z sieci 50 połaczonych bramek logicznych robimy tak zeby bylo 5 i układ działał tak samo :| jesli o to chodzi to polecam zapoznanie się z algebrą Boole'a oraz z metodą tablic Karnaugha
A które tablice mu dałeś te z kreskami czy te z pełną obsadą zerojedynkową (licznik samokorygujący)? Bo jak wymieszałeś to faktycznie mógł nie uznać ! A co mu się nie podobało ? Te zwinięcia typu A*(B+C+D) zamiast AB+AC+AD ? To rozpisz je na oddzielne iloczyny. Reszta wynik z tablic Te ostatnie równania to minimalizacja twoich tablic z kreskami ?
Co wg Ciebie mają przedstawiać załączone rysunki? Jeżeli ćwiczenie w minimalizacji funkcji to może być (ale czy zrobione poprawnie to nie wiem bo nie chce mi się sprawdzać tak rozległej siatki). A Ty masz zrobić sumator 3-bitowy. Narysowałeś nawet poprawny schemat blokowy, jak złożyć taki sumator z sumatorów 1-bitowych. Więc po jaką cholerę tworzysz...
Chodzi Ci o tablicę Karnaugh'a. Jest to bardzo prosta metoda minimalizacji funkcji. Polega to na tym, że wartości abcd rozdzielasz i zapisujesz w wierszach i kolumnach. W tym przypadku ab wiersze cd kolumny. Lecz zapisujesz to w kolejności zgodnie z kodem Grey'a. A w samej tabelce wpisujesz stany wyjścia. Następnie zakreślasz Przylegające do siebie...
Ja bym to jednak na bramkach zrobił. Wiesz co zadajesz enkoderem, wiesz co chcesz uzyskać. Tablice Karnaugh’a, minimalizacja i sądzę że w kilku, może kilkunastu, bramkach się zamkniesz.
Jak minimalizujesz funkcję za pomocą tablicy Karnaugha, to patrzysz na obwiednie i na te bity, które się nie zmieniają. I tak dla F2 pierwsza od lewej obwiednia to abd, bo a i b są jedynkami; c się zmienia jak przechodzisz na drugą jedynkę w obwiedni, więc nie bierzesz go pod uwagę; d jest 1 dla każdej jedynki w obwiedni, więc piszesz wprost abd. Cała...
Prawie, prawie... tam gdzie funkcja nieokreślona, powstawiaj "1" jesli chcesz mieć sumy iloczynów, albo "0" dla iloczynów sum, i wtedy zrób. Być może minimalizacja będzie bardziej optymalna dla "0". Minimalizuj jak największe grupy, nawet grupy które się zazębiają, unikniesz wtedy hazardów stanów. Przepraszam za chaos, ale późno już :)
Wynik jest - powiedzmy - prawidłowy, ale to nie jest postać minimalna. Postać minimalna to: \bar{a}\cdot\bar{b}+\bar{b}\cdot{c} + d Ponad to, nacudowałeś się, naliczyłeś, a najprościej jest na podstawie wyrażenia wypełnić tablicę Karnaugha i zminimalizować. http://obrazki.elektroda.pl/3172381500_1... I tym sposobem zadanie można rozwiązać...
Dzięki. Mam jeszcze pytanko. W jakim programie narysować tablice karnaugha, tak żeby można było bez problemu zaznaczyć grupy do minimalizacji? W Wordzie zrobi się tabelkę, ale nie zaznaczy grup. Czy trzeba to robić ręcznie?
Dzień dobry ! Chciałbym serdecznie prosić o pomoc/wyjaśnienie mojego problemu. Mam funkcję f(a,b,c,d)=Σ(0,1,6,9,10,11,13,14,15) i muszę znaleźć jej zminimializowaną wartość i przedstawić ją wyłącznie za pomocą dwuwejściowych bramek NAND. Zrobiłem tablice Karnaugha i zminimalizowałem funkcje, w programie sprawdzałem to każdy iloczyn osobno działa, ale...
Takich, ktore operuja na symbolach raczej nie znajdziesz ani w wersjach freware ani shareware. Polecam mapy Karnaugha. Dla osmiu zmiennych jest co liczyc, ale jaka satysfakcja...
ten pomysł z ALU niestety się nie sprawdzi...Wracam do bramek. I tu problem. Czy ktoś z kolegów mógłby narysować dla mnie tablicę Karnaugha dla tych wartości (1,2,5,8,11,15) a następnie dokonał minimalizacji? Siedzę już nad tym bardzo długo i chodź staram się bardzo jakoś nie chce wyjść poprawnie :/ Bardzo bym prosił, ponieważ jest to bardzo cenne dla...
Witam, jestem w drugiej klasie technikum na kierunku elektrycznym. Mam mały problem, mianowicie moja nauczycielka od elektroniki zadała nam minimalizację swojej daty urodzenia na podstawie ułożonego z tej daty zbioru ( U(0,2,7,8) ). Mój problem jest taki, że muszę zrealizować swoją datę w NAND i zastosować do niej prawo De Morgana. Wyznaczyłem już tabelę...
Witam ! Z kilku zadań (prostych układów kombinacyjnych, bo to dopiero pierwsze moje zajęcia na Logice Układów Cyfrowych), to sprawia mi największy problem - stworzenie modelu matematycznego i graficznego kodera z kodu 1 z n na BCD; n ustalam jako 4. Buduję tabelkę prawdy i wychodzi mniej więcej tak: http://obrazki.elektroda.pl/9930432400_1...
Jedynki i zera muszą być wpisane dla stanów które napewno wystąpią w projektowanym układzie. Stany niemożliwe możesz zakodować dowolnie czyli tak, aby maksymalnie można było zminimalizować funkcje wyjściowe (bo chyba wiesz, że stany nieokreślone też można użyć do minimalizacji). Pozdrawiam wszystkich jjanek
Witam, O tempora! o mores! , popraw ten bochomaz w tytule... :cry: Wielce szanowany inżynier z Bell Labs Maurice Karnaugh chyba w grobie się przewraca, a Ty w Gliwicach to zostaniesz ogłoszony odmieńcem... :D Wraczając do Twojego pytania, skoro nie uwzględnisz wszystkich nieznaczących kombinacji, to nic nie stanie się (nie wpłynie to wartość funkcji...
Wielkie dzieki:) ale czy mog bys mi wyjasnic dlaczego minimalizujac taka funkcje ab~c~d + a b cd mi wychodzi ab co skladajac to w bramki ilocznyn a i b nie wychodza stany takie jak powinny ?? tablica prawdy wyglada tak : 0 0 0 0 |0 1 0 0 0 |0 1 1 0 0 |1 1 1 1 0 |0 1 1 1 1 |1 metoda minimalizacji tablicami Karnaugh’a wyszlo b ~c+ d
... ` oznacza - czyli stan fi w exelu byl problem ze wstawieniem myslnika :) i z tej tablicy wypisuje się funkcje dla J i dla K ta tablica jest dla Q3, wiec tlusta jedynka bedzie na pozycji 0111 a tluste zero na pozycji 1001, a oto funkcje jakie maja wyjsc, J=q0q1q2 K=q0 tylko dlaczego?? Bo minus trzeba popchnąć enterem, a nie strzałką... :P To nie...
Taki jest tok postępowania przy projektowaniu układów przełączających. Najpierw na podstawie opisu słownego tworzysz tablicę Karnaugha i minimalizujesz funkcję przełączającą (mozna też zastosować inną metodę minimalizacji), a nastepnie tworzysz układ logiczny który realizuje otrzymaną funkcję i masz rozwiazanie problemu. Oczywiście dla prostych zalezności...
Wiem zrobilem tez tak samo. To co dalem wyzej to inny przyklad ktory cwiczylem. Zrozumialem juz ta minimalizacje i jak ulozyc to bramkami ale co z tym iloczynem 4 zmiennych na 2 bramkach 2 wejsciowych :(
http://obrazki.elektroda.pl/3329084700_1... Jakieś 15 lat temu, kiedy zaczynałem swoją przygodę z elektroniką wpadł mi do ręki schemat elektronicznej kostki do gry z książki "10 lub 20 prostych projektów dla elektroników" (nie mylić z obecną książka BTC o podobnym tytule), którą wykonałem według niego. Niestety mimo, że kostka została...
Witam, Chciałbym prosić o pomoc w zrobieniu schematu który mógłbym wprowadzić do programu "ispLEVER Classic Project Navigator". Licznik 4-bitowy, liczący w górę z pominięciem liczb podzielnych przez 3 i 4. Liczby po których ma się poruszać: 1,2,5,7,10,11,13,14 i przy 14 znowu wraca do 1,2,5... i tak w kółko. Zrobiłem tablice przejść oraz Metodę Karnaugha....
Tak wyglada pdf z instrukcja http://elektron.pol.lublin.pl/users/koma... . Nie ma na nim mojej funkcji bo prowadzacy nam ja ulatwil. Dodano po 3 http://pl.wikipedia.org/wiki/Metoda_Karn... i jeszcze wiele innych stron które wyskoczą w guglu po wpisanie "tabela Karnaugha" pozdrawiam filug sam opis minimalizacji mi duzo nie daje bo mam...
siatka karnaugh metoda karnaugh siatki karnaugh
uziemienie robocze uziemienie ochronne błąd czyszczenia głowicy 2x40v lepsza
Lokalizacja styków świateł mijania w Skodzie Felicia FIR Filter Design: Linear Phase, FPGA, Audio, DSP, Parks-McClellan, Kaiser, Polyphase