To nie jest problem, bo zawsze możesz wyzwalać układ stanem niskim wymuszonym programowo (normalnie na porcie ustawiasz 1 a impulsujesz stanem 0). Tu jest odwracacz: http://obrazki.elektroda.net/9_123404303... Dioda przesuwa punkt włączenia (wyłączenia) tranzystora w okolice 1.4V by nie było problemów jakimiś cudami z napięciami dla poziomu 0 logicznego....
AND/OR kwestia umowy. Dwa zera podane na wejście zapalają wyświetlacz czyli tak naprawdę jest to funkcja NOR albo inaczej AND od negacji wejść. Co do zalet czy wad, to nie porównuję tych rozwiązań, to jest jedna z wielu alternatyw.
Trzeba zastosować filtr czasowy na wejście wyzwalające bistabilny np. przez koniunkcję z negacją przełącznika mono albo naruszenia wejścia
Cześć. Wydaje mi się, że jedna i druga bramka to zwykły NOT, tylko inaczej przedstawiona, ale chciałbym, żeby ktoś to potwierdził. Z góry dzięki za odpowiedź. https://obrazki.elektroda.pl/8182966600_...
najbardziej łopatologicznie to zrób to tak (na przykładzie z nandem): 1. zaprojektuj cały system na and/or/not. 2. za and wprowadź ekwiwalent zrobiony na 2 bramkach nand (nand i na jego wyjściu drugi nand jako negacja - zwarte wszystkie wejścia) 3. za or wprowadź ekwiwalent tej bramki na nandach (nand z negacjami na wszystkich wejściach) 4. za not daj...
Czy można to interpretować w ten sposób? Nie można to będzie OR suma logiczna czyli ~x1 + x4 albo ~x1 OR x4. 2. Jak uzyskać taki wynik za pomocą tylko bramek NAND? Trzeba dołożyć trzy bramki NAND jako negacje obu wejść oraz wyjścia.
Witam ---- Co może wprowadzać, poza negacją wejścia, taka konstrukcja? +----+ ... --+---|R Q|----- | | | +--o|S | +----+ Napisane dla Saia PCD2. w Fupla (SFC). Będę wdzięczny za rozjaśnienie tematu.
To jest ok, teraz zamianiasz bramki tak by były nand. Tutaj masz tożsamości w ich symbolach (to powinieneś mieć na zajęciach). http://hyperphysics.phy-astr.gsu.edu/hba... Twój or jest nandam z zanegowanymi wejściami, więc podmieniasz. Te negacje przesuwasz na bramki wchodzące do tego or'a. Więc robią się z nich nandy. A na końcu...
Dobrze. Negacja A na wejście NAND, B na wprost, wyjście NAND zanegowane. Nie chce wyjść inaczej.
1.Nie wiem jak uzyskać negację wejścia (wydaje mi się że jak zaneguje wejście in1 (czyli na out34 na stałe będzie 1) to gdy zadziała timer oświetlenie włączy się, nie czekając na zadziałanie czujnika zmierzchowego 2.Mam też wątpliwość czy będę mógł sterować ręcznie wyjściem w razie potrzeby (twoje było założenie).
Możesz to zrobić na 2 x 74154. 4 niższe bity adresu podajesz na wejścia adresowe obu demultiplekserów. 5 bit podajesz na wejście G2 jednego, a przez negację na wejście G2 drugiego. Informację wejściową podajesz na wejścia G1 obu demultiplekserów. Pozdrawiam wszystkich jjanek
Mam zaprojektować schemat licznika modulo 52 i opisać jak działa czyli np czy sygnał się zmienia itp. Jestem zielona w tym temacie i no. Z góry dziękuję za pomoc Pozdrawiam
Wejścia w porcie LPT komputera PC to końcówki nr: 10,11,12,13 i 15. Analogicznie. Wejście inwertera 74LS04 z negacją, niski stan - wyjście wysoki, co zapala diodę z katodą na masie w transoptorze oświetlając fototranzystor, który spolaryzowany zwiera sygnał do masy wymuszając niski stan na wejściu LPT.Odwrotny efekt to odmienny stan na wejściu inwertera.wysoki...
Jest dobrze, przy czym dioda i kondensator nie są konieczne, przekaźniki półprzewodnikowe ZAWSZE na wejściu posiadają transoptor. Celem całkowitego zabezpieczenia się przed zakłóceniami ECM proponuje kondensator 10nF bezpośrednio na wejściu R1.
W takim razie z rysunku trzeba usunąć wszelkie połączenia z wejściami S oraz negację przy R. Nie wiem jakich symulatorów używasz, ale w wiekowym Crocodile Clips powinno się udać. Edit: Dolny przełącznik to A http://obrazki.elektroda.pl/2259258000_1...
introl katowice - introl.pl czy com.pl - zakładka napędy albo falowniki - poradzisz sobie... :D W sprawie szczegółów lepiej zadzwonić, niż emailować. Programowanie takich urządzeń z reguły bazuje na języku "drabinkowym" czyli: K1---K2---/K3---Q1 K4-' Symbolicznie aby załączyć odbiornik (wyjście) Q prąd musi przepłynąć przez wyłącznik (należy zasterować...
Witam! Jest jedno "ale" - procesory '51 mają RESET aktywny w stanie wysokim... Programator wymusza na tym wejściu stan niski przed rozpoczęciem programowania. Rozwiązania są dwa: Pierwsze - zastosować tranzystor do negacji stanu podawanego z programatora Drugie - wymuszać na wejściu RESET ręcznie stan wysoki, po odpięciu sygnału z programatora Pozdrawiam!
Trudno się takie układy analizuje bez rozrysowania (a mi się nie chce tego rysować :)), ale widzę parę niepotrzebnych bramek: w pierwszym zdjęciu na dole masz podwójną negację - można to usunąć. Na kolejnych screenach przedstawiam metodę, którą opisałem wyżej (niestety zrobione jakimś online'owym programem, niezbyt poprawnie, ale ideę widać): 1. Rysujemy...
Zera nie uzyskasz ponieważ po pojawieniu się 4 jedynek licznik zostanie ustawiony zgodnie z tym co na wejściach PRE/CLR. Potrzebujesz negacji na wejściach bramki NAND. Ale zero będzie baaaardzo krótko.
Należy to zrobić tak: - do dekodera 1 podłączasz wejścia 1 do 8, - do dekodera 2 podłączasz wejścia 9 do 16, - wyjście E0 dekodera 2 łączysz z wejściem EI dekodera 1, - na wejście EI dekodera 2 podajesz sygnał strobujący, - wyjście GS dekodera 2 jest stanem wyjściowym - negacja 2^3, - wyjscia A0 obydwóch dekoderów podajesz na NOR i dalej na NOT (otrzymujesz...
Zmiana zbocza jak zawsze - negacja na wejściu zegarowym.
Bramki TS są to bramki trójstanowe (three-state). Mają dodatkowe wejście, które powoduje wprowadzenie wyjścia w stan wysokiej impedancji, czyli po prostu "odcięcie". Negacja na wejściu oznacza, że stanem aktywnym jest "zero" (górna bramka TS). Bramki OC są to bramki z otwartym kolektorem (open collector). Różnią się budową od standardowych tym, że w...
No i w czym problem? Stoi tam jak byk, że są to przerzutniki D i SR z negacjami na wejściu...
Układ scalony cd4049, na schemacie masz cyferki typu 11, 12 itd. To są numery pinów (wyprowadzeń). Bierzesz i podłączasz przewód do odpowiedniej nóżki scalaka. http://obrazki.elektroda.net/93_11814248... Te trójkąty z kółeczkami to inwertery. Negują sygnał. Wkleiłem rysunek układu scalonego (z góry). Piny zawsze numeruje się tak samo. Pierwszy to...
Ale dobrze rozumiem że bramka i tak powoduję negację stanu na wejściu? W działaniu nic się nie zmienia.
Witam. Źle analizujesz układ. W tym wypadku negacja oznacza, że stanem uaktywniającym wejście jest stan niski. Pzdr.
Zad 1 to właściwie dwa zadania. Jedno to zwykły sumator 3-bitowy. Możesz go zrealizować jako trzy sumatory 1-bitowe poączone przeniesieniami. Drugie to układ mnożący. Można go zrealizować jako całkowicie układ kombinacyjny (6 wejść i 5 wyjść) gdzie trzeba rozpisać wszystkie kombinacje wejść i następnie zminimalizować lub jako sumatorowa realizacja monożenia...
Kolego a ten rejestr który podałeś to jak nim sterować? Ile wejść muszę wykorzystać? co oznacza negacja OE w nocie katalogowej? co to za wejście?
przeczytałem jeszcze raz i doszedłem do wniosku że na jedno musi isć przebieg z PWMa a na drugie masa, żeby jechać do tyłu to odwrotnie, jak zrobić po bożemu taką zamianę połączeń ? Można ciut inaczej. PWMa podać na wejście ENABLE i jeszcze dwa sygnaly sterujące kierunkami podać na INPUT 1/2. Moża jeszcze zredukować o jeden liczbę sygnałów, podając...
Szedł bym w bufory 74HC540/541 - wygodny układ wyprowadzeń 8 linii. Jeśli użyjesz 540(negacja) to ledy podłączasz katodami do wyjść oczywiście przez oporniki. Anody do +5V Możesz też użyć serii ULN28xx 7407 ma wejście TTL więc jednak trochę obciąża magistralę. Bez ingerencji elektrycznej w linię raczej będzie trudno.
przy uzyciu "wskanik naruszenia wejścia(14)" bedzie autopodswietlanie w kazdym stanie aktywnosci, aby uzyskac autopodswitlanie tylko w stanie rozbrojonym trzeba uzyc: 21.Wskaźnik czuwania - wyjście jest załączane, jeśli co najmniej jedna z wybranych stref jest w stanie czuwania (z negacjom logiczna "polaryzacja") 14.Naruszenie wejścia - wyjście jest...
...wiec jak zrobic na bramce NAND negacje? Najprościej wejścia do kupy i na wyjściu mamy sygnał zanegowany
Witam. Jeśli iloczyn uzyskasz poprzez negację sygnałów na wejściu bramki NOR, to zbędna jest podwójna negacja. To, co ma być zanegowane podajesz w postaci prostej. Pzdr.
Bo to się rozwiązuje graficznie, masz na wyjściu or'a (z swojej funkcji) zamieniasz go na nanda z zanegowanymi wejściami, potem te negacje dajesz andom na wejściu co robi z nich nandy i wsio. Żadnych demorganów boolów itd ;)
Dzień dobry, mam w garażu 2 bramy. Chciałbym tak zaprogramować Integrę 128WRL, aby w mieszkaniu uruchamiać sygnał wizualny tak długo, jak którakolwiek z bram jest otwarta. Sygnał powinien zostać wyłączony po zamknięciu wszystkich zmian. Wyjścia: 5: Sygnalizacja wizualna, Typ: 25: Przełącznik BI Wejścia: 30: Mała brama (kontaktron), Typ: 1 NC, Typ reakcji:...
Skoro na tym podręcznikowym przykładzie powyżej wejście S jest połączone z tą kreską na dole (która chyba ma oznaczać masę?) i do tego podpina się zera, to co w przypadku gdy tego S ma nie być? Tak, symbol T postawiony na "głowie" to symbol masy. Zasilanie jest podłączone do Ucc i masy. Napięcie bliskie Ucc (aż do równe Ucc) jest logicznym "1" a napięcie...
A może bramka 3 wejściowa NAND realizuje X1*X2*X3 zanegowane? Po co te negacje na wszystkich wejściach jak wystarczy jedna na X2? Może potrenuj zapisy funkcji logicznych i ich realizacje na bramkach. Dodatkowo poczytaj prawo de Morgana jak się zamienia AND na OR albo NAND na NOR. https://pl.wikipedia.org/wiki/Prawa_De_M... To jest podstawa jak zrealizować...
Przerzutnik Szmitta się kłania. Albo wykonany na tranzystorach, albo najzwyklejsza bramka (negacji) z wejściem Szmitta. Przerzutnik Szmitta ma to do siebie że zmienia stan po przekroczeniu pewnego progu na wejściu. Przy jego zastosowaniu niema żadnych "brzęczeń", nie stabilnych stanów powodowanych wolno narastającym napięciem na wejściu.
Proponuję Ci zapoznać się z opisem obu scalaków, bo wg tego co widzę na dołączonym schemacie te dwa układy różnią się funkcją wejścia R (nóżka 4). W TLC555 jest to wejście z negacją (takie jest chyba znaczenie kreski na literą R), a w NE555 bez tego oznaczenia. Pozdrawiam wszystkich jjanek
Jeśli znasz to hasło które wprowadziłeś zamiast tych 11111 bądź 1111 to odblokowanie powinno nie być problemem. Innym sposobem jest zmiana ustawień przez www używając przeglądarki i znając IP maszyny. Login wspomniane 11111 bądź 1111 password: x-admin Jest jeszcze wejście serwisowe z negacją tłą, ale tam lepiej dla Ciebie byś tam nie grzebał ;)
jiwaniuk zaproponował lepszą wersję rozwiązania ponieważ zawiera od razu grupę antyhazardową (hazard statyczny w warunkach działania). druga sprawa to zbędne komplikowanie rozwiązania - takie zadanie robi się w 2 minuty korzystając z siatki Karnaugha. ja to widzę tak, jak na skanie poniżej - ołówkiem jest zaznaczona wspomniana grupa antyhazardowa....
4095 ale trzeba dać negacje na te wejścia J i K co są zanegowane w 4096. HEF4096, CD4096, MC14096 ... wersje różych producentów.
Ja to robiłem inaczej :) Dajesz wejście przez zenerkę 5V:) I masz albo 5V ścięte zenerem, albo 5V bo high albo mniej :)
Zacznijmy od analizy działania układu: Pierwszy przerzutnik ma zwarte wejścia J i K i podłączone do zanegowanego wyjścia drugiego przerzutnika (~Q2). Drugi przerzutnik ma wejście J podpięte do wyjścia pierwszego przerzutnika (Q1), a wejście K zwarte do zasilania. Na początku jest reset, więc Q1=0, Q2=0, przerzutnik 1 jest w stanie negacji stanu obecnego...
1. Rozwiązanie z przerwaniem od stanu niskiego akurat tutaj pasuje, ale gdyby np. w pętli głównej miała migać inna dioda to już to nie przejdzie. Wtedy można najpierw skonfigurować wyzwalanie zboczem opadającym (wciśniecie) i narastającym (puszczenie). 2. Dla AT90S2313 rejestr pinx jest tylko do odczytu, a dla Attiny2313 do odczytu i zapisu. Dodane...
Oto poprawiona wersja mam nadzieję że wszystko zrobiłem poprawnie (oparłem się na przykładzie który znalazłem w internecie). http://obrazki.elektroda.pl/9376839700_1... Jedyna rzecz do której nie ma pewności to negacja na wejściu SD (w dokumentacji jej nie ma).
Temat dość ciekawy. Ja bym osobiście wolał dołożyć drugi sygnalizator (troche bardziej cichy) wysterowany z osobnego wyjścia niz ten od alarmu. Optyka może być wspólna. Jak chodzi o twoje rozwiązanie to gdybys chciał 15 sekund ciszy i 2 sekundy alarmu to wyjście 6 dałbym na 17 sekund a 7 na 15 sekund (ale to szczegół). Przyznam się że nie wiem jak zrobić...
Ten schemat jest przekombinowany. Sygnały TX z obu UART-ów możesz spiąć razem - jako "OR na drucie" i do RX w procesorze. Diody są niepotrzebne no i są na odwrót. Sygnał TX z procesora można wpiąć UART-a 2, a do UART-a 1 dodałbym bramkę AND z otwartym kolektorem, albo bufor z wejściem enable. Ewentualnie drugą bramkę dla negacji. Bramka robiłaby to...
A ja myślę, że ktoś zadał sprytne pytanie z tym opadającym zboczem, bo najczęściej w sterownikach jest blok reagujący na zbocze narastające :) A wystarczy wóczas dodac negację na wejściu (np. użyć styków NC) Nie bardzo tylko rozumiem pytanie o charakterystykę działania sterownika w funkcji zbocza opadającego.... poproszę o wyjasnienie.
Jeszcze trochę źle - negacja na lini LOAD jest niepotrzebna, powinny być negacje na danych - tak by linia LOAD uaktywniała albo wejście SET albo RESET poszczególnych przerzutników.
Jak widzę, masz w układzie 7404 - potrzebujesz zanegować sygnał? W takim razie użyj zamiast niego jakakolwiek bramkę z negacją z wejściem Schmitta - np 74132 (bo 7413 już daaawno nie produkują). Te układy TTL to w jakiej technologii? I napisz coś więcej n/t układu bo nie chce mi się domyślać: taktowanie z 555, sygnał optyczny , przycisk reset - co to...
Jednym zdaniem sygnał wejściowy (to, co ma wchodzić na D) należy doprowadzić do wejścia J, a jego negację (przez 1 bramkę NOT/NAND/NOR) do wejścia K.
Do realizacji tej funkcji trzeba użyć 2 multipleksery 74151. Na wejścia adresowe musisz podłączyć Xo (A), X1 (B), X2 (C) a wejscie X3 na strob multpleksera 1 oraz przez negację na strob multipleksera 2. Pozatym na wejścia danych podajesz na multiplekser 1: D0 - 0, D1 - 1, D2 - 1, D3 - 1, D4 - 0, D5 - 1, D6 - 0, D7 - 1, a na multiplekser 2: D0 - 1, D1...
Masz gotowca: I-01 - wejście impulsu z włącznika (przycisk dzwonkowy) I-02 - wejście z czujnika zamknięcia bramy Ow-01 - bistabilny z I-01 , zerowany z I-02 Ow-02 - negacja Ow-01 Ow-03 negacja gotowości wejścia I-01 O-01 - iloczyn Ow-01*Ow-03 - dołączony do wejścia opuszczajcego bramę O-02 - iloczyn Ow-02*Ow-03 - dołączony do wejścia podnoszącego bramę...
Ja płacę coś około 50PLN/szt więc tanio Może masz jakieś namiary na tanią hurtownie internetową żebym się rozejrzał. Bo ja rozważałem rozwiązanie w oparciu o samą centralę Tak właśnie myślę. wyjście x - przełącznik bistabilny z wejścia 11 wyjście y - wskaźnik GOTOWY z wejścia 10 wskazuje gdy jest wyłączony wyjście z - wskaźnik GOTOWY z negacją z wejścia...
Początkowo brzmiało to dość błacho zanim nie zacząłem próbować z timerami. I jaki problem jest z tym timerem? Jest taki przekaźnik czasowy wyzwalany zboczem i dodatkowo ma dwa parametry TL i TH. Po zboczu rosnącym wyzwala odliczanie TL ze stanem niskim na wyjściu a potem odlicza TH ze stanem wysokim. Jak połączysz 10 takich przez negacje (albo zobacz...
Po primo, nie cytuj całych postów, ciężko się to czyta i źle wygląda. Czy mógł byś coś więcej napisać? 4016 ma w sobie 4 sterowalne klucze/włączniki jak zwał tak zwał. wykorzystujesz dwa (albo dwie równoległe pary) z nich, na wejście jednego podajesz sygnał z oryginalnego czujnika, na wejście drugiego klucza sygnał z dodatkowego czujnika a wyjścia łączysz...
Ma ktoś jakiś pomysł jak to ugryźć? Po krótce na jedną czujkę: 1.Tworzysz dodatkową strefę 2. Przypisujesz do niej czujkę z typem reakcji 5: zwykła i czułością 3000 ms 3. Przypisujesz wejście z pilota typ reakcji 82: zał/wył (impulsem) 4. Wyjście z podłączonym sygnalizatorem programujesz jako iloczyn wskaźnika uzbrojenia i negacji gotowości wejścia...
Patrząc teoretycznie i kombinując na sucho, ja bym spróbował zrobić wyjście wirtualne nr 100 typu przełącznik BI, wyjście 1 jako iloczyn logiczny wejścia 1 i wyjścia 100. Wyjście 2 jako iloczyn logiczny wejścia 1 i negacji wyjścia 100.
Niestety nie, patrząc na schemat dotyczący dodawania pierwszych bitów 1 na wyjściu uzyskasz tylko i wyłącznie przy stanie 10 na In1a i In1b i w żadnym innym zauważ że przy stanie 01 dioda na wejściu in1a też będzie świecić pomimo że przełącznik będzie w pozycji 0 nie do końca rozumiem zamysł q1 - powinien robić fcje negacji XOR ?
W tym układziku z tranzystorem to typowy uklad OE (wspólny emiter). Jak pisałem, podając napięcie na bazę otwierasz przepływ prądu pomiędzy emiterem a kolektorem. Warunek jest taki by napięcie przyłożone na bazę nie było większe niż napięcie na koletorze, wtedy układ nie będzie działać bo prąd popłynie w innym kierunki. Oporniki ograniczają prąd, inaczej...
while ((index < end) &&(! found)) Pętla sprawdza dwie zmienne : pozycję w tablicy tzn. czy licznik dotarł do końca tablicy oraz czy szukana liczba została znaleziona; stąd found=False na początku. Negacja (!) False da wynik True, dlatego program wejdzie w pętlę. Możesz pominąć ten warunek, ale wtedy pętla będzie się wykonywać zawsze określoną...
Jak zatem przekształcić ten sygnał by nadawał się do wysterowania obrotomierza? Jeśli chodzi tylko o negację sygnału to pomiędzy wyjście Arduino a wejście obrotomierza należy wpiąć zwykły tranzystor npn małej mocy (np. BC547) w konfiguracji klucza.
Może źle zrozumiałem, ale nie widzę problemu... Proponuję rozwiązanie układowe: negacja impulsu wejściowego + 555. Działanie: - podanie 1 daje na wyjściu negacji (może być jakakolwiek aplikacja, nawet układ ze zwykłym pojedynczym tranzystorem) sygnał 0 - ten sygnał przez kondensator podłączony do wejścia 2 układu 555 (wejście to dodatkowo podłączone...
To już nie wiem co autor zadania miał na myśli. Moim zdaniem coś przekombinował i sam nie wie o co mu chodziło. A co do Twojego opisu negacji to coś mi tu nie biega: Negacja Y=negacja(negacja(a*b))=... Jak negacja może mieć dwa wejścia a i b?
Witam. Mam problem odnośnie czujnika PIR który steruje oświetleniem w Wiatrołapie. wejście 1 - pir wiatrołap wejście 3 - sygnał ze zmierzchówki (Wskaźnik GOTOWY z negacją) wyjście 11 - naruszenie wejścia 1 - czas działania "30sekund" wyjście 12 - iloczyn logiczny wyjść 3,11 Lampa zaczyna świecić po pierwszym naruszeniu czujki PIR, a kolejne w tym czasie...
Dodatkowo przebieg wyjściowy będzie w przeciwfazie, bo tak podłączony nand działa jak negacja
Oto Twój upragniony JK-MS. Na czerwono oznaczyłem Ci moment w którym układ zczytuje stany wejść a na zielono oznaczyłem Ci momenty w których zmienia stany wyjść. Mam nadzieję że przebiegu negacji Q nie muszę rysować? :P
Dla realizacji licznika mod. 6 potrzebujesz 3 przerzutniki. Tworzysz po dwie tablice Karnaugha dla obu kierunków liczenia dla wejść sterujących każdego przerzutnika. Przyjmujesz, że w przód to X = 1, a w tył to X = 0. Minimalizujesz osobno funkcje wzbudzeń. Funkcję wzbudzenia w przód mnożysz logicznie przez X, a funkcję wzbudzenia w tył mnożysz logicznie...
Jeśli nie ma możliwości fizycznego sprawdzania w jakim stanie jest lampa to spróbuj tak: Wejście 1 uruchamia dwa wyjścia wirtualne typu Mono np 11 i 12. 11 na czas 2s, 12 - 3 minuty, dodatkowo kolejne wyjście wirtualne 13 ustawiamy jako koniec sygnalizacji wyjścia 12. Czyli wyjście 13 to negacja wyjścia 12. Wyjście fizyczne, do którego podłączony jest...
Czy da się ten schemat narysować czytelnie? Dlaczego połączenie z R13 idzie do kolektora Q7 i R16 idzie taka drogą, że sugeruje połącznie z bazą Q7 czyli także masą. Nie da rady pociągnąć go nad R14 i Q7 prosto do kolektora Q7? Przy większych schematach nie licz na to, że ktoś będzie się domyślał co właściwie jest połączone. Chcę wyjść z napięciem tam...
Wszystko zdaje się być OK, pozwolę sobie tylko na drobną korektę: wejście 1 – PIR Kuchnia wejście 2 – PIR łazienka wejście 3- czujnik temperatury wody timer 1 – załączenie w każdy dzień w godz. 6-10 timer 2 – załączenie w każdy dzień w godz. 14-22 wyjście wirtualne 17 jako iloczyn wejść 1 i 3 wyjście wirtualne 18 jako iloczyn...
na pewno tak powiedział?? a mi wydaje się , ze znowu przysnąłeś na lekcji, a on powiedział że jednym da multiplekser a drugiemu rzędowi dekoder (inna nazwa demultipleksera) W drugim pliku masz przykład najprostszego dekodera z NKB na 1 z N, najprostszy bo każda czterowejsciowa bramka to po prostu kolejne bity abcd (0),abcD (1), abCd (2), abCD (3) mała=0...
W kwestii mrugania i wejścia 13 w 4017: Kropka oznacza negację sygnału - jest to wejście oznaczone jako ClockEnable czyli sygnalizujące układowi czy ma zliczać czy się wstrzymać. Zanegowanie oznacza, że układ będzie liczył przy stanie logicznym 0 a wstrzymywał liczenie przy stanie 1. Ponieważ ma wymuszone logiczne 0 - układ powinien liczyć cały czas....
Witam. Jeżeli masz już przerzutnik wyzwalany zboczem opadającym, to wystarczy na jego wejściu zastosować inwerter (negację) i będziesz już miał działanie od zbocza narastającego.
Kółeczko oznacza negację, znaczy to, że to wejście trzeba sterować niskim poziomem. Gdyby kółeczka nie było, należałoby to wejście sterować wysokim poziomem. Sygnały z tego generatora podajesz na wejście STEP. Od jego częstotliwości będzie zależeć szybkość obrotów silnika. Z ATMegi możesz podać sygnał na wejście DIR - wysoki lub niski, zmienisz w ten...
dlaczego na wyjści tej bramki gdy sygnał ster. jest na 1 mamy to samo co na wejściu ? przecież powinna być negacja ?! (tabelka przepisana z wykładów)
W zad. 16. przedstawiono tablice prawd kodera priorytetowego z negacją. Zarówno wejścia jak i wyjścia są zanegowane- występuje logika ujemna. A priorytetowy dlatego, że na wyjściu pojawia się adres (zanegowany) wejścia o stanie 0, który zarazem ma najwyższy priorytet (najstarszy bit), młodsze bity są bez znaczenia. W moim przypadku 82%, więc nie najgorzej,...
Mam sygnały A i B i negacja ale mam sygnały jeszcze set (ustawienie pozycji zero) i dir (wejście kierunkowe) pod jakie wejścia na module fm-350 podać te sygnały
Funkcja powstała za pomocą siatki Karnaugha, czy jest prawidłowa, mniejsza z tym, bardziej chodzi mi o tą całą siatkę PLA/PAL, bo nigdzie nie mogę znaleźć jak się ją wykonuje. Musisz wiedzieć czym są struktury programowalne PLA i PAL. Ta pierwsza to dwie siatki: siatka wejściowa oparta o wielowejściowe bramki AND wykonująca iloczyny sygnałów wejść...
bramka negacji w elektronice zaznaczana jest przy pomocy trójkąta z kółkiem na wyjściu. Są tez takie gdzie kółko jest na wejściu tego trójkąta i to też jest negacja. Ale powiedzcie co oznacza tylko taki trójkąt bez kółek, a co oznacza trójkąt z kólkiem na wejściu u i na wyjściu takiej bramki ????
Nie mam kompilatora pod ręką, ale czy nie wystarczy we wszystkich miejscach gdzie jest użyty sygnał wpisać przed nazwą negację?
Rezystor podciągający byłby elegancki, ale dla TTL-standard lub TTL-LS i niskich częstotliwości impulsów jego brak nie ma praktycznego znaczenia (jeszcze raz odsyłam do schematu układu wewnątrz elementarnej bramki). W przypadku układów CMOS jest koniecznością. Zwróć uwagę, który konkretnie 74XX90 masz w układzie (z jakiej rodziny), bo napisałeś 7490....
Na prawdę ciężko to sprawdzić ... na oko nie widać, przelotek masa no ale z tego co się udało to wszystkie w wejścia R i S są ze sobą połączone i wchodzą do PIC`a, wejście D jest połączone z negacją Q przez rezystor 10k ohm i wychodzi na zewnątrz płytki. Wszystkie inne wyjścia Q również wychodzą na zewnątrz płytki.
Można tranzystorem, można bramką z negacją. Przy tranzystorze żeby dobrać elementy trzeba wiedzieć co będzie obciążeniem. Jeśli byś zanegował przebieg sterujący licznikiem z wejściem CMOS to można dać duże rezystancje: https://obrazki.elektroda.pl/1614274500_...
To kółeczko oznacza że na tym wejściu występuje funkcja negacji. Możesz to narysować bez tego kółka, a w tym miejscu zastosować inwerter. przykład na rysunku. ma mieć 2 wejścia adresowe i być z NANDów Na pewno zauważyłeś że tu występują bramki AND i OR, ale z tym to już na pewno sobie poradzisz. (dobra, przykład na drugim rysunku).
To co jest przedstawione to: 0001 - 1 0100 - 4 0110 - 6 0111 - 7 W tym wypadku najprawdopodobniej chodzi o jakąś funkcje logiczną, np czterowejściowa bramka or z negacją wyjścia i pierwszego wejścia, jeżeli na którymkolwiek wejściu pojawi się 0 (na pierwszym wejściu 1) to wynik na wyjściu będzie 1. To jest tak zwana tabela prawdy.
Jutro, co tak późno? :) Ad.1) Negacja koniunkcji = alternatywa negacji (zaprzeczenie iloczynu = suma zaprzeczeń). Właściwie to jest pierwsze, są jeszcze trzy. Ad.2) Proces przekształcenia funkcji logicznej do postaci takiej, aby można było zrealizować ją na dostępnych funktorach typu AND, NAND, OR, NOR, NOT, jednocześnie jak najprostszej, a przede wszystkim...
Jeżeli dobrze rozumiałem i narysowałem to schemat wygląda tak: NIE! Dlaczego zmieniasz oznaczenia pinów układów? W pierwszym schemacie masz stan aktywny wysoki dla INT przetwornika, w tym który teraz dołączyłeś zmieniłeś go na niski. I tu już negacja tego sygnału jest bez sensu. Kolejne pytanie, które mi się nasunęło to, czy dekoder może być połączeniem...
Wystarczy zanegować sygnał podawany na wejście. Można w tym celu użyć tranzystora lub dowolnej bramki z negacją np. N AND, N OR itp.
Czas nieprawidłowych stanów może być od kilku do parudziesięciu nanosekund - niby krótko, ale jeśli sygnały są wykorzystane do sterowania szybkich układów cyfrowych, to one mogą zdążyć "zauważyć" błędny sygnał i coś sobie nieprawidłowo ustawić. Nie wiem, czy dobrze zrozumiałem, co chcesz uzyskać: 0: 0000000000 1: 0000000001 2: 0000000011 3: 0000000111...
Tak tu sobie piszecie i chyba nie bardzo wiecie o czym (albo nie potraficie czytać ze zrozumieniem). Jeżeli cyfry mają być zadawane za pomocą klawiszy to po jaką cholerę stosować liczniki, ktoś tam proponuje rejestry przesuwające. W rodzinie TTL (a myślę że w CMOS też jest jego odpowiednik) jest taki scalak, który ma numer 74147 i jest enkoderem piorytetowym...
Myślę, że z dobraniem fizycznych elementów nie będzie problemu. Jeszcze tylko kwestia - przełącznik bez drgań styków (może być elektroniczny na przeżutniku T ze switchem monostabilnym). Zaszła drobna nieścisłość więc poprawiłem schemacik. Mianowicie odczyt epromu następuje w momencie wystawienia przez uC zera logicznego na lini RD do której podłączone...
Jako wejście.. Jezeli wyjście to niema rzadnego problemu z 5 v na 100% własciwie wysteruje diode :) Pisałem jak chcem podłączyć... Colector do wejscia a emiter do masy. i uaktywnić wew rezystory podciągające. Wiec kiedy zaswieci się dioda to tranzystor zewrzde wejście do masy i gra.. :) i mam negacje odrazu załatwioną.. :) Pozdrawiam
Ile ma być liter? Czy to ma być tak, że zapala się pierwsza litera, potem druga.... aż do ostatniej, a potem kolejno gasną, czy może, że gasną wszystkie naraz, czy odrębne zapalanie się LED-ów, bądź ich grup w ramach jednej litery, potem następnej? Ograniczeniem pojedynczego 74164 (czy innych 8-bitowych rejestrów SIPO) jest to, że można mieć tylko 8...
Chyba już był taki temat. Myślałem, aby wykorzystać sumator 4-bitowy i jakoś go uprościć, aby dodawał dwie liczby, czyli nieznaną liczbę + 6 (DCBA + 0110). Raczej nie chodzi o to żebyś przerysował sumator 4-bitowy i na jedno z wejść podał 0110. Podpowiedź: zastosuj połączone sumatory 1-bitowe z przeniesieniem. Też raczej nie chodzi o to, układ nie ma...
W Twoim rozwiązaniu, oprócz multipleksera jest "goła" bramka: czy nie jest to sprzeczne z treścią zadania? Zamiast niej dodaj kaskadowo na wejście "3" jeszcze jeden multiplekser, jak ten zastosowany. Poza tym nie masz wyjściowej negacji ( N AND).
Niestety jak włączę jakieś odbiorniki a wyjście komparatora podam na bramkę MOSFET'a to nie mam już stanu 0/1 tylko cały wachlarz napięć zależnie od zasilania Vcc U Ciebie komparator objęty jest (z niewiadomych powodów) sprzężeniem zwrotnym ujemnym. Dlatego w pewnym zakresie ten układ będzie pracował liniowo dając na bramkę różne napięcia a nie działał...
No ma taki bajer, bo pozwala na sterowanie ekranami LCD. Taka myśl mnie naszła, że jeśli ułatwi koledze to prowadzenie ścieżek czy cokolwiek to zamiast NAND(2) można użyć NAND(3) łącząc nie używane wejście w parę z innym użytym z tej samej bramki, lub podając tam "1". Miało by to sens przy układzie generującym sygnał ≧10. Negacje też można zastąpić...
To nie jest takie proste. Zwróć uwagę, że ten moduł pobierze jakieś 1...2 mA. Rezystor podciągający w padzie może mieć np. 4,7 kΩ. Jak zatem niby chcesz to bezpośrednio dołączyć? Ponadto jeśli klawisz ten zwiera jakieś wejście do masy, to poziom niski oznacza załączenie. Potrzeba więc inwersji (negacji). Skoro nie wiesz co robisz, to wstaw zdjęcia...
negacja mosfet negacja sygnału negacja portu
licznik otwarcia drzwi medion internetowy kondensator pobór prądu
kemppi mastertig 3500w kemppi mastertig 3500w
Mercedes W163 55 AMG - Punkt masy silnika Jak zwiększyć ilość mielonej kawy w ekspresie De'Longhi?