Czy każdy przerzutnik RS synchroniczny posiada wejście zegarowe?
Mam następujący problem: tworzę układ do akwizycji danych, gdzie powinienem zapewnić takie samo taktowanie zegarowe dla mojego przetwornika (AD1877) i procesora (At91SAM7SE256). Taktuje je oba z tego samego generatora SG8002CA o częstotliwości 11.2896MHz, który ma '1' logicznej na poziomie 3.3V. Nie zauważyłem jednak, że wejście zegarowe procesora ma...
Witam, Jak doprowadzić w Spartanie 6 wejście differential clock capable do 4 PLL z wykorzystaniem buforów globalnych. Chodzi o minimalizację jittera między PLL. Ewentualnie jak najlepiej wygenerować 24 fazy zegara w Spartanie 6. Następnie sygnały z PLL po liniach nie buforowanych idą do liczników (co nie stanowi problemu). Wg. mnie max częstotliwość...
Szukam schematu lub gotowego układu który ma tak działać : A wiec tak mamy nasz układ na pin 14 dajemy (wejście zegarowe) podłączam generator impulsów. na wyjściach (A,B,C,D) nic się nie dzieje czyli jest stan niski . Kiedy użyjemy "przełącznika" na wyjściu 0 pojawia się ten sam sygnał co na pinie 14. Gdy znów użyjemy "przełącznika" na wyjściu 0 pojawia...
Witam, Ostatnio w moje ręce wpadł układ AD9833 (), aby go uruchomić potrzebuję zegara taktującego. W przykładowych schematach (na płytkach ewaluacyjnych) jest generator kwarcowy, którego nie mam pod ręką, czy zamiast niego mogę wykorzystać zwykły oscylator kwarcowy (wykorzystywany do taktowania mikrokontrolerów). Niestety nie mogę spróbować czy układ...
Witam. Stany logiczne dla CMOS mogą być równe napięciu zasilania. Z tego wniosek: przy zasilaniu 4017 z 9V, na wejście zegarowe można podać 9V. Amplituda sygnału wyjściowego układu 555 oczywiście zależy od napięcia zasilania. Do sterowania 4017 lepiej zastosować wersję CMOS. Pzdr.
Witam Ponieważ jestem w trakcie projektowania pewnego urządzenia napotkałem problem który wygląda następująco: Pod co podłączyć wejścia SET i RESET z układu CD4027B, układ ten w moim projekcie działa jako licznik modulo4. Projektowane urządzenie działa w ten sposób że na wejście zegarowe CLK układu CD4027B podaję prostokąt, sygnały z Qa i Qb idą na...
Do masy na sztywno. Chyba że chcesz blokować wejście zegarowe albo resetować licznik. Popatrz na kartę katalogową - na budowę wewnętrzną (str. 3) lub diagram przebiegów czasowych (str. 4). Na dole strony 7 masz nawet przykładowy schemat - zobacz, co zrobili z wejściem CLOCK INHIBIT. Wejść układów CMOS nigdy nie wolno zostawiać pływających. To nie TTL.
Witam. Na pinach od 3 do 6 mają być stany statyczne. Z tych wejść informacja przepisywana jest wejściem LOAD. Impulsy zegarowe podawane sa tylko na pin 2. Pzdr.
No to do dzieła :) Wiesz jak użyć 4017? Wejście zegarowe trzeba trochę rozbudować by tylko krótkie naciśnięcia powodowały zmianę trybu, a dodatkowy obwód (np. bramka AND na dwóch diodach) wykrywał stan włączenia wzmacniacza. Jak widzisz, zmiany w logice interfejsu pociągają spore zmiany układowe. Przy procku nie masz takich problemów. Rozrysuj szkic...
Witam w odpowiedzi na wiadomość od viayner piszesz o układzie 7474 czyli przerzutniku typu D podwójnym a potem wspominasz o T i RS możesz sprostować? Nie ma co prostować, bo o ile teoretyczny przerzutnik D ma tylko wejście D i zegarowe (czasem, choć nie zawsze oznaczane T), to praktyczny układ 7474 opisywany jako podwójny przerzutnik D ma też asynchroniczne...
Układ AD9577 zapewnia generację i dystrybucję zegara. Jego funkcjonowanie opiera się o dwie pętle PLL - PLL1 i PLL2, zoptymalizowane do generowania przebiegów zegarowych. Pętla PLL oparta jest o tradycję i umiejętności firmy Analog Devices, która wielokrotnie sprawdziła się na rynku producentów PLL o niskim szumie fazowym i wysokich parametrach pracy....
AD9557 jest mnożnikiem i kondycjonerem sygnału zegarowego w architekturze pętli z wąskim pasmem. Zapewnia synchronizację systemów oraz redukcję szumu fazowego (jitteru) w sygnale zegarowym. Układ ten generuje sygnał zegarowy zsynchronizowany z jednym lub dwoma zewnętrznymi źródłami, a cyfrowa pętla PLL pozwala na redukcję szumu fazowego związanego...
Firma Lattice Semiconductor, świętująca 50 lat w branży półprzewodników, wykorzystuje możliwości precyzyjnego pomiaru czasu z technologią marki SiTime, do swoich rozwiązań FPGA o niskim poborze mocy. Dostawca FPGA z Hillsboro w stanie Oregon zintegruje oparty na zegarach mikroelektromechanicznych (MEMS) — Clock-System-on-a-Chip (ClkSoC) — oraz Emerald...
Czas propagacji - czas po jakim ustali się stan wyjścia po zmianie sygnału na wejściu. W tym przypadku musisz znaleźć najdłuższą trasę sygnałową, bo ona będzie wąskim gardłem, tj. sygnał nie może się zbyt szybko zmieniać, bo układ nie nadąży z przenoszeniem sygnału. Poza tym sygnały na wejściach przerzutnika muszą się ustalić odpowiedni (zależny od...
Witam Chciałem zaprezentować emulator zmieniarki do radioodtwarzaczy Sony. Urządzenie umożliwia wykorzystanie wejścia audio dedykowanego dla zmieniarki. W radioodtwarzaczach wyposażonych w funkcję CD-TEXT wyświetla dodatkowo napis <AUX>. Chciałem w tym miejscu podziękować użytkownikowi elektrody - Sam Sung, na którego kodzie się wzorowałem: Specyfikacja...
Musisz dokładniej poczytać pdf do DS18B20 lub dowolny opis magistrali 1-wire. Po 3 sekundach w google możemy znaleźć np. to Magistrala ta opiera się na jednej linii danych (stąd nazwa 1-wire !), która pozwala na przesyłanie danych w obu kierunkach. Nie ma tam żadnego sygnału zegarowego, interpretacja bitów zależy od długości trwania impulsów stanu niskiego....
A tak ? strona druga schemat a) Cena oscylatora kwarcowego to 1,50 w sklepie za rogiem (za moim rogiem są 24, 27 i nawet coś koło 72Mhz, wysyłają nawet pocztą sprzęt jeśli ktoś mieszka dalej niż za rogiem w cenie 8zł) wyjście tego generatora podłączyć do innego pinu Mnie tu zastanawia jedno - używamy inwertera ze środka PLD. Jedno z wejść zegarowych...
Witam, mam taki problem: mam sygnał zegarowy pochodzący z wyjscia PWM mikrokontrolera i muszę go doporowadzić do 32 wejść na wzmacniacz operacyjny (wejście ujemne). Przed samym wejsciem na wzmacniacz mam opornik 3,3kOhm. Pytanie: czy moge bezpośrednio podłączyć syganł z mikrokontrolera do tych wyjść? Czy może powiniene zastosować jaikś bufor np. 74hc244...
W zasadzie nie powinno mieć znaczenia jak podłączysz zasilanie ale na niebieski daj "O" i zostaw tak na dłużej może bateria jest słaba i potrzebuje więcej czasu Jak to nic nie da to musisz rozkręcić i zobaczyć czy bateria jest ładowana Może uszkodzony jest układ ładowania czasami tak się dzieje gdy bateria jest bardzo słaba i pada cały zasilacz Sprawdż...
Najlepiej będzie zastosować transoptor. Na wejściu transoptora trzeba zastosować dodatkowy rezystor ograniczający prąd płynący przez diodę transoptora o rezystancji ok 2,2kΩ i powinno to działać. Poczytaj sobie:
27MHz Ło matko, to musisz mieć chyba dwa dzielniki i dwa oddzielne wejścia zegarowe.
Może któryś z kolegów będzie w stanie mi wyjaśnić następujące zagadnienie. Kilka tygodni wojowałem z kartą SD (SanDisk 2GB) próbując odpalić jej obsługę oczywiście bez rezultatu. Błędu doszukiwałem się w interfejsie. Ponieważ wszystko w nim było OK testy jednak zarzuciłem do czasu zdobycia karty MMC (16MB). Wsadziłem w gniazdo karta się odezwała bez...
Wejścia globalne podają sygnały na wewnętrzne magistrale, które np. rozprowadzają sygnał zegarowy po całej strukturze FPGA z minimalnymi opóźnieniami. Należy ich używać wtedy, gdy dany sygnał steruje dużą ilością przerzutników. Podając sygnał zegara na dedykowane wejście układ może działać z wyższymi częstotliwościami, lepiej się skompiluje i będzie...
Może najpierw parę słów wprowadzenia : Atmega128 - jej główne zadanie to sterowanie silnikiem DC, za pomocą tranzystora mosfet. Zasadniczo chodzi tylko o ON/OFF, dodany jest jedynie softstart PWM. Tranzystor ten sterowany jest z PB4 (OC0). Atmega zaś taktowana kwarcem 14.745.600 Hz. Dodatkowo , wykorzystane są 3 kanały ADC, w tym : ADC1 - do pomiaru...
Witam wszystkich, potrzebuje pomocy z poniżej zamieszczonym kodem (jestem początkujący w C więc proszę o wyrozumiałość) Kod działa idealnie ale dla jednego wejscia [syntax=c]#include <avr/io.h> #include <avr/interrupt.h> #include <LiquidCrystal.h> LiquidCrystal lcd(12, 11, 10, 9, 8, 7); volatile unsigned int count = 0; //input pins...
Tak na szybko. 1. Wejście CLK musi być przez rezystor ściągnięte do masy. 2. Jeśli na wejściu podasz dłuższy impuls "1" to układ się zatrzaśnie bo nię będzie impulsu zegarowego tylko ciągle stan wysoki. 3. Z wyjścia 3 sygnał powinien iść na filtr dolnoprzepustowy i dopiero na RESET zamiast na wejście CLK.
Nawet jak nie używasz SS to musisz go skonfigurować jako wyjście. Po poleceniu Spiinit() MasterInputSlaveOutput (MISO gdzie podłączyłeś LA) jest konfigurowane jako wejście. Mam nadzieję że konfigurujesz go jako wyjście dopiero po Spiinit() Z tym zegarem to dla pewności gdzieś wrzuciłbym konfigurację pinu SCK jako wyjściowego - tak na próbę bo nic nie...
Kłaniam się automatykom i opisuję problem: Sterownik chcę wykorzystać do wizualizacji procesu naważania surowców używając: --- Siemens S7 1200, 1211DC/DC/DC, ---belki tensometrycznej 3 kg, Mavin NA27, ---przetwornika tensometrycznego A/C, HX711, ---transoptorów do konwersji napięć 24/5 V, HCPL2611(6N137), ---programu do wizualizacji (IGSS lub WinCC)....
Przerzutnik typu d dziala opóźniająco. W momencie w ktorym dostanie zbocze na ktora ma reagować przepisze stan wejścia na wyjście. Poczytaj dokladnie jego opis i dasz rade z przebiegiem.
Ostatnio miałem potrzebę pracy całodobowej, teraz testuję samoczynne wyłączanie się. Nie potrzeba żadnych dodatkowych programików ani grzebać w rejestrze. Wystarczy wejść w "Narzędzia administracyjne" w Panelu sterowania, wśród tych narzędzi wybrać "Harmonogram zadań". Wystarczy dopisać zadanie polegające na uruchomieniu "shutdown /s" codziennie o określonej...
W osobnym procesie aktywowanym zboczem zegara robisz przypisanie (bez żadnych dodatkowych warunków): x_addr_reg <=x_addr a potem x_addr_reg podłączasz do wejścia adresowego BRAM. Rejestru x_addr_reg nie chcemy ustawiać w automacie, bo to jest niepotrzebna komplikacja projektu i lekkie utrudnienie routingu :wink: Pozdrawiam Yakuza_2000
Zdolność precyzyjnego odmierzania czasu leży u podstaw rozwoju całej ludzkiej cywilizacji. Stworzenie zegara, który działa w każdej pozycji i w każdych warunkach leżało u podstaw nawigacji morskiej. O ile szerokość geograficzną da się obliczyć na podstawie wysokości słońca nad horyzontem, o tyle określenie długości wymaga wiedzy, która jest godzina...
4017 jest licznikiem Johnsona,na kolejnych wyjściach w takt imulsów zegarowych "wędruje" +Ucc.Przekażniki z reguły umieszcza się w kolekt. tr.W tym przypadku należy, albo zanegować wszystkie wyjścia np.(4049) i użyć tranz.PNP. lub zastosować po dwa tr. na wyjście.Najpierw NPN dla zamiany stanu,potem PNP.Nawiasem mówiąc 4017 nie jest dobrym rozwiązaniem...
Witam, Mam dość prosty układ jednak potrzebuje on 12 linii wejściowych i 10 linii wyjściowych. ATmega8 oferuje 23 uniwersalnych programowalnych linii I/O. Jednak ponieważ układ wymaga precyzyjnego przebiegu zegarowego (reakcje wyjść zależą od czasu utrzymywania stanów wejść) odpada więc użycie wewnętrznego generatora RC. Podłączając rezonator kwarcowy...
Teoretycznie da się, ale jest potrzebny dość skomplikowany układ elektroniczny. Taki układ miałby generator zegarowy 4,43MHz i odpowiednio modulowałby chrominancję i splatał ją ze sobą otrzymując S-Video. Na koniec trzeba zrobić filtr pasmowozaporowy w sygnale luminancji i wtedy luminancję i chrominancję zmiksować ze sobą. Taki układ mozna wykonać na...
Wejścia dedykowane mogą być dołączane do linii specjalnych jak GLOBAL CLOCK. Sygnał zegarowy prowadzony linią GLOBAL CLOCK nie podlega tak dużym opóźnieniom jak w przypadku zwykłych linii sygnałowych.
Dobra, coś więcej już wiadomo, chociaż doradzam Ci robienie tego projektu w formie schematów. Z tego, co dotąd zrozumiałem, to mogę doradzić tak, jak niżej napisałem w kolejności dowolnej. Oczywiście nie mam monopolu na rację. - Zastosuj jednolity poziom sygnałów logicznych. 12 V to dobry wybór dla realizacji w CMOS. - Sygnały z elementów stykowych...
Uh, sorry zapomniałem o temacie, nie wiedziałem że ktoś jest zainteresowany. Już nie pamiętam dokładnie, ale emulacja mechanizmu kasety polega na podawaniu sygnału zegarowego niskiej częstotliwości na jedno z wejść. Jeżeli tego nie zrobimy to radio wyłączy TAPE i przełączy się na FM. Nie wiem czy mam do tego jakąś dokumentację, ale jeśli kogoś to interesuje...
cześć, mam problem z konfiguracją wzmacniacza CS43L22 w taki sposób, aby odtwarzać audio bezpośrednio z mikrofonu mp45dt02. Na płytce Discovery istnieje połączenie między chipami (PDM_OUT z mikrofonu jest w domyślnej konfiguracji wejściem dla filtru dolnoprzepustowego a później na wejścia analogowe AIN4A i AIN4B). Skonfigurowałem I2S na procesorze tak,...
A moze by tak licznik mod4 (przyciski podajesz na wejscie zegarowe) demultiplekser i przekazniki zalaczane tranzystorami. Cala filozofia :D
Witam, WItam! Czy mogę doprowadzić do wejścia CLK przerzutnika D w ukłądzie 7474 sygnał zegara wytwarzany "z palca" - tzn. przez naciskanie przełącznika, doprowadzającego 0 V? Jeśli przełącznik będzie rozwarty, na wejście CLK podawane będzie 5V. Planuję zabezpieczyć wejście, zwierając sygnały zmienne powstające przy przełączaniu do masy za pomocą kondensatora...
Moim zdaniem, praktyka podpowiada mi, iż sygnał z czujnika foto należy podać na bramkę Schmitta. Bezwzględnie jeśli podajemy go na wejście zegarowe! Przy wolnych czasach narastania zboczy powstają oscylacje. Nie znamy w jakiej technologii wykonany jest użyty do projektu przerzutnik.
To L oznacza zegar wyzwalany poziomem nie zboczem. Wszystko sprowadza się do synchronizacji wejścia do zegara systemowego. Chodzi o to, że napięcie wejściowe wchodzi na bramkę Szmidta. potem masz synchronizer. Zapobiega on zmianom sygnału wejściowego podczas zbocza sygnału zegarowego (inaczej cuda miałbyś na wejściu). Pamiętaj, że sygnał wejściowy nie...
Ośmiokanałowy przetwornik ADC do aplikacji ultradźwiękowych AD9257 jest nowym przetwornikiem ADC w ofercie Analog Devices stworzonym z myślą o aparaturze ultradźwiękowej. Przetwornik ten charakteryzuje się 14-bitową rozdzielczością i prędkością 40 lub 65 MSPS. Wbudowany posiada wzmacniacz sample-and-hold, co zmniejsza koszty docelowego urządzenia....
Tylko z tego, co widzę, to ta funkcja konfiguruje ten cały system do przesyłu dźwięku albo przez DAC albo przez I2S a nie do tego, żeby kodek brał tylko zegar z I2S. Nie korzystaj z tego kodu, jeśli już musisz i chcesz korzystać z biblioteki ST to chociaż nie używaj funkcji, które mają w sobie nazwę EVAL :D Ten mikrofon nie jest analogowy, i żeby w...
Obydwa zasilacze są bombami zegarowymi i mogły już dawno uszkodzić sprzęt - do utylizacji. Do poczytania: Do zakupienia prawdziwy markowy zasilacz.
Jeśli impuls zegarowy bedzie przychodził rzadziej niż co kilkadziesiąt milisekund nie ma potrzeby stosowania układu eliminacji drgań styków na D, w najgorszym przypadku jeśli trafisz na drgania styków dostaniesz poprawny stan dopiero w następnym cyklu zegara.
Witam, w datsheet'cie masz wyjasnione, '74 to przerzutnik D z wejsciem zegarowym i przerzutnikiem !R!S (nieRS). Jezeli ktorekolwiek z wejsc R, S jest w stanie niskim wymusza dzialanie jak przerzutnik RS, gdy oba RS sa w stanie wysokim masz kontrole przerzutnika D. Pozdrawiam
Gaśnie ta dioda pewnie przez to że przy resecie zeruje wszystkie porty, a po inicjalizacji uruchamia ją znowu. Fuse bity są ustawione tak: Brown-out na 2.7V, "On-Chip Debug" wyłączone, JTAG wyłączone, SPI włączone, WDT wyłączone, Niekasowanie eeprom wyłączone, 512 słów obszaru bootloadera, bootreset włączone, dzielenie zegara przez 8 wyłączone, wyjście...
(at)safbot1st skąd się urwałem? z łona matki wyszedłem :) Nowy PC mówisz Panie profesorze? jest w nim intel 3 generacji, a na rynek weszła właśnie 11 generacja, więc chyba kolegę zamrozili jak kapitana amerykę na parę ładnych latek. A w tej zakładce save&settings nie idzie wejść w wpis windows boot manager. Poniżej "boot override" w nic nie idzie wejść,...
jeden z najtańszych przetworników w tme MCP3001 ma komunikacje po spi, nie I2C, jednokierunkową. Możesz teoretycznie użyć optoilozacji do szyny szeregowej i chip select, zasilać każdy taki moduł z oddzielnej przetwornicy i dokładać ich na ile ci pinów do chip select starczy, a jakby zbrakło możesz użyć wspomnianego ekspandera.. Ponieważ SPI ma sygnał...
Texas Instruments wypuścił nowy układ służący do buforowania sygnału zegarowego. CDCLVC1310 to wysoce uniwersalny układ który służy do dystrybucji zegara do 10 wyjść. Charakteryzuje się niskim szumem fazowym, wynoszącym do 25 fsRMS. Układ posiada 10 wyjść LVCMOS i trzy wejścia, dwa pracujące w standardzie LVPECL, LVDS, HCSL, SSTL lub LVCMOS z możliwością...
W poprzednich częściach cyklu zajmowaliśmy się szumem przenikającym do przetwornika analogowo-cyfrowego (ADC) poprzez linie zasilania oraz wejście sygnału analogowego. Przy tej okazji zdefiniowaliśmy także parametry takie jak PSRR i PSMR. W dzisiejszej odsłonie skupimy się natomiast na zakłóceniach przenikających poprzez wejście zegarowe, taktujące...
Niczego nie zablokujesz ponieważ domyślnie nowy (prosto ze sklepu) procesor pracuje na wewnętrznym zegarze i "nie interesuje" go co jest podłączone do wejść zegarowych. Dopiero przestawiając bity konfiguracyjne przełączasz sygnał zegarowy. Tutaj screen z ustawień w Bascomie: PS. romantv nie wprowadzaj w błąd "jak ustawisz kwarc na : 1111:1111 external...
Witam Rejestr ma szeregowe i równoległe wejście danych, wejścia: - przesuw/wprowadzanie (pin 1) - zegar (pin 2) - blokowanie zegara (pin 15) - szeregowe (pin 10) i dwa wyjścia: proste i zanegowane. Informacja z wejść danych (A do H) jest wprowadzana do odpowiednich stopni rejestru przez podanie stanu niskiego na wejściu przesuw/wprowadzanie (pin 1),...
Witam, ...za wyjatkiem globalnych sygnalow zegarow i set/reset ... Możesz coś więcej napisać o globalnych sygnałach zegarowych ?? Buduje układ, który opisałem tutaj i miałem problem z przyporządkowaniem sygnałów. Układ posiada 2 wejścia zegarowe (wejście liczące oraz sterowanie multiplekserem). Przy rozplanowywaniu wejść program się oburzył (na moje...
Tak może być? Cytat według książki - dla UCY74LS74 to Przesunięcie informacji z wejścia D na wyjście Q następuje w czasie zmiany stanu niskiego na wysoki na wejściu zegarowym. Dane na wejściu informacyjnym D powinny być stabilne w czasie jednego czasu ustalania (ts=20ns) przed najbliższym dodatnim zboczem impulsu zegarowego. Wychodzi na to że, stan...
Koledze chodzi zapewne o przerzutnik synchronizowany sygnałem wejścia zegarowego. Nie "trzyma" on na wyjściu poprzedniego stanu wejścia informacyjnego (lub kombinacji wejść - patrz JK), przez 1-2 sekundy, ale reaguje dopiero przy następnym impulsie na wejściu zegarowym. Nie zawsze jest to proste "przepisanie" nowego stanu wejścia na wyjście. Przerzutnik...
Druga część artykułu o najtańszych nowych mikrokontrolerach z roku 2017. Ekosystem developerski Środowisko developerskie mikrokontrolera ma ogromny wpływ na jakość pracy z nim i w konsekwencji - na produktywność. Na to składają się różne czynniki – jakość IDE, dostępne biblioteki, płytki rozwojowe, debuggery, kompilatory, etc. Wiele z tych czynników...
Potrzebuję taki z wejściem zegarowym. Właśnie na tym polega cała dziwność tego zadania. Mam to zrobić na ćwiczenie zatytułowane "układy asynchroniczne" a koniecznie muszę mieć tu wejście zegarowe.
Witam. Pin 12 jest wyjściem i jeśli licznik pracuje samodzielnie, to pozostaje niepodłączony. Ważny jest pin 15 (NR) -> reset. Podłączenie do masy. Pin 13 -> wejście zegarowe. Licznik zlicza zbocza opadające impulsów zegarowych. Pin 14 podłączony do Udd. Jeśli impulsu zegarowe podajesz na pin 14, to 13 podłączony do masy. Pzdr.
Możesz to zrobić tak: na całość składają się cztery (niezależne) procesy. 1) kluczowanie zegara (sygnału który napedza całą zabawkę) przyciskiem. Jeżeli przycisk jest wcisnięty to zatrzymujesz zegar. 2) licznik trzy bitowy przyjmujacy tylko sześć stanów zliczający ten kluczowany sygnał zegarowy. 3) dekoder stanu licznika na kod 7'mio segmentowego wyswietlacza....
Witam, Możesz ustawić stan wysoki na wejściu przerzutnika T, a zmianami napięcia generować zbocza na wejściu zegarowym. Warunek poprawnego działania takiego układu to "czyste" zbocze o odpowiedniej szybkości narastania/opadania. Zbocze wolnozmiennego sygnału możesz "poprawić" dodając na wejściu bramkę z wejściem Schmitta albo komparator z histerezą...
Możesz to zrobić z zastosowaniem licznika CD4017. Do jego wejścia zegarowego podłączasz multiwibrator np. na układzie NE555. Licznik ma 10 wyjść, na których po kolei pojawia się napięcie z każdym impulsem zegarowym. I teraz należy wykorzystać odpowiednie wyjścia licznika, dla uzyskania odpowiedniej sekwencji załączania diody LED. Tu masz pokazane działanie...
Układ liczy w dół tylko dlatego, że zastosowałeś przerzutniki z aktywnym zboczem narastającym na wejściu zegarowym. Skoro ma być RESET, bez wykorzystania wejścia asynchronicznego, to znaczy, że trzeba wytworzyć RESET synchroniczny. Zatem konieczne jest dodanie dodatkowych bramek na wejścia D. Potrzebne są dwie bramki OR. Wyjścia do D, natomiast jedno...
Nie do końca się zgadzam. Ponieważ krzywa ładowania zmaleje, ale szybciej też dojdzie do przekroczenia progu przełączania. Co przeważy ? To, że nastąpi zmniejszenie nachylenia, to fakt, ale nie on decyduje o częstotliwości. Wszystko zależy od układu generacyjnego (konkretnego). Przerzutnik Schmitta ma histerezę, ale ona też zależy od napięcia zasilającego....
Tak jak mówi przedmówca: część pinów służy do programowania układu, część to zasilanie, masa oraz wejścia sygnałów zegarowych. W przypadku gotowych zestawów, część jest na stałe przypisana do konkretnych peryferiów i nie są uniwersalne.
Sądziłem, że mój problem jest banalnie prosty. Cóż, okazało się inaczej. Jestem wdzięczny za odpowiedzi. Mimo wszystko, mam nadzieję spotkać tutaj Świętego Mikołaja, który zechciałby wyłozyć kawę na ławę (czytaj: schemat dla laika w tej dziedzinie). Rozwiązanie dane przez gmp wygląda sensownie. Wychył pałki joysticka zmienia opór. To można łatwo przerobić...
interesuje mnie typ sterownika żeby się do tego dobrać Przecież z pdf-a wynika, że to nie ma sterownika, tylko podstawową logikę wyświetlania, którą trzeba ciągle karmić w rytm dwóch wejść zegarowych.
I jeszcze odnośnie zajętości FPGA: zamiast XC6SLX9 proponuję użyć T20Q144 EFINIXa. Właśnie przenoszę swoje projekty na ten scalak. Ma ~50% więcej logiki, coś co musiałem upychać do SLX9, do T20Q144 wchodzi bez problemu. Środowisko lekkie, nie ma symulatora, ale jak sobie zorganizujesz modelsim-a, to nie ma problemu :) Scalak ma dedykowane we/wy LVDS,...
arkady_pl: Mariusz, nie wiem jak Ty, ale ja już "stary" jestem i moja wiedza sięga okresu gdy używano germanowych tranzystorów ASY34. Dla mnie counter i timer to dwa różne układy, gdzie counter jest częścią składową timer'a. Sam counter jest układem zliczającym impulsy, natomiast timer to układ zawierający generator impulsów, counter oraz układ porównywania...
Zmiana zbocza jak zawsze - negacja na wejściu zegarowym.
Nie bardzo mam czas i siły na rysowanie schematu, więc może napiszę, jak się do tego zabrać. Po pierwsze, poszukaj informacji o tych układach scalonych: 4093, 4013, 4020, 4528, 4538 (te oznaczenia zwykle są poprzedzone jakimiś literami, zależnie od producenta, często to są litery CD, ale mogą być inne - istotne różnice są wyrażone poprzez cyfry). Dla...
Witam. chciałem zrobić układ który włączałby się (fizycznie) równolegle z klawiaturą ps/2 i komputerem PC . układ wysyłając znaki do komputera jednocześnie wysyłałby też naciśniete klawisze do mikroprocesora (najlepiej do Attiny2313) i potem napis byłby wyświetlany na monochromatycznym wyświetlaczy alfanumerycznym LCD 2*16. Powiedzmy że port PD.2 byłby...
Tam nic nie trzeba stabilizować, tylko: 1. Żadne wejście nie może ani przez chwilę być nigdzie niepodłączone* (wejścia masz cztery). 2. Impulsy na wejściu zegarowym muszą być pojedyncze (mechaniczne włączniki dają drgania styków, a więc kilka impulsów przy jednokrotnym naciśnięciu). *Wejścia CMOS nie pobierają prądu, dlatego kiedy są nie podłączone,...
Procesory AT90Sxxxx zostały wyposażone w szeregowe złącze synchroniczne, które umożliwia bezpośrednie załadowanie pamięci programu bez użycia specjalizowanego programatora. Metodą tą można wprowadzić zarówno zawartość pamięci programu, jak też pamięci EEPROM danych. Możliwe jest również zaprogramowanie bitów ochrony oraz kasowanie zawartości pamięci....
Zasadniczą właściwością synchronicznej pracy licznika jest jednoczesna (bez żadnych opóźnień) zmiana stanu wszystkich wyjść "Q" układu po każdym narastającym zboczu przebiegu taktującego. Przebieg ten jest doprowadzony równolegle do wejść zegarowych wszystkich przerzutników. Oczywiście nie bezpośrednio lecz przez bramkę AND. Jedno z wejść bramki AND...
Hmm. Jakie ma znaczenie funkcja wait na końcu programu, bo ja nie używałem opóźnienia w swoim programie po procedurze spiout. Jeżeli chodzi o pomysł z odwróceniem diod to odpada bo to sa diody 2 w 1 czerwona i zielona razem ze wspólnym wyjsciem. :( W układzie zastosowałem funkcję shiftout a oto jej opis: SHIFTOUT Przeznaczenie: Wysuwa ciąg bitów pochodzący...
Witam, Układ z przerzutnikami typu D (4013) ma tę zaletę, że mamy do dyspozycji dwa wyjścia każdego przerzutnika :Q i Q/ (zbędne są bramki na wyjściu). Również przyciski wyzwalające mogą być zwierane zarówno do masy, jak i plus zasilania (czasami jest to istotne). Ważne są dwa wymagania: - stan wejścia D musi być ustalony przed podaniem impulsu zegarowego...
W ósmym odcinku cyklu poświęconego identyfikacji źródeł szumów w przetwornikach Analogowo-Cyfrowych (ADC) przyjrzymy się szumowi fazowemu sygnału zegarowego (jitter) i jego wpływowi na parametry pracy konwertera. W poprzednim artykule z serii poświęconej szumom w ADC rozpoczęliśmy analizę szumu obecnego w sygnale zegarowym, taktującym przetwornik. Sygnał...
Celem poniższego artykułu, jest pokazanie, że stwierdzenie, iż generator zegarowy nie jest w stanie czyścić sygnałów z jitteru (szumu fazowego) jest popularnym stereotypem. Nie chcemy go tutaj powielać, dlatego przedstawimy tutaj różnice pomiędzy typowymi generatorami przebiegów taktujących a układami do kompensacji jitteru. Przyjrzymy się bliżej także...
Stosując moduł kamery Podgląd na żywo z OV7670 na TFT 128x128 ILI9163. Na filmie poniżej efekt działania podglądu na żywo z kamery, który pozwolił stwierdzić prawidłowe działanie modułu kamery, oraz ustawić ostrość obiektywu: Moduł wykorzystuje dużą ilość linii sygnałowych, gdyby dane o obrazie były przekazywane np. magistralą szeregową SPI, ilość...
Według "BCM2835 ARM Peripherals" na pinach GPIO 18-21 jest dostępny Slave I2C (BSC emulujący I2C), i Slave SPI. Ktoś próbował, jak to działa? Niewygoda jest taka, że piny GPIO 19-21 są używane przez SPI1 (pin 18 tylko przez SPI1.0, SPI1.1 i SPI1.2 używają GPIO 16 i 17), więc używając tego w trybie Slave I2C/SPI traci się możliwość używania SPI1; poza...
Nie rozumiem schematu Twoje wątpliwości są uzasadnione. Żeby ten układ pracował poprawnie należy spełnić kilka podstawowych warunków. Dla łatwiejszego zrozumienia idei przytoczę uproszczony schemat. Przyciski symbolizują czujniki, przy czym otwarte to brak pola, zamknięte gdy są w obszarze pola magnetycznego. Są jeszcze 2 warunki konieczne do spełnienia....
1. Jak się nazywa w układach CPLD wyprowadzenie które zewnętrznie ustala do jakiego napięcia podwieszone jest wyjście? Chodzi mi o układy ATF1500 lub ..7000 Altery. Oprócz wejść I/O są wejścia specjalne zegarowe? szybkie? jak są oznaczone? czy sygnał zegarowy mogę podać na obojętnie które wejście zegarowe? jak klasyfikuje się wejścia pod względem funkcji...
Ja dalej niczego nie rozumiem. Wyjaśnij o co chodzi. Liczniki dzielą się podstawowo na trzy grupy tj: 1. Licznik zliczjący w przód 2. Licznik zliczający wstecz 3. Licznik dwukierunkowy (ten może zliczać w przód lub w tył w zależności od stanu podanego dodatkowym sygnałem lub drugim sygnałem zegarowym). Łączy w sobie typ 1 i 2 ale pod podanym warunkiem....
Więc tak prubuję: $regfile = "m128def.dat" $crystal = 16000000 $baud = 115200 Dim Oc As Word At &H600 '0-1 zmienna word Dim Oa As Byte At &H600 Overlay '0 zmienna Dim Ob As Byte At &H601 Overlay Config Portb.4 = Output Config Portb.5 = Input Config Portb.6 = Output Declare Sub 1302_czytam Declare Sub 1302_zapisuj Print Print " "...
Idea może być taka, że przycisk łączy wyjście CD4022 z wejściem sterującym generator, zrobiony tak, by podanie masy uruchamiało go, którego wyjście będzie podane na wejście zegarowe CD4022 - po wciśnięciu przycisku CD4022 będzie zmieniał stan (to, na którym wyjściu jest '1'), aż dojdzie do takiego, który poda '1' na przycisk. Na pierwszą próbę można...
W tym projekcie ukladu do wyswietlania temperatury: (1) zaklada sie, ze mozna zasilac uklad z portu drukarki - a tam nie ma +5V; (2) do sie wyswietlac (majac zasilanie) tylko 2 cyfry (no, może 3...). Port drukarki ma (według opisu IBM) takie sygnały: (1o) -strobe (2-9o) data0-7 (10i) -ack (11i) +busy (12i) +pe (13i) +select (14o) auto feed (15i) -error...
Witam mam takie zadania: 1. Mając do dyspozycji bramki jednego rodzaju NAND lub NOR oraz tylko afirmacje zmiennych wejściowych kodów H-dalekopisowy i E-Pseudopierścieniowy (Johnsona) zaprojektuj koder z H na E w projekcie należy uwzglednić : - sposób wyznaczania (obliczania) odpowiednich funkcji z komentarzami. -schemat poglądowy zbudowany z bloków...
Witam wszystkich... Poziom studia... to cieszy że jest taki jak w technikum :) Sam jestem na elektronice ale 1 rok to porażka sama matematyka i głupoty... A to z czym masz problem to roczna historia, ale pamiętam i postaram sie pomóc. Odnośnie schematu wwmajor jest ok tylko te u góry to wejscia a nie wyścia... Nie wiem na ile jest znany temat wiec postaram...
Witam Najlepiej zastosować specjalizowany układ sterujący np. LS723 z wejściem sensorowym. Oto krótki opis możliwości układu: LS 7231: Krótkie dotknięcie daje max. światła, a długie dotknięcie zaczyna zmianę poziomu światła od min. Nie zmienia kierunku między dwoma dłuższymi dotknięciami. LS 7232: Posiada funkcję pamięci dla ustawionego poziomu. Krótkie...
Przerzutnik typu Latch (zatrzask) jest wersją przerzutnika D wyzwalanego nie zboczem, lecz poziomem. W czasie trwania na wejściu zegarowym stanu wysokiego, wyjście Q powtarza stany logiczne wejścia D. W momencie zmiany na wejściu zegarowym stanu wysokiego na niski następuje "zatrzaśnięcie" (zapamiętanie) stanu wejścia D sprzed tej zmiany. Typowym zastosowaniem...
Najpierw wejdź tu: 1. Taki układ, który zmienia stan przy podaniu każdego impulsu, to przerzutnik typu "T", czyli "toggler". Można go zrobić z przerzutnika typu D lub JK, w przerzutniku "D" łączysz wyjście "nie-Q" z wejsciem D, a impulsy (narastające) podane na wejście "zegarowe" (czyli "clock") powodują zmianę stanu przerzutnika na przeciwny. Tak więc...
Witam. Układ na dowolną ilość przycisków (z umiarem :D ) można zrobić na przerzutnikach typu D wyzwalanych zboczem (4013). Podobne tematy były już na forum, a to moja najnowsza propozycja: Narysowałem tylko trzy przyciski, ale układ można oczywiście rozbudować "dokładając" kolejne przyciski i przerzutniki. Zasada pracy układu jest prosta: wciśnięcie...
no właśnie na podstawie tego drugiego kursu udało mi się napisać tyle ile widzisz... Jasne rzucę okiem na to raz jeszcze, ale tu chodzi o to, że z gościem mieliśmy tylko 3 zajęcia w ciągu semestru a on wymaga od nas nie wiadomo czego... Dlatego proszę żebyście chociaż tyle byli w stanie zrobić za mnie. Już ponad tydzień się z tym morduje :P Dodano po...
A może tak: CD4022 (albo 4017) dostaje na wejście zegarowe sygnał z generatora; jego wyjście 4 idzie do RESET (żeby liczył modulo 4), a 0,1,2,3 idą do przycisków i przez nie są połączone do wejścia D przerzutnika D, którego CLK dostaje zbocze dodatnie (na którym wejście D jest przepisywane na wyjście) pomiędzy zmianami stanu CD4022 (czyli wejścia zegarowe...
LMK04906 to nowy układ firmy Texas Instruments przeznaczony do taktowania systemów. Jest to syntezator sygnału zegarowego szczycący się najniższym jitterem spośród wszystkich układów dostępnych aktualnie. Dodatkowo wyposażono go w szereg nowoczesnych funkcjonalności poprawiające działanie układu. Opisywany syntezator posiada trzy wejścia zegarowe,...
Mikrokontroler do tak prostego zadania to zawracanie głowy, układ generujący żądaną sekwencję można zrealizować na pojedynczym układzie scalonym CMOS 4027 zawierającym dwa przerzutniki JK taktowane narastającym zboczem. Każdy przerzutnik posiada wejścia J i K, wejście zegarowe, wyjścia proste Q i zanegowane /Q oraz wejście ustawiające S i kasujące R....