1. to już zależy od generatora 2. u mnie nie było z tym problemu, podpinałem 5V generator, avra i parę innych elementów 3. oczywiście, jest do tego specjalny bufor wyjściowy(nazwy nie pamiętam, taki z dodatkowym sygnałem włączającym), na jednym pinie może być i wejście i wyjście
jeśli chcesz odblokowac tamten chip to robisz tak: sprawny chip podłączasz z zewnętrznym kwarcem i 2 kondensatorami do masy. sygnał zegarowy z jego pinu XTAL2 (wyjście sygnału zagarowego) lączysz na XTAL1 (wejście sygnału zegarowego) zablokowanego chipa. oba procki muszą mieć wspólną mase i kabel polączeniowy od kwarcy musi być możliwie krótki. wtedy...
O ile dorze zrozumiałem to wystarczy podpiąć wyjście sygnału zegarowego z mega8 do wejścia w mega16... Czy faktycznie chodziło o pisanie programu...?.?.?
Po przerzutniku typu D wypełnienie będzie 50%. Wyjście zanegowane łączysz z wejściem data, do wejścia zegarowego podajesz sygnał taktujący i z wyjścia Q odbierasz swój sygnał z wypełnieniem 50%, ale częstotliwością też 50% wejściowej.
Przerzutnik typu d dziala opóźniająco. W momencie w ktorym dostanie zbocze na ktora ma reagować przepisze stan wejścia na wyjście. Poczytaj dokladnie jego opis i dasz rade z przebiegiem.
Zgodnie z obietnicami zdjęcia: http://obrazki.elektroda.pl/4038279900_1... http://obrazki.elektroda.pl/7536470300_1... W załączniku schemat mojej modyfikacji. Zworka/złącze SV1 może pełnić następujące funkcje: 1. Wybór zasilania poprzez stabilizator LDO L1117-3.3 ze złącza ISP - CLKO(VCC), niepodłączony pin to wtedy wyjście...
w pony prog wlasnie jest odwrotnie. Czyli że haczyk oznacza zaprogramowany, tak? Jeśli chodzi o sygnał zegarowy: np. NE555, wyjście timera z innego uC. Ja zrobiłem kiedyś program na '51, który na przemian wystawiał na pin 0 i 1. Ten sygnał pod XTAL1 i poszło.
Wybór częstotliwości taktowania, 4060 to licznik i łącząc odpowiednie wyjście dostajesz sygnał zegarowy odpowiednio podzielony. szczegóły http://pdf1.alldatasheet.co.kr/datasheet...
Z bramkami można by użyć samych 2-wejściowych (i wtedy, żeby skrócić czas propagacji, można wyjścia 1QB i 1QC połączyć do jednej bramki, a jej wyjście i 1QA do drugiej), albo 8 2-wejściowych i 2 3-wejściowych, żeby użyć 3 scalaków, a nie 4. Chyba, że pozostałe bramki przydadzą się do czegoś innego. Pytanie: co (jaki sygnał) potrzebujesz mieć na wyjściu?...
7474 też zapewni podział częstotliwości i symetryzację sygnału. Łączymy zanegowane wyjście z wejściem danych i do wejścia zegarowego podajemy przebieg z regulowanego generatora. W zasadzie diody w obwodzie ładowania/rozładowania kondensatora są potrzebne gdy chcemy regulować wypełnienie. https://obrazki.elektroda.pl/3335622500_... ....
Witam Po podpowiedzi "Nouki" zmodyfikowałem program i uzyskałem pozytywny wynik. Podaję opracowany program: Config Spi = Soft , Dout = Portd.1 , Ss = Portd.2 , Clock = Portd.3 'konfiguracja programowego "SPI" Spiinit 'inicjacja "SPI" Config Portd.1 = 1 'wyjście sygnału (MOSI) Portd.1 = 0 Config Portd.2 = 1 'wyjście sygnału aktywacji "SLAVE" Portd.2...
Kierunek możesz wykryć używając przerzutnika JK (synchronicznego). Zanegowany kanał A do wejścia J, kanał A do wejścia K i kanał B na wejście zegarowe. Wyjście na bramkę AND z dowolnym sygnałem (A lub B) i już. To tak na szybko. Może zrób sobie symulację. A tak na marginesie. Masz enkoder z wyjściem symetrycznym i nie wiem czy sygnały wychodzące są...
Różnica polega na sposobie podania sygnału zegarowego (to co liczymy). W licznikach asynchronicznych (szeregowych) sygnał zegarowy podawany jest tylko na pierwszy przerzutnik, dla pozostałych przerzutników źródłem zegara jest wyjście przerzutnika wcześniejszego. Powoduje to dłuższy czas ustalania się sygnału wyjściowego. Liczniki tego typu są trochę...
Czy taki opis wystarczy. Układ scalony 74LS164 zawiera osiem elementów pamiętających , połączonych w taki sposób że wyjście pierwszego połączone jest z wejściem drugiego wyjście drugiego z wejściem trzeciego itd. Każde wyjście pojedynczego elementu pamiętającego wyprowadzone jest na zewnątrz. Elementy pamiętające zbudowane są w taki sposób że narastające...
Czy masz w swoim STK200/300 wyjście oznaczone LED ? Możnaby napisać program, który poda sygnał zegarowy na wyjście LED, które będzie taktowało uC a pozostałe sygnały (MISO, MOSI, SCK i RESET) posłużą do odpowiedniej zmany "fusów". Robiłem już program do programowania uC poprzez STK ale nie próbowałem dodatkowo taktować uC przez LPT w tym samym momencie...
Można zrobić SPI w trybie master - slave, gdzie na przykład uC "C" będzie jako master, pozostałe jako slave i uC master będzie wybierał z którym uC będzie się komunikował. Można też zastosować topologię pętli, wyjście uC "A" łączys zz wejściem "B", a wyjście "B" z wejściem "C", natomiast wyjście "C" z wejściem "A". Tylko znów jeden układ musisz ustalić...
Również próbuję obecnie złożyć swoją Cobrę, w oparciu o PCB DIP v3.0. Natknąłem się na pewien problem. Mianowicie początkowo nie mogłem wcale uruchomić generatora sygnału zegarowego - wyjście pozostawało martwe. Nie jestem pewien co było powodem, ponieważ chcąc zminimalizować ryzyko oderwania ścieżek, przed wylutowaniem podejrzanych elementów (filtr...
Wydaje mi się, że użycie słowa "pochwalić" jest błędne lub przynajmniej nieprecyzyjne, bo kod niestety nie działa, więc nie ma się czym chwalić :cry: Bardzo dziękuję za zainteresowanie i chęć pomocy. Natomiast wspomniany kod (jedna z wielu wersji) ograniczony do niezbędnego minimum wygląda tak: [syntax=c] #include <avr/io.h> #include <util/delay.h>...
Przerzutnik typu D. Stan z wejścia jest przepisywany na wyjście przy narastającym albo opadającym zboczu sygnału zegarowego. Sprawdzisz to w dokumentacji. Chcesz żeby impuls zegarowy (wciśnięcie przycisku) przechodził do diody z opóźnieniem - używasz przerzutnik monostabilny (stabilny stan niski). Chcesz żeby dioda po zaświeceniu świeciła ciągle - dokładasz...
Dostałem taką odpowiedź Sprobuj wzucic do copilota lub chatgpt Aby stworzyć taki układ logiczny, można użyć kombinacji podstawowych układów cyfrowych, takich jak bramki logiczne, licznik i przerzutniki. Oto krok po kroku, jak to zrobić: 1. **Licznik czasowy**: - Użyj licznika cyfrowego, który będzie liczył impulsy zegarowe. Częstotliwość zegara powinna...
Spróbuj bez tego kondensatora innym programatorem. Możliwe, że ten uległ częściowemu uszkodzeniu w takich warunkach pracy. Widzę też inne wyjście: Podłącz zewnętrzny oscylator lub sygnał zegarowy 1MHz do programowania.
Zajrzałem do [url=https://www.nxp.com/docs/en/data-sh... MC145026...8 (Freescale Semiconductor MC145026/D Rev. 4, 1/2005). Pierwszy to "nadajnik", dostaje 9 sygnałów o wartościach 3-stanowych (L, H, Z) i robi z tego sygnał szeregowy; pozostałe to "odbiorniki": MC145027 używa 5 sygnałów 3-stanowych jako adresu (musi być zgodny...
CEMI produko9wało serie układów zegarowych MC12xx. Jednym nich był MC(Y)1210 (1211). Częstotliwość stabilizowana kwarcem, wyjście na silnik krokowy i generator sygnału zegarowego. Widziałem konstrukcje z wahadłem al to tylko atrapa. Częstotliwość jest stabilizowana kwarcem a wahadło to tylko ozdoba. W Twojej konstrukcji wahadło stabilizuje częstotliwość...
Przedstawiam pierwszy program który ożywia MCP Programik nie wysyła nie odbiera ramek CAN ,natomiast wstępnie konfiguruje MCP i uruchamia wyjście sygnału zegarowego CLKOUT . Moim zdaniem jest to najprostszy sposób aby nawiązać pierwszy kontakt z MCP . Jest pomocny do testowania komunikacji Atmega-MCP po SPI [syntax=Bascom] '***************************************...
W jakim kodzie ma liczyć ten licznik? BCD czy binarnym? Bo jeżeli w BCD to z licznika 7490 najlepiej użyć 4 bitów, a on sam się wyzeruje po przekroczeniu stanu "9". Dzięki temu mamy już licznik cyfr jedności od "0" do "9". Wyjście QD tego licznika podłączamy do wejścia CLK licznika 7493, z którego używamy tylko 3 najmłodsze bity. Będzie to nasz licznik...
jeśli dobrze zrozumiałem to chcesz dwójkę liczącą np. a)przerzutnik J=1 K=1 wejście zegarowe, wyjście Q b)przerzutnik D, połączyć zanegowane Q z D, wejście zegarowe, wyjście Q
Przesuwanie w lewo (odpowiada to mnożeniu przez 2 lub jej potęgę zależnie od ilości przesunięć) Na wejście D przerzutnika na pozycji i-tej podajesz wyjście Q przerzutnika z pozycji (i-1) {czyli tego po prawej stronie mówiąc obrazowo}, na wejścia CLK przerzutników podajesz równolegle sygnał zegarowy. Na każdym narastającym zboczu dany przerzutnik zapisuje...
Ok z tego co przeczytałem to dwukierunkowy bufor można zrealizować w taki sposób, że gdy pin dwukierunkowy pracuje jako wejście to sygnał podawany jest na na pin dwukierunkowy pracujący jako wyjście poprzez przerzutnik D sterowany sygnałem zegarowym. Czyli oba piny połączone są ze sobą dwiema "ścieżkami" i w zależności od kierunku transmisji A->B...
Faktycznie, podałem równanie niezminimalizowane (takie barokowe rozbuchanie;) ). Moim zdaniem, przyczyną takiego zachowania z zerowaniem jest sposób w jaki połączyłeś te dwa liczniki i jak uzyskujesz sygnał zegarowy dla drugiego z nich (wspomniany układ bramkowy). Czy próbowałeś jak się całość zachowa, gdy wykorzystasz wyjście /CO? Moja analiza: - liczniki...
To już totalnie nie mam pojęcia, jak to zrobić :( Przecież ten dzielnik działa chyba asynchronicznie, bo nigdzie nie ma sygnału zegarowego, tylko wejście i wyjście. A wyżej jest spis elementów, jakie mam do wykorzystania... więc wydawało mi się że o to chodzi..
Układ różniczkujący RC ma to być. Kondensator chwilę się będzie ładował, później będzie stanowił przerwę dla napięcia stałego. Jeżeli kondensator będzie przyłączony między wyjście przerzutnika i bazę tranzystora, to stan wysoki będzie powodował krótki przepływ prądu przez bazę tranzystora i tym samym tak samo krótki przepływ prądu przez głośnik. [url=https://pl.wikipedia.org/wiki/Uk%C5...
ogólnie ten schemat znalazłem w paczce przy konstrukcji zegarka gulsona ( http://www.elektroda.pl/rtvforum/topic54... ) Spróbuje jeszcze zgodnie z poradą podłączyć nóżki 3 i 5, zobaczymy co z tego wyjdzie...
To mój błąd. Zle zrozumiałem zasadę działania rejestru. Myślałem że w takt sygnału zegarowego są przełączane wyjścia i na kiedy dodatkowo pojawi się sygnał wejściowy to wtedy tylko te wyjście jest załączane
Ja w swoim zegarku użyłem MCP79411 od Microchipa. Gdy podłączyłem sam kwarc bez kondensatorów, zegar potrafił gubić kilka sekund na godzinę. Kwarc 32KHz stabilizowany dwoma kondensatorami 22pF i czas trzymał idealnie, nawet po odłączeniu zasilania na kilka dni. Układ umożliwia dodatkowo kalibrację. Scalak obsługiwany przez i2c, posiada SRAM i EEPROM...
Witam A może użyć '164 do szeregowego wyprowadzania danych i '165 do szeregowego wprowadzania danych. Miałbyś wtedy jeden sygnał zegarowy dla obu układów, wyjście danych dla '164, wejście danych dla '165 i oprócz tego z jeden sygnał dla '573, który jest w tym wypadku konieczny do sterowania wyjściami. Brak '164 powodowałby nieprawidłowe działanie przy...
set i reset podłącz do +5V, będą nieaktywne wyjście /Q (zanegowane) połącz z wejściem D na CP sygnał zegarowy
Nie wiem czy się zrozumieliśmy, ja nie chcę przesyłać przez kodek sygnału z mikrofonu, a z przetwornika DAC mikrokontrolera. Mikrofon potrzebuje sygnału zegarowego 2,4 MHz bo ma wyjście PWM które jest taktowane tym zegarem.
Tak właśnie zrobiłem, ale liczyłem że może ktoś ma gotowca, no ale cóż... co się poradzi jak się nic nie poradzi. Mam jeszcze jedno pytanie, jakie praktyki przy projektowaniu pcb należy zastosować tak aby zmniejszyć wszelkie źródła szumu sygnału cyfrowego, głównie chodzi o wyjście zegarowe
Witam Ad.4 możesz Ad.3 w przypadku mikrokontrolerów AVR kwarc nie jest bezwzględnie wymagany.Kontroler może pracować z z sygnałem zegarowym podanym z zewnętrznego generatora bądź z generatorem zawartym wewnątrz jego struktury. Trzecie wyjście to rezonator kwarcowy. Jaki wybrać kwarc i jak skonfigurować w ogóle generator? To wszystko masz podane w notach...
Układ nie wymagający ingerencji we wnętrze telefonu można zrobić wykorzystując świecenie wyświetlacza (jak w AVT 442) bez układu programowalnego, a stosując tylko CD4013: http://obrazki.elektroda.net/79_12396169... Fotorezystor R1 przytknięty do wyświetlacza zmniejsza swą rezystancję po rozświetleniu wyświetlacza. Wyjście Q (p.1) przerzutnika...
Po mojemu się zgadza :) W razie wątpliwości możesz jeszcze podać sygnał zegarowy SYSCLK na wyjście MCO (Master Clock Output) i zmierzyć częstotliwość. Ewentualnie wersja dla leniwych (lub nie posiadających odpowiedniej herc-miarki): ustawić SysTick tak aby migał diodą co np. 0,5s i skonfrontować efekty z jakimś stoperem :)
Wieczorem, jak wrócę z pracy, postaram się coś więcej podpowiedzieć. Na chwilę obecną napisz w jakim trybie komunikujesz się z PHY (RMII/MII). Naszkicuj też schemat z elementami wokół PHY oraz doprowadzeniami do STM'a. Dlaczego nie użyjesz sygnału z STM'a do taktowania PHY? STM ma możliwość generowania sygnału taktowania o częstotliwości 25MHz oraz...
Tak mam, impuls wyjściowy to tak na prawdę 0,5s "1" i 0,5s "0". Mam gdzieś zakopane w piwnicy TTL 7457, wtedy dam 60 x 60 x12. To dostaniesz przez 6 godzin '0', i przez kolejne 6 godzin '1' - jak ma być '0' i '1' przez 12 godzin każde, to trzeba dzielić przez 60x60x24. Podział przez 60x60x24 można zrobić używając 17-bitowego licznika binarnego (albo...
No lekko nie było ale nerwy mam w całości. :-) Jeżeli wie się, iż przerzutniki nie przełączają się nieskończenie szybko i potrzeba czasu by przeprowadzać sygnał z wejścia na wyjście sprawa nieco się upraszcza. Tak naprawdę dopiero po pewnym krótkim czasie od zbocza sygnału zegarowego przerzutnik zmienia stany wyjść. Tak więc wyjścia zależą od tych starych...
Witam, podepnę się pod temat o RFM12B. Otóż moduły RFM12B mają wyjście CLK, którym teoretycznie można taktować mikrokontroler. I tu pojawiają się moje wątpliwości. Żeby mikrokontroler poprawnie pracował i komunikował się z RFM12 potrzebny jest kwarc (bądź źródło sygnału zegarowego). Ale żeby mikrokontroler dostawał sygnał zegarowy z wyjścia CLK modułu...
Wystarczy jeden układ CD4013. Jeden przerzutnik w układzie T (połączyć wyjście !Q z wejściem D), a drugi przerzutnik jako multiwibrator monostabilny. Do wyjścia Q lub !Q należy podłączyć obwód RC, a za obwodem czasowym dalej do wejścia S lub R. Sygnał wyzwalania podajemy na wejście zegarowe w obu przypadkach.
Witam! Czy istnieje sposób na zwiększenie czasu propagacja na danych pinach wyjściowych? Mam wersję 10ns i chcę zrobić FSM udającą procesor MC68000, głównie sygnały AS, R/W, UDS i LDS. Sygnały te pojawiają się około 20-30ns względem zbocza sygnału zegarowego, jak uzyskać takie propagacje, czy jedyne wyjście to stosowanie buforów zewnętrznych?
właśnie też znalazłem. Tym "scalakiem" można każde z 16 wyjście sterować niezależnie 12 bitowym PWMem?? na GCLK podaje się sygnał zegarowy dla PWM, a wartość PWM dla każdego z wyjść w jaki sposób się podaje??
No wystarczą 3 takie układy - na wyjściu z nich jest sygnał odpowiedni do typowych przetworników audio (zresztą jest konfigurowane to odpowiednimi pinami) wystarczy 'wytrzasnąć' odbiornik s/pdif którybędzie miał wyjście (chyba i2s czy coś podobnego) i potrafił generować sygnały zegarowe - te sygnały łączysz równolegle do tych 3 układów - i każdy z nich...
Tak, jest obecny sygnał zegarowy CLK na pinie nr 6 potem znika, na pinie nr 2 - wyjście danych - pojawia się tylko krótkotrwałe mrugnięcie
Po pierwsze musisz wyłączyć fusebit CKDIV8 dzielący sygnał zegarowy przez 8. Po drugie niepoprawnie podałeśfusebity cksel. 1 oznacza bit niezaprogramowany a 0 zaprogramowany. Pewnie używasz programatora który nie pokazuje 0 i 1 tylko "ptaszki" czy coś w tym stylu. Co do programu to polecam użyć tryb ctc i ustawić wyjście sygnału na pb2. Nie bedziesz...
Jeśli podłączysz wyjście proste przerzutnika RS na zerowanie przerzutników to już widać że na wejście S dobrze jest połączyć tą Twoją bramkę AND. Jedynka z niej ustawi przerzutnik i nawet jeśli ta jedynka zniknie za moment, przerzutniki licznika dostają wydłużony, ładnie podtrzymany przerzutnikiem sygnał zerowania. Odpowiednim sygnałem na wejście S...
A w jaki sposób dokładniej sobie kolega poradził z tymi sygnałami? Bo jakbym nawet zastosował zatrzask to dalej co? bramka negująca by dostać 2 sygnał? To była jakaś bramka która na zbocze narastające przepisywała wejście na wyjście. To, co było przepisane to były dwa zanegowane sygnały zegarowe. Najpierw procesor wystawiał stany zegara (norm i zanegowany)...
Np. rejestr przesuwny SIPO z zerowaniem. Jak przycisk nie jest wciśnięty, rejestr jest zerowany. Jak wciśnięty - wpisują się 1-ki. Któraś pozycja włącza przekazywanie impulsów zegara na wyjście. No i pierwszy impuls zegara jest zawsze przekazywany. Jeśli opóźnienie zadziałania zliczania nie ma być duże, to można jakiś dekoder (coś w stylu 74138) do...
http://obrazki.elektroda.pl/4337032900_1... Gwiazdka powstała niedawno jako ciekawy i efektowny gadżet na choinkę. Pracę zacząłem od narysowania gwiazdki na sklejce "cytrusowej"(skrzynka po cytrusach). Wyciąłem ją miniszlifierką z tarczką tnącą . Po wycięciu wywierciłem otwory na diody led, i pomalowałem gwiazdkę ... lakierem do paznokci...
Według linkowanej przez Ciebie strony C1 oznacza zewnętrzny sygnał zegarowy (chociaż to chyba bug bo bity się nie zgadzają). https://obrazki.elektroda.pl/7133155200_... Jak nie masz generatora sygnału to napisz na drugą Atmegę prosty program który odwraca stan jednego pinu (nie zapomnij pinu ustawic jako wyjście) w pętli i uzyskasz...
Nie mam, ale to żadna filozofia raczej... Zajrzyj do noty jakiegoś rejestru SIPO, np 74595. Reguła jest taka, że wrzucasz na taki rejestr jedną "jedynkę" i przesuwasz ją aż na sam koniec linii, po czym wrzucasz kolejną "1". Rejestry możesz łączyć szeregowo, tj. z ostatnie wyjście rejestru podajesz na wejście kolejnego. Sygnał zegarowy wszystkich rejestrów...
Bramki nand są po to by rozdzielić impulsy dla poszczególnych wejść zegarowych (u/d). Jak chcesz wartość ustaloną dla danego kierunku, to pojawia się ona na wyjściu przerzutnika D. Jak widzisz na schemacie, stan przerzutnika D ustala, która bramka NAND blokuje sygnał zegarowy, a która nie, a więc wyjście p. D na stan adekwatny do kierunku obrotów....
Przy modulo 5 trudno mówic o kodzie 8421 (raczej o naturalnym kodzie binarnym). Rozwiązanie: łączysz trzy przerzutniki "w szereg" tzn. wyjście pierwszego przerzutnika na wejście zegarowe drugiego i analogicznie wyjście drugiego na zegar trzeciego przerzutnika (dla JK sygnały J i K na "1" dla D wejście D na wyjście /Q). Masz układ licznika 3-bitowgo....
(np. 74HC4067) podajemy napięcia na 4 piny adresowe. I moje pytanie brzmi - w jaki sposób sterować pinami w rejestrze przesuwnym. (na zasadzie podanej wcześniej) Nie da się. Każdy rejestr wymaga sygnału zegarowego. Multiplekser nie. 74HC595 ma jeszcze sygnał zatrzaskujący jego zawartość i wyjście trójstanowe (jak dobrze pamiętam). W nocie katalogowej...
Witam! Jeśli dobrze zrozumiałem ideę tego rozwiązania, to dobry procesor NIC nie musi robić. On ma tylko generować sygnał zegarowy dla drugiego procka, czyli wykorzystujesz jego sprzętowy generator. Z tego co wyczytałem w datasheecie, przy użyciu wewnętrznego oscylatora, jego sygnał zegarowy nie jest dostępny na wyjściu X2 (mogę się mylić :roll:), więc...
mysle ze ulatwienie: uklad przepuszczajacy 3 z 8 impulsow z wykorzystaniem 7490,7492,7493, zalozmy ze z licznika 7490 robimy modulo 8 skracajac odpowiednio cykl jego pracy, wlaczamy generator i licznik wyliczy od 0 do 7 czyli 8 impulsow, ale jak zrobic zeby po osiagnieciu 4 te trzy wymagane impulsy 'przepuscil'? Przy pomocy 2 bramek Nand. Na pierwszą...
http://obrazki.elektroda.pl/2407643000_1... Witam! Dziś mamy Walentynki wiec nawiązując do tematu przedstawiam mini projekt migającego serduszka. Jest to prosty układ oparty na liczniku dziesiętnym 4017, który steruje 7-ma sekcjami diod LED ułożonymi w kształt serduszka. Siódme wyjście dołączone jest do wejścia reset powodując cykliczna prace...
1. out_p to wyjście 4 bitowe a u Ciebie na schemacie to tylko jeden bit out_p(3) 2. W przypadku rysowania przerzutników gdy przerzutni reaguje na zbocze sygnału zegarowego przy wejściu zegarowym rysujemy trójkącik. JarekC
Błędy wynikają z kopiowania z gotowych przykładów.W domu dopiero to dokładnie obejrzę ale z przebiegów czasowych wygląda że jest to o co mi chodzi i z czym walczę 3 dni. Od czegoś trzeba zacząć się uczyć :). Chciałbym dodać do tego jeszcze jedna ważna rzecz aby sygnał zegarowy z wejścia był podawany na wyjście (np clk_out) tylko wtedy kiedy podawane...
A ja chciałbym mieć wyjście różnicowe w generatorze, gdzie mogę regulować nie tylko częstotliwość i amplitudę, ale też napięcie odniesienia (Common Mode Voltage). Co chwilę łapię się na tym, że potrzebuję sygnał zegarowy, ale różnicowy, niskonapięciowy. Jak to widzicie?
Co się tyczy rys.1 to na wyjściu będzie przebieg A Co do drugiego schematu to rzeczywiście układ mógł by być przerzutnikiem typu D jak by miał wejście zegarowe. Układ ten powtarza na wyjście sygnał na wejściu. Czyli jak podamy stan wysoki na wejście to na wyjściu tez mamy stan wysoki i na wyjściu znegowanym stan niski. A jak podamy stan niski na wejście...
Buduję pewien układ z przerzutnikiem typu D RS. Zauważyłem pewien mankament, który mnie gryzie i nie jestem pewien z czego dokładnie wynika. Otóż, jest to przerzutnik SN74HCT74, którego zegar jest wyzwalany zboczem narastającym. Problem w tym, że reaguje on czasem na zbocze opadające. https://obrazki.elektroda.pl/1906759100_... Kanał...
Można zrobić sekwencer używając pamięci PROM/EPROM/EEPROM np. 1024x4 [url=http://www.elenota.pl/datasheet-pdf... (najtańsza, poniżej 1zł) i 4-bitowego przerzutnika D (74LS175, albo 2 sztuki 74LS74, bo chyba wyjdą taniej - 175 wycofali z produkcji, chyba teraz tańszy jest 6-bitowy 174). Do tego generator...
Czas propagacji to jest opóźnienie, po jakim pojawia się ZMIANA sygnału na wyjściu, pod wpływem zmiany na wejściu. To, co masz obserwować to jest ZBOCZE, a nie POZIOM! Na wspólnym wykresie mają być zestawione 2 fragmenty przebiegu, jeden fragment obejmujący zbocze NARASTAJĄCE sygnału zegarowego (wejście Clock) - bo właśnie to zbocze jest aktywne, a...
Możesz tego dokonać stosując dodatkowo dzielnik częstotliwości przez 2 w postaci na przykład : D Flip-Flop https://obrazki.elektroda.pl/2863500200_... No tak... Aby podzielić częstotliwość sygnału 1 Hz na pół (czyli uzyskać 0,5 Hz) i zapewnić, że zegar „cyka” (generuje impuls) tylko w momencie przejścia sygnału z LOW na HIGH, możesz...
Witam! Można zrobić to tak jak w pliku , który załączam (uniwibrator.pdf). Działa to tak, że wykrycie narastającego zbocza sygnału wejściowego ustawia wyjście na '1' i uruchamia licznik. Licznik zlicza takty zegarowe i kiedy odliczy zadaną z góry liczbę taktów (zadany z góry czas), wyjście zmienia się na '0'. Dołączam też plik z wynikiem symulacji działania...
Jak zwykle urządzenia mają plusy ujemne i plusy dodatnie ;) Użycie sterownika sprawia że nie trzeba zajmować się wyświetlaczem, ani jego inicjalizacją, ani parametrami czasowymi impulsów. Trzeba tylko pamiętać że sterownik blokuje się na czas: - ok 40-50 us * ilosc znaków - 1.5 ms na czas czyszczenia Można byłoby czas blokowania zlikwidować, przy użyciu...
Nie roboczogodziny tylko motogodziny. Tachogenerator wytwarza dwa sygnały: napięciowy, w zależności od którego wychyla się wskazówka obrotomierza (sygnał ten jest zależny od obrotów silnika), oraz sygnał impulsowy do licznika motogodzin. Licznikiem motogodzin steruje po prostu styk, który zwiera wyjście licznika motogodzin do masy co kilka obrotów prądniczki....
A może tak: CD4022 (albo 4017) dostaje na wejście zegarowe sygnał z generatora; jego wyjście 4 idzie do RESET (żeby liczył modulo 4), a 0,1,2,3 idą do przycisków i przez nie są połączone do wejścia D przerzutnika D, którego CLK dostaje zbocze dodatnie (na którym wejście D jest przepisywane na wyjście) pomiędzy zmianami stanu CD4022 (czyli wejścia zegarowe...
Timery najprościej zsynchronizować taktując je ze wspólnego przebiegu zegarowego, który może być generowany przez 3 timer. W skrócie w jednym procesorze puszczasz timer i wyjście z niego dajesz na pin OCx. Z tego wyjścia doprowadzasz sygnał zegarowy na piny Tx timerów w innych procesorach. Po konfiguracji, jeśli wyzwolisz timer generujący zegar to pozostałe...
Witam Potrzebuję skomunikować się z układem MCP2515 przez SPI, czytam dokumentację MCP2515, jak i opis transmisji ze strony ATmega8 i kilka rzeczy nie daje mi spokoju. Mianowicie: Układ mega8 jest Masterem i on zapewnia sygnał SCK. Sygnał SS (pin jako wyjście) ustawiam "ręcznie" tuż przed zapisem danej do SPDR, ale sygnał zegarowy nie trwa przez cały...
Układ scalony 74LS164 zawiera osiem elementów pamiętających , połączonych w taki sposób że wyjście pierwszego połączone jest z wejściem drugiego wyjście drugiego z wejściem trzeciego itd. Każde wyjście pojedynczego elementu pamiętającego wyprowadzone jest na zewnątrz. Elementy pamiętające zbudowane są w taki sposób że narastające zbocze sygnału zegarowego...
AVE... Rejestry przesuwne nie pracują po I2C. Te łączy się w łańcuszek. Podajesz sygnał przepisania z wejść do wewnętrznej pamięci, a potem podajesz sygnał zegarowy, by odczytać ich zawartość. Z każdym zboczem narastającym bodaj na wyjście jest "przesuwany" pojedynczy bit... Ale lepiej zrób, jak radzi Jta. Będziesz potrzebować tyle diod, ile masz komórek...
Witam, WItam! Czy mogę doprowadzić do wejścia CLK przerzutnika D w ukłądzie 7474 sygnał zegara wytwarzany "z palca" - tzn. przez naciskanie przełącznika, doprowadzającego 0 V? Jeśli przełącznik będzie rozwarty, na wejście CLK podawane będzie 5V. Planuję zabezpieczyć wejście, zwierając sygnały zmienne powstające przy przełączaniu do masy za pomocą kondensatora...
czy któryś z kolegów mógłby mi zaprojektować taki układ na tyrystorach Lepiej: Rozwiązaniem może być bramkowanie przycisków z licznika 1 z n. W roli licznika CD4017 (albo CD4022 - pierwszy ma 10, drugi 8 wyjść, i tyle maksymalnie może obsłużyć przycisków; dla mniejszej ich liczby któreś wyjście łączy się z wejściem RESET). Jeśli przycisk jest w stanie...
1. Jak się nazywa w układach CPLD wyprowadzenie które zewnętrznie ustala do jakiego napięcia podwieszone jest wyjście? Chodzi mi o układy ATF1500 lub ..7000 Altery. Oprócz wejść I/O są wejścia specjalne zegarowe? szybkie? jak są oznaczone? czy sygnał zegarowy mogę podać na obojętnie które wejście zegarowe? jak klasyfikuje się wejścia pod względem funkcji...
Najpierw trzeba połączyć obie części licznika w łańcuch, żeby utworzyć licznik 4-bitowy. Są dwa sposoby: wejście zegarowe CK1 można podłączyć do wyjścia Q0, albo wejście zegarowe CK2 do wyjścia Q3. Bardziej naturalny wydaje się pierwszy sposób, bo tak sugeruje numeracja wyjść Q0-Q3 przyjęta na rysunku, w drugim przypadku najmłodszym bitem tak utworzonego...
Mam trzy pytania : 1. Co oznaczają parametry: Maximum Clock Frequency Maksymalna częstotliwość zegara (taktującego wejście C przerzutnika) Zależy od napięcia zasilania układu, im niższa wartość napięcia Ucc, z tym mniejszą częstotliwością można taktować przerzutnik. 2. Czy bez problemu mogę podłączyć do tego układu generator fali prostokątnej o częstotliwości...
Jeżeli nie zależy Ci na tym, żeby wszystkie procesory działały na tym samym zboczu sygnału zegarowego, to można dość prosto to wykonać. 1) jak już sugerowali koledzy powyżej - generator kwarcowy + ewentualne bufory 2) mikroprocesory z rodziny '51 mają w obwodzie generatora wbudowany inwerter (zlinearyzowany, ale to akurat nie powinno przeszkadaać)....
Użyj ośmiokrotnego przerzutnika D takiego jak 74273, 74377. Połącz wszystkie przerzutniki szeregowo Q0->D1, Q1->D2..., wejście pierwszego do +5, przycisk z filtrem do linii zegarowej, a wyjście ostatniego przerzutnika i zegar wpuść do dodatkowej bramki NAND z otwartym kolektorem generującej sygnał reset (może nią być tranzystor). Otwarty kolektor przyda...
Witam. Nie sprawdzałem tego układu, ale powinno działać. Całość ma wyglądać tak jak w załączniku. Pzdr. Załączniki nie wchodzą. Powinieneś połączyć oba układy (bramki i przerzutnik). Sygnał zegarowy podawany jest na oba wejścia ( do bramek i przerzutnika), natomiast sterujący tylko na 4013. Sterowanie bramkami przejmuje wyjście Q przerzutnika. Można...
Mam płytkę z dwoma układami SRC4392 (sample rate converter). U mnie mają zadanie odbierać sygnał S/PDIF i przekazywać do układu poprzez PORT A w trybie slave, czyli wymuszoną częstotliwością próbkowania przez mój układ. Do scalaka podłączyłem master clock 12,288MHz, L/R ck (48kHz), bitclock (64xFs). Format I2S 24-bit w ramkach 2x32-bit. Do wejścia Rx+/Rx-...
Witam Ponizej zamieszczam przykładowy kod: function f(x:integer)return integer is (cialo funkcji) end f; .... entity TEST is port( clk:in std_logic; wejscie:in integer; wyjscie:out integer ); end TEST; ... process(clk) begin if clk = '1' then wyjscie<=f(wejscie); end if; end; Podczas symulacji,...
Trudno powiedzieć dlaczego liczniki zamiast na 00 przeskakują na 02, ponieważ zrobiłeś kilka kardynalnych błędów. Przede wszystkim błędem jest pobudzanie jednocześnie wejść resetujących R0 i ustawiających R9. Do wyzerowania licznika 7490 należy pobudzać tylko wejścia R01 i R02, a wejścia R91 i R92 podłączyć do masy, gdyż wejścia te są dominujące. Oznacza...
W przerzutniku wyzwalanym zboczem stan wejścia informacyjnego ma wpływ na stan przerzutnika tylko w czasie tego zbocza (to tak jakby próbkować stan wejścia wąskim impulsem). Zmiany w stanach ustalonych sygnału zegarowego nie mają wpływu na stan przerzutnika. W przerzutniku wyzwalanym poziomem zmiany mają wpływ przez cały czas gdy sygnał zegarowy ma...
Załóżmy , że w stanie początkowym na wyjściu 0 licznika ( CD4017 ) jest stan wysoki . Górne wejście czterowejściowej bramki NOR oznaczonej G1 jest w stanie logicznym 1, więc wyście tej bramki jest w stanie logicznym 0. Po czasie określonym przez elementy RC napięcie na wejściu G1 dojdzie do poziomu odpowiadającego już stanowi logicznemu 0. Ponieważ...
Mam jeszcze 2 pytania: 1. O które chodzi wyjście CK w DDS? O wejście zegarowe chodzi? 2. Line receiver raczej jest zalecany jeśli sygnał przesyłamy przewodem lub na pewną odległość, ale jeśli będzie się znajdować na jednej płytce PCB, jedynie odseparowany od reszty (w postaci wyspy na rogu PCB) np. 6mm przerwą pomiędzy masami po obu stronach laminatu...
Sygnał 5kHz to zegar dla dwóch połączonych ze sobą przesuwników 74HC164 (wyjście 1go na wejście 2go), a sygnał 2.5kHz (lub niższy, z innego wyjścia 74HC4024) to sygnał danych. Zauważyłem, że kostki przesuwnika nie pracują poprawnie, gdy sygnały: zegarowy i danych, są idealnie zsynchronizowane ... jeżeli wezmę sygnał danych z jednego generatora, a sygnał...
Podzielniki więc muszą być w zbiorze 1,2,3,4,5...n-1,n. Kod na dzielnik który jest powszechnie spotykany nie ma mozliwości zrobić takiej podziałki ze względu na to że reaguje jedynie na zbocza narastajace sygnału zegarowego(dzieli więc wstępnie przez 2, a więc 50 MHz nie osiągnę). Jeśli w Twoim układzie zegar wyjściowy przy 50 MHz może miec wypełnienie...
164 ma reset (stanem niskim na -CLR), 175 też. Jeśli robisz na 175, to wejścia wszystkich przerzutników oprócz jednego łączysz do wyjść (niezanegowanych) innych przerzutników tak, by tworzyły jeden ciąg, a wejścia zegarowe (CP) łączysz ze sobą (-CLR też), jak używasz 164, to on to ma już w środku gotowe. Można by wyjście z ostatniego przerzutnika dać...
Nie pytam o technologię; pytam o logikę - ALE jest generowany jako ALE (1 logiczna) czy /ALE (0 logiczne)? Dodano po 5 Dobrze; widzę że to jest ALE. I teraz dochodzimy do sedna - jeśli ALE zmienia swój stan z 0 na 1 to rejestr 74HC573 nie zapamiętuje adresu, tylko przepuszcza magistralę na swoje wyjście - wraz ze wszelkimi stanami nieustalonymi. I tu...
A jaka jest różnica między licznikiem do 99 i licznikiem modulo 99? Jeden i drugi przekręci się na 0 po osiągnięciu stanu 99, prawda? Złośliwość zadania polega na konieczności wykorzystania 7493 i przerzutnika. Multiplekser można dodać, podając na wejście sterujące: - sygnał z licznika i wykorzystać go jako zwykłą bramkę, - wartość stałą, a wyjście...
Koledze pewnie chodzi o coś takiego: A0 - A7 i B0 - B7- składniki sumy F0 - F7 - wynik działania C4 - wyjście przeniesienia C0 - wejście przeniesienia Do układu sumatora z punktu 1 należało dołączyć rejestr 8 - bitowy, umożliwiający zapamiętywanie wyników dodawania. Wykorzystane zostały przerzutniki D zawarte w układzie 7474. WYkorzystanie 4 takich...
Można to zrobić na przerzutniku D (układ scalony UCY7474). Na wejście D podajesz sygnał w wyjścia NIE Q (czyli zanegowanego wyjścia), przyciskiem podajesz impulsy na wejście zegarowe przerzutnika, a wyjście układu masz na wyjsciu Q przerzutnika. Oczywiscie trzeba dodać do przycisku jakiś mały układ RC żeby wytłumić drgania, bo inaczej każde naciśnięcie...
generator sygnału zegarowego gramofon wyjście sygnału uszkodzenie kwarcu zegarowego
rozebrać klapa pralka hasło compal wymiana modułu pralki ariston
junkers czujnik temperatury junkers czujnik
Telewizor Panasonic samoczynnie się wyłącza - przyczyny i rozwiązania Błąd H91 w pompie ciepła Panasonic 12 kW - jak naprawić?