1. to już zależy od generatora 2. u mnie nie było z tym problemu, podpinałem 5V generator, avra i parę innych elementów 3. oczywiście, jest do tego specjalny bufor wyjściowy(nazwy nie pamiętam, taki z dodatkowym sygnałem włączającym), na jednym pinie może być i wejście i wyjście
Różnica polega na sposobie podania sygnału zegarowego (to co liczymy). W licznikach asynchronicznych (szeregowych) sygnał zegarowy podawany jest tylko na pierwszy przerzutnik, dla pozostałych przerzutników źródłem zegara jest wyjście przerzutnika wcześniejszego. Powoduje to dłuższy czas ustalania się sygnału wyjściowego. Liczniki tego typu są trochę...
Z bramkami można by użyć samych 2-wejściowych (i wtedy, żeby skrócić czas propagacji, można wyjścia 1QB i 1QC połączyć do jednej bramki, a jej wyjście i 1QA do drugiej), albo 8 2-wejściowych i 2 3-wejściowych, żeby użyć 3 scalaków, a nie 4. Chyba, że pozostałe bramki przydadzą się do czegoś innego. Pytanie: co (jaki sygnał) potrzebujesz mieć na wyjściu?...
Można zrobić SPI w trybie master - slave, gdzie na przykład uC "C" będzie jako master, pozostałe jako slave i uC master będzie wybierał z którym uC będzie się komunikował. Można też zastosować topologię pętli, wyjście uC "A" łączys zz wejściem "B", a wyjście "B" z wejściem "C", natomiast wyjście "C" z wejściem "A". Tylko znów jeden układ musisz ustalić...
Czy taki opis wystarczy. Układ scalony 74LS164 zawiera osiem elementów pamiętających , połączonych w taki sposób że wyjście pierwszego połączone jest z wejściem drugiego wyjście drugiego z wejściem trzeciego itd. Każde wyjście pojedynczego elementu pamiętającego wyprowadzone jest na zewnątrz. Elementy pamiętające zbudowane są w taki sposób że narastające...
http://obrazki.elektroda.pl/2187134200_1... MECHANIKA Projektowanie zacząłem od pojechania na złomowisko w poszukiwaniu czegoś co nadawałoby się na łożyska liniowe - od tych elementów zależało być albo nie być całej maszyny. Miałem bardzo dużo szczęścia - znalazłem dwumetrowy profil stalowy z 2mm blachy wygięty wzdłuż pod kątem 110°,...
Układ nie wymagający ingerencji we wnętrze telefonu można zrobić wykorzystując świecenie wyświetlacza (jak w AVT 442) bez układu programowalnego, a stosując tylko CD4013: http://obrazki.elektroda.net/79_12396169... Fotorezystor R1 przytknięty do wyświetlacza zmniejsza swą rezystancję po rozświetleniu wyświetlacza. Wyjście Q (p.1) przerzutnika...
Mam trzy pytania : 1. Co oznaczają parametry: Maximum Clock Frequency Maksymalna częstotliwość zegara (taktującego wejście C przerzutnika) Zależy od napięcia zasilania układu, im niższa wartość napięcia Ucc, z tym mniejszą częstotliwością można taktować przerzutnik. 2. Czy bez problemu mogę podłączyć do tego układu generator fali prostokątnej o częstotliwości...
Trudno powiedzieć dlaczego liczniki zamiast na 00 przeskakują na 02, ponieważ zrobiłeś kilka kardynalnych błędów. Przede wszystkim błędem jest pobudzanie jednocześnie wejść resetujących R0 i ustawiających R9. Do wyzerowania licznika 7490 należy pobudzać tylko wejścia R01 i R02, a wejścia R91 i R92 podłączyć do masy, gdyż wejścia te są dominujące. Oznacza...
https://obrazki.elektroda.pl/3928983600_... Opiszę naprawę dość rzadkiej konsoli, polegającą na odtworzeniu schematu pierwowzoru, zaprojektowaniu i wykonaniu płyty głównej i dalszych krokach niezbędnych do przywrócenia jej życia i funkcjonalności, w których zastosowałem swoją nowatorską metodę. Będzie więc coś dla miłośników retro,...
https://obrazki.elektroda.pl/3666007400_... Dziś na tapecie znajdzie się dzwonek do drzwi o nazwie kodowej MIK64, który nabyłem dawno, dawno temu, nie wiedząc do końca nawet, co to jest. Niedawno osoba, od której go wtedy kupiłem odezwała się do mnie z prośba o zbadanie go z uwagi na całkowity brak informacji w sieci, więc postanowiłem...
Również próbuję obecnie złożyć swoją Cobrę, w oparciu o PCB DIP v3.0. Natknąłem się na pewien problem. Mianowicie początkowo nie mogłem wcale uruchomić generatora sygnału zegarowego - wyjście pozostawało martwe. Nie jestem pewien co było powodem, ponieważ chcąc zminimalizować ryzyko oderwania ścieżek, przed wylutowaniem podejrzanych elementów (filtr...
http://obrazki.elektroda.pl/4339422600_1... To moja trzecia konstrukcja na FPGA ;) pierwszy był trywialny zegarek na kilku licznikach, a potem prosty kalkulatorek dodający dwie liczby. Tak więc proszę o konstruktywną krytykę i porady, co by tu można jeszcze ulepszyć. FPGA ciekawi mnie już od jakiegoś czasu, ze względu na to, że można...
https://obrazki.elektroda.pl/3753373600_... Mikrokontrolery, zwłaszcza ośmiobitowe, wydają się być generalnie łatwymi w użyciu układami. Mamy bowiem do dyspozycji prosty komputer i garść zwykle mało skomplikowanych peryferiów. Wystarczy napisać odpowiedni program i tyle. Ale nawet te proste z natury układy mają funkcje i możliwości,...
http://obrazki.elektroda.pl/4029783300_1... Układu SID (6581 stary i 8580 nowy), będącym muzyczną orkiestrą komputera Commodore 64 nie trzeba nikomu przedstawiać – między innymi dzięki jego brzmieniu owa maszyna osiągnęła tak dużą popularność. Warto tylko przypomnieć, że SID ma jedynie trzy kanały, ale umiejętności programistów...
https://obrazki.elektroda.pl/3265063200_... Zdolność precyzyjnego odmierzania czasu leży u podstaw rozwoju całej ludzkiej cywilizacji. Stworzenie zegara, który działa w każdej pozycji i w każdych warunkach leżało u podstaw nawigacji morskiej. O ile szerokość geograficzną da się obliczyć na podstawie wysokości słońca nad horyzontem,...
Zawsze może się zdarzyć, że przy następnej okazji pojawi się zapotrzebowanie na większą liczbę stanowisk - ale można przygotować układ tak, by w razie potrzeby dołożyć jakieś elementy i móc dodać stanowiska - maksymalnie będzie można zrobić 10. Zajrzałem do opisu CD4017 - on ma wejście CLOCK INHIBIT, i kiedy na nie poda się stan wysoki, licznik nie...
Interfejs SPI (Serial Peripheral Interface – ang. szeregowy interfejs peryferiów) jest jednym z najszerzej stosowanych interfejsów cyfrowych, wykorzystywanych do łączenia peryferiów z układami, takimi jak mikrokontrolery. Interfejs SPI znajdziemy w rozmaitych sensorach przetwornikach analogowo-cyfrowych (ADC) i cyfrowo-analogowych (DAC), rejestrach...
Forum Elektroda.pl od dawna jest źródłem zaawansowanej wiedzy dla inżynierów elektroników, chcących poszerzyć swoje umiejętności m.in. w zakresie projektowania urządzeń elektronicznych. Znajdziemy tutaj wiele tutoriali dotyczących zasad projektowania, pozwalających na maksymalizację parametrów układu. Porady te dotyczą m.in. integralności sygnału, redukcji...
https://obrazki.elektroda.pl/7181473700_... Stosując moduł kamery Podgląd na żywo z OV7670 na TFT 128x128 ILI9163. Na filmie poniżej efekt działania podglądu na żywo z kamery, który pozwolił stwierdzić prawidłowe działanie modułu kamery, oraz ustawić ostrość obiektywu: https://filmy.elektroda.pl/6_1534532529.... Moduł wykorzystuje...
Możesz tego dokonać stosując dodatkowo dzielnik częstotliwości przez 2 w postaci na przykład : D Flip-Flop https://obrazki.elektroda.pl/2863500200_... No tak... Aby podzielić częstotliwość sygnału 1 Hz na pół (czyli uzyskać 0,5 Hz) i zapewnić, że zegar „cyka” (generuje impuls) tylko w momencie przejścia sygnału z LOW na HIGH, możesz...
(...) (P = 0). Uzyskany rezultat przedstawić w postaci dziesiętnej na wskaźniku 7-segmentowym. W rozwiązaniu wykorzystaj licznik synchroniczny 74160 oraz bramki logiczne. Zaobserwować działanie układu zarówno dla częstotliwości maksymalnej (F_max), jak i częstotliwości minimalnej (F_min) sygnału zegarowego. Wstępna ocena dostępnych informacji Analiza...
(at)ElektrodaBot przeanalizuj tylko ten poniższy schemat. Jaki jest stosunek częstotliwości sygnału CLK na wejściu układu do sygnałów H1 i H2 na wyjściu układu. https://obrazki.elektroda.pl/1923487900_... Bezpośrednia odpowiedź na pytanie W przedstawionym układzie sygnał CLK jest dzielony tak, że częstotliwość na wyjściach H1 i H2 wynosi...
Układ ten jest przykładem prostego wskaźnika poziomu sygnału audio (wskaźnika dźwięku), Ale przecież diody LED w tym układzie połączone są szeregowo. To nie może być wskaźnik poziomu sygnału. Ale przecież diody LED w tym układzie połączone są szeregowo. To nie może być wskaźnik poziomu sygnału. Rozumiem, że chcesz, aby układ generował dwa krótkie dźwięki...
O ile dorze zrozumiałem to wystarczy podpiąć wyjście sygnału zegarowego z mega8 do wejścia w mega16... Czy faktycznie chodziło o pisanie programu...?.?.?
Akurat mądre pytanie, laptop był wyłączony w nocy. Nie resetowałem go zatem w monecie gdy błąd wystąpił, po resecie mam możliwość wgrania programu ale na wyjściu PA8 z tym kodem nie widzę nic na wyjściu. Postanowiłem w tym momencie calutką płytkę przejrzeć oscyloskopem i moje obserwacje na tą chwilę: https://obrazki.elektroda.pl/8238155600_...
Przełącznik PAL50Hz/NTSC60Hz do konsol Pegasus https://obrazki.elektroda.pl/4618352800_... //title.jpg Opiszę projekt oraz wykonanie przełącznika, umożliwiającego wybór trybu pracy konsoli Pegasus: 50Hz/60Hz. Będzie trochę o rodzajach konsol, typach generatorów oraz problemach, jakie napotkamy i jak je rozwiązać. Ostatnio temat Pegasusa...
jak stworzyć funkcję która zapoda 0 na load tylko jeśli stan licznika jest 0000 Aby stworzyć funkcję logiczną, która załaduje wartość 0 do licznika tylko, gdy stan licznika jest 0000, musisz zastosować połączenie bramek logicznych, które zrealizują tę funkcję. W tym przypadku można wykorzystać cztery bramki NAND lub NOR, aby sprawdzić, czy wszystkie...
Przedstawiam pierwszy program który ożywia MCP Programik nie wysyła nie odbiera ramek CAN ,natomiast wstępnie konfiguruje MCP i uruchamia wyjście sygnału zegarowego CLKOUT . Moim zdaniem jest to najprostszy sposób aby nawiązać pierwszy kontakt z MCP . Jest pomocny do testowania komunikacji Atmega-MCP po SPI [syntax=Bascom] '***************************************...
Wydaje mi się, że użycie słowa "pochwalić" jest błędne lub przynajmniej nieprecyzyjne, bo kod niestety nie działa, więc nie ma się czym chwalić :cry: Bardzo dziękuję za zainteresowanie i chęć pomocy. Natomiast wspomniany kod (jedna z wielu wersji) ograniczony do niezbędnego minimum wygląda tak: [syntax=c] #include <avr/io.h> #include <util/delay.h>...
Wpis ten otwiera cykl artykułów autorstwa Jonathana Harrisa dotyczący zagadnieniu szumów w układach konwersji analogowo-cyfrowej. Autor cyklu jest inżynierem aplikacyjnym i pracuje w firmie Analog Devies. Zainteresowanie szczegółowym omówieniem tego tematu pojawiło się gdy jego autor spotkał się z falą komentarzy po omówieniu uproszczonego modelu wnikania...
AVE... Nie masz racji. Głupoty mawiasz. I opierasz się na mitach. Kable wpływają na jitter zegara. Więc mimo identycznych danych cyfrowych, brzmienie będzie inne. JAK?! Kabel to kabel. Ba, w tym przypadku kable S/PDIF są nawet lepsze od zwykłych audio, bo są to zasadniczo współosiowe kable antenowe o impedancji falowej 75 omów. Aby wywołać jakikolwiek...
No lekko nie było ale nerwy mam w całości. :-) Jeżeli wie się, iż przerzutniki nie przełączają się nieskończenie szybko i potrzeba czasu by przeprowadzać sygnał z wejścia na wyjście sprawa nieco się upraszcza. Tak naprawdę dopiero po pewnym krótkim czasie od zbocza sygnału zegarowego przerzutnik zmienia stany wyjść. Tak więc wyjścia zależą od tych starych...
Jak mówi popularne przysłowie "jesteś tym co jesz". Używa się go zazwyczaj w kontekście doradzania odpowiedniego doboru diety, gdyż to co jemy ma bezpośredni wpływ na nasze zdrowie. Jednakże powiedzenie to sprawdza się także w kontekście elektroniki, zwłaszcza układów 'karmionych' sygnałami referencyjnymi. Koncepcja ta doskonale opisuje to jak zachowywać...
To mój błąd. Zle zrozumiałem zasadę działania rejestru. Myślałem że w takt sygnału zegarowego są przełączane wyjścia i na kiedy dodatkowo pojawi się sygnał wejściowy to wtedy tylko te wyjście jest załączane
1. out_p to wyjście 4 bitowe a u Ciebie na schemacie to tylko jeden bit out_p(3) 2. W przypadku rysowania przerzutników gdy przerzutni reaguje na zbocze sygnału zegarowego przy wejściu zegarowym rysujemy trójkącik. JarekC
Nie wiem czy się zrozumieliśmy, ja nie chcę przesyłać przez kodek sygnału z mikrofonu, a z przetwornika DAC mikrokontrolera. Mikrofon potrzebuje sygnału zegarowego 2,4 MHz bo ma wyjście PWM które jest taktowane tym zegarem.
Wieczorem, jak wrócę z pracy, postaram się coś więcej podpowiedzieć. Na chwilę obecną napisz w jakim trybie komunikujesz się z PHY (RMII/MII). Naszkicuj też schemat z elementami wokół PHY oraz doprowadzeniami do STM'a. Dlaczego nie użyjesz sygnału z STM'a do taktowania PHY? STM ma możliwość generowania sygnału taktowania o częstotliwości 25MHz oraz...
Czas propagacji to jest opóźnienie, po jakim pojawia się ZMIANA sygnału na wyjściu, pod wpływem zmiany na wejściu. To, co masz obserwować to jest ZBOCZE, a nie POZIOM! Na wspólnym wykresie mają być zestawione 2 fragmenty przebiegu, jeden fragment obejmujący zbocze NARASTAJĄCE sygnału zegarowego (wejście Clock) - bo właśnie to zbocze jest aktywne, a...
Mam płytkę z dwoma układami SRC4392 (sample rate converter). U mnie mają zadanie odbierać sygnał S/PDIF i przekazywać do układu poprzez PORT A w trybie slave, czyli wymuszoną częstotliwością próbkowania przez mój układ. Do scalaka podłączyłem master clock 12,288MHz, L/R ck (48kHz), bitclock (64xFs). Format I2S 24-bit w ramkach 2x32-bit. Do wejścia Rx+/Rx-...
Użyj ośmiokrotnego przerzutnika D takiego jak 74273, 74377. Połącz wszystkie przerzutniki szeregowo Q0->D1, Q1->D2..., wejście pierwszego do +5, przycisk z filtrem do linii zegarowej, a wyjście ostatniego przerzutnika i zegar wpuść do dodatkowej bramki NAND z otwartym kolektorem generującej sygnał reset (może nią być tranzystor). Otwarty kolektor przyda...
Według "BCM2835 ARM Peripherals" na pinach GPIO 18-21 jest dostępny Slave I2C (BSC emulujący I2C), i Slave SPI. Ktoś próbował, jak to działa? Niewygoda jest taka, że piny GPIO 19-21 są używane przez SPI1 (pin 18 tylko przez SPI1.0, SPI1.1 i SPI1.2 używają GPIO 16 i 17), więc używając tego w trybie Slave I2C/SPI traci się możliwość używania SPI1; poza...
Jeżeli nie zależy Ci na tym, żeby wszystkie procesory działały na tym samym zboczu sygnału zegarowego, to można dość prosto to wykonać. 1) jak już sugerowali koledzy powyżej - generator kwarcowy + ewentualne bufory 2) mikroprocesory z rodziny '51 mają w obwodzie generatora wbudowany inwerter (zlinearyzowany, ale to akurat nie powinno przeszkadaać)....
Układ scalony 74LS164 zawiera osiem elementów pamiętających , połączonych w taki sposób że wyjście pierwszego połączone jest z wejściem drugiego wyjście drugiego z wejściem trzeciego itd. Każde wyjście pojedynczego elementu pamiętającego wyprowadzone jest na zewnątrz. Elementy pamiętające zbudowane są w taki sposób że narastające zbocze sygnału zegarowego...
W przerzutniku wyzwalanym zboczem stan wejścia informacyjnego ma wpływ na stan przerzutnika tylko w czasie tego zbocza (to tak jakby próbkować stan wejścia wąskim impulsem). Zmiany w stanach ustalonych sygnału zegarowego nie mają wpływu na stan przerzutnika. W przerzutniku wyzwalanym poziomem zmiany mają wpływ przez cały czas gdy sygnał zegarowy ma...
Witam Chciałem się podzielić wiadomością, jak poradzić sobie w przypadku, gdy bawiliśmy się bitami konfigurującymi zegara i wystąpił brak możliwości programowania przez ISP. W moim przypadku wyglądało to tak, że podczas programowania zacząłem zmieniać bity CKSEL3..0 i nie mogłem potem programować przez ISP. Otóż wyjściem z tej sytuacji jest podanie...
Witam Próbuję wykonać ćwiczenie z kursu Leona http://www.leon-instruments.pl/2014/01/k... Uruchamiałem ten kod pod eclipse Luna z najnowszym toolchainem. Ww właściwościach projektu dla AVR hardware podałem właściwą sygnaturę procka i jego częsttliwość 62000000 Hz , kompilator wykrzykuje ostrzeżenie jak mam definicję zegra...
O ile dobrze pamiętam to są one dokładnie na 866 MHz. Co do delklaracji portów. Otóż w 1 stronę (od uC do CC1000) linie puszczone są przez bufory trójstanowe LVX125 (chodzi o konwersję napięć z 5 na 3,3V). Linie OE służą do włączania tych buforów. Natomiast w drugą stronę puszczone są przez tranzystory pracujące w ukłądzie WE (odwracającym - stąd negacja...
Dzieki za pomoc, a mogl bym sie jeszcze dowiedziec gdzie sa wyjscia tego ukladu. Wejdź sobie np. na stronę http://www.elenota.prv.pl i wyszukaj pdf'a do CD4013, tam będziesz miał wszystkie wyprowadzenia opisane. Przerzutnik D działa w ten sposób że na narastającym zboczu sygnału zegarowego (w Twoim przypadku zegar to po prostu na przemian wciskany...
Witam ponownie dopiero się uczę z o FPGA, przydałby się jakiś kurs (nawet odpłatny) bo przymierzam się do pracy dyplomowej. Licznik to pierwszy przykład z diodami z książki wydawnictwa BTC "Układy Fpga w przykładach" , przerobiłem go troszku po "swojemu". Dlaczego inout na rrst i qout Ponieważ rrst posłuży mi do zerowania układu, jak i również qout...
generator sygnału zegarowego generator sygnału zegarowego niskiej gramofon wyjście sygnału
potrzebować prawdopodobny zapisać arkusz schemat podłączenia żarówek
chińskie webasto chińskie webasto
Białe dymienie i szarpanie silnika 2.0 DTI po postoju Instrukcja obsługi Stymat S-110 - gdzie znaleźć?