Jeśli chcesz, by to działało na zanegowanych wyjściach, to rozpisz siatki Karnaugha dla stanów przeciwnych (zamiast zer wstaw jedynki). W programie na PLC na wyjścia sieci daj cewki zanegowane --(/).
Układ 7447 jest przeznaczony do sterowania wskaźnika 7-segmentowego ze wspólną anodą, więc musisz zanegować wyjścia.
Jakoś mi ten układ nie może zadziałać 4017 ma aktywny stan wysoki, a 555 w trybie monostabilnym jest wyzwalany stanem niskim. Spróbuj zanegować wyjścia 4017.
Łączysz jak na schematach ze strony, którą podałeś. Vdd, Vss to zasilanie układu scalonego. Jest sens, żeby przepisywać dane z katalogu i z tej strony? Dla przykład nóżkę 2 łączysz z nóżką 5 i masz połączenie zanegowanego wyjścia z wejściem D. Nóżka 3 to wejście zegarowe, do którego podajesz impulsy sterujące. Pytanie skąd je weźmiesz?
Zamiennik to układ P1513 jest to 7 kanałowy "komutator" (nie wiem co to po rusku) z zanegowanym wyjściem wej- 2 wyj-16 i tak dalej 3-15 4-14 5-13 6-12 7-11 8-10 1-masa 9-zasilanie
Poszukaj RC-Switch na CD4013. Musisz zrobić dwie takie sztuki z wejściami połączonymi równolegle, z tym że jeden z nich trzeba zmodyfikować. Baza (lub bramka) tranzystora ma być podłączona do pinu nr 12 układu scalonego, czyli zanegowanego wyjścia. Potencjometrami montażowymi ustawiasz progi załączania. Dużo prościej można to zrobić na jakimś 8-nóżkowym...
Cykl można odmierzać ustawiając generator impulsów co okreslony interwał tj. odpalac timer typu opózniającego moment załączenia zanegowanym wyjściem z tego timera. Podstawa czasu będzie stanowić interwał. Mozna pod tą zmienną podpiąć zmienną np. ze SCADY (InTouch, IFix itp) i generatorek dość uniwersalny gotowy. Co do zliczania impulsów to wyjście z...
Dlaczego OU-41 a nie OU-31/33 na FDT4 lub FDT5 z zanegowanym wyjściem ? Obawiam się że 3 min to za dużo dla funkcji timer w tym falowniku. Max to 100s Chyba skończy się na zewnętrznej czasówce. Chyba żeby połączyć funkcję opóźnienia zadziałania dla OU-31 i funkcję timer dla OU-33
Więc co proponujesz? może wykorzystać zanegowane wyjścia z enkodera? pozdrawiam
nie jest tak dokładne prz 64 sekundach . Wystarczy zajrzeć do datasheeta i masz jak na dłoni. Jeżeli chcesz dłuższych czasów to musisz dodać dodatkowe dzielniki, albo np 4060 plus jakieś bramki do zanegowania wyjścia. Inny układ to 4541.
No nie do końca wtórna ;) W końcu to na podstawie wejść będziesz miał to wysterowanie :) Podsunę Ci taki pomysł: - jedno wyjście (może być wirtualne) zaprogramuj jako sumę logiczną wejść "okiennych". Można to zrealizować jako zanegowany wskaźnik gotowości dla wybranych wejść. - kolejne wyjście (też wirtualne) programujesz jako zanegowany iloczyn wyjść...
Zacznijmy od analizy działania układu: Pierwszy przerzutnik ma zwarte wejścia J i K i podłączone do zanegowanego wyjścia drugiego przerzutnika (~Q2). Drugi przerzutnik ma wejście J podpięte do wyjścia pierwszego przerzutnika (Q1), a wejście K zwarte do zasilania. Na początku jest reset, więc Q1=0, Q2=0, przerzutnik 1 jest w stanie negacji stanu obecnego...
Tego procesora akurat nie miałem w rękach, ale podejrzewam że idea pewnych rozwiązań (w tym sposób generowania przebiegu PWM) jest taka sama jak w serii TINY, z którą mam do czynienia. Otóż w nocie katalogowej można znależć fragment odnośnie generatora PWM i po chwili zastanowienia już wiadomo jak to działa. O ile dobrze pamietam to: Każdy kolejny impuls...
(tak by uzyskać takie samo wyjście tylko z możliwością mocniejszego obciążenia) Nie będzie takie samo, będzie zanegowane.
No chyba ma prawo zadziałać. Impuls zegarowy przepisze jedynkę na wyjście Q. Wejście reset czy clear ustawi zero. Ale bez wglądu w katalog to nie takie pewne. Wejście reset/clear jest aktywne w stanie niskim. Q przechodzi ze stanu niskiego w wysoki. Tobie potrzeba sytuacji odwrotnej. Taka rzecz jak przejście ze stanu H do stanu L dzieje się na wyjściu...
Spróbuj użyć tranzystorów PNP pracujących jako wtórniki emiterowe, w roli tych dolnych driverów - może się okazać, że będą pracowały wydajniej niż to co jest obecnie. Oczywiście w programie należy wtedy zanegować wyjścia nimi sterujące. Zauważalnym błędem w sztuce jest natomiast brak rezystorów ograniczających prąd segmentów wyświetlacza.
Witam. Mam pytanie do schematu podstawowego ponieważ chciałbym go przerobić aby pracował na napięcie 12V ale nie zbyt rozumiem do czego służy w nadajniku ten potencjometr i tranzystory oracz dy diody nadawcze i odbiorcze muszą być jakieś specjalne czym kierować się przy ich wyborze? http://obrazki.elektroda.pl/8490878800_1...
Możesz między pinem ARMa TX i ATmegi RX dać układ 74ACT04. Jest to prosty negator, który charakteryzuje się niskim poziomem wyzwalania. Więc wystarczy, że sygnał z ARMa podasz na jeden pin takiego negatora, potem dwa razy go zanegujesz a na wyjściu drugiej bramki not będziesz miał piękny sygnał z jedynką logiczną na poziomie 5V dostosowany do ATmegi.
Może po prostu zanegować sygnał?
Dwa na zmianę można wysterować przerzutnikiem z wyjściem i wyjściem zanegowanym. będzie pykać raz jeden, raz drugi palnik. Jeśli ma to się rozsunąć w czasie i ma być regulowane, to sprawa się komplikuje i może lepiej użyć mikrokontroler.
To my prosimy o bazę do tej pomocy w postaci schematu tego, co masz. Czy jest jakiś problem w zanegowaniu wyjścia PWM w programie dla uC? Wystarczy przestawić jeden bit w rejestrze konfiguracyjnym timera.
Przypomnij mi symbole to coś wymyślimy (oznaczenie wyjścia, wejścia zwykłego i zanegowanego...). To jest projekt praktyczny czy tylko zadanie na jakiś przedmiot?
Można. Tylko trzeba zanegować wyjścia sterujące całymi cyframi - dołączane są do +9V, a nie do masy. Tu masz więcej o tych kostkach: http://www.elektroda.pl/rtvforum/topic16...
wyjścia od S8 do S15 łączę rezystorami do diody LED podłączonej względem masy. Te rezystory to chyba słaby pomysł bo będziesz miał 7 rezystorów połączonych z masą (w zasadzie z sygnałem niskim "L") i jeden z sygnałem wysokim "H" - jakiego napięcia spodziewasz się na diodzie? Rezystory są o jednakowej oporności. Jak już nie chcesz bramek OR wielowejściowych...
... na elenocie nie ma pdf do ZN419 - sprawdzałeś to napewno. Mogą się różnic np. zanegowanymi wyjściami driverów (409 ma PNP drive) ?? Swoją drogą podaj ile chcą za ten scalaczek u Ciebie i czy mają ich więcej, czy to tylko "niedobitki" magazynowe, jeśli to nie tajemnica?
Nie wiem czy dobrze rozumiem problem ale może wystarczy 2 linijki ( jeżeli ustawienie m1913 wyłącza wyjścia ) We1 >reset m1913 Zanegowane We2 > set m1913 Na we2 wpięty obwód bezpieczenstwa > przerwanie obwodu ustawia ten marker. Podanie 1 na we1 resetuje marker pod warunkiem zamkniecia pętli bezpieczenstwa. To tylko teoria. Przykłady i materiały szukaj...
Realizacja programowa nieco upraszcza, ale jak trzeba się nauczyć programowania od zera, to realizacja sprzętowa może być prostsza. W stosunku do tych typowych projektów zmieniłeś dwie rzeczy: -sposób licznenia - dwa liczniki godzin modulo 24 minut modulo 60 -sposób wyświetlania - nie wiele się zmieniło: segmenty b,c zaświecasz na stałe d,e,f,a zanegowanym...
na jakim napięciu to może to pracować (12,15V)? Do 15 V. I czemu są dwa wyjścia? Dobrze mieć zanegowane wyjście. Regulacja długości impulsu? Tak.
Witam! Można dodać jeszcze po jednym tranzystorze żeby zanegować wyjścia procesora, tylko po co? Po to używa się procesora aby uprościć sobie układ, nie komplikować. Ja bym radził zmienić definicje znaków i sterowanie anodami, to nie zmiana "całego programu" tylko niewielkich fragmentów (chyba że nie piszesz sam tylko chcesz wykorzystać gotowy wsad...
Do realizacji tej funkcji trzeba użyć 2 multipleksery 74151. Na wejścia adresowe musisz podłączyć Xo (A), X1 (B), X2 (C) a wejscie X3 na strob multpleksera 1 oraz przez negację na strob multipleksera 2. Pozatym na wejścia danych podajesz na multiplekser 1: D0 - 0, D1 - 1, D2 - 1, D3 - 1, D4 - 0, D5 - 1, D6 - 0, D7 - 1, a na multiplekser 2: D0 - 1, D1...
No, to znalazłem takie dwa układy, że jeden ma bramki NAND3, NOT, NAND2 (po 1) i daje funkcję NAND4, a drugi ma NAND3, 2 XOR, NAND2, 2 NOT i daje funkcję NOR4 (w wyrażeniach logicznych bramki występują w podanej tu kolejności). W obu NAND2 jest podłączona do tych samych sygnałów, więc jeśli to ma być jeden układ z dwoma wyjściami, to można je zastąpić...
https://obrazki.elektroda.pl/4265011000_... Liczba149 odpowiada stanom "1" na wyjściach licznika: 128+16+4+1. Te wyjścia są doprowadzone o bramki AND. Jeśli pozostałe wyjścia zanegujesz inwerterami, bramka ta dla "149" będzie mieć na wejściu same jedynki. Iloczyn samych jedynek na wejściu bramki, daje stan "jeden" na jej wyjściu, który...
Znalazłem notę, widzę rysunek i niestety nie rozumiem. Na rysunku mam 4 wejściową bramkę AND z wyjściem prostym i zanegowanym. Ale dalej jest schemat z którego wynika (jak mniemam), że podłączenie sygnału do jakiegokolwiek wejścia powinno spowodować działanie układu. No więc ze schematu wygląda na OR. Tego właśnie nie rozumiem. Inna sprawa, że jakby...
Szyna danych jest długa(dużo układów 573), ale podstawowy schemat jest poniżej. Demultiplekser ma zanegowane wyjścia i w zalezności od adresu albo odczytuję wartości(z dolnego), albo zapisuję wartości(do górnego). Niestety te układy nie mają wejść 3-stanowych co z pewnością rozwiązało by problem. PS. Wyciąganie układu raczej będzie niemożliwe w fazie...
to co na rysunku powyżej mi wyszło to dla tego że zamiast dodać bibliotekę która wykorzystywałem w projekcie.. po prostu wkleiłem cały plik usartlib.inc i dlatego po kompilacji wyszły takie wyniki... Ale mimo wszystko dziękuję Koledze Asemblerowi...za chęć pomocy.:-) Mam jeszcze jedno pytanie..czy rejestry szeregowo-przesuwne HCF 4094 mają zanegowane...
Witam, Mam mały problem z multiplekserem 74150. Problem wygląda tak, że w stanie wysokim na wyjściu jest 3,4 V, a nie 5 V. Dokładniej: układ zasilam 5 V, na wszystkie wejścia adresowe podaję 0 V (czyli bierze pod uwagę wejście 0). Na to wejście daję 0 V. Z racji, że ten multiplekser ma tylko wejście zanegowane, na wyjściu powinna być 1 logiczna, czyli...
Można to zrobić na przerzutniku D (układ scalony UCY7474). Na wejście D podajesz sygnał w wyjścia NIE Q (czyli zanegowanego wyjścia), przyciskiem podajesz impulsy na wejście zegarowe przerzutnika, a wyjście układu masz na wyjsciu Q przerzutnika. Oczywiscie trzeba dodać do przycisku jakiś mały układ RC żeby wytłumić drgania, bo inaczej każde naciśnięcie...
4. '121 ma czas T odmierzac (bedzie sie retrygerowal dla krotkich impulsow); przerzutnik SR; na wejscie S daj iloczyn sygnalu wejsciowego z zanegowanym wyjsciem '121 a na R podaj zanegowane wyjscie iloczynu wchodzacego na S. Sam okresl jaki impuls na wyjsciu wygeneruje. Pozdro
Można to wykonać na przerzutniku typu D zupełnie nie potrafię sobie zwizualizować tego ... o ile pamiętam to D przy zbocz zegarowym przepisuje wejście na wyjście ... tyle mi zostało w głowie z teorii, nie rozumiem jak w praktyce by to mogło tutaj pomóc? /-dopisane czy połączenie zanegowanego wyjścia (!Q) do D wystarczy? tzn czy wystarczy wtedy dać...
Miałem kiedyś podobny problem z zanegowanymi sygnałami. Zrobiłem programator taki jak na schemacie: https://obrazki.elektroda.pl/4772374700_... Radio dało się zaprogramować. Żadne inne programatory nie widziały radia (komunikat o błędzie programowania). Programator jest uniwersalny i jumpersami (JP1 i JP2) ustawia się czy sygnał na...
PDF jest przykładowo tutaj: http://www.alldatasheet.com/datashee... Na stronie 3 są poziomy napięć. Ale żeby było jasne - mi jest obojętne, które napięcie jest H, a które L, bo nawet jeśli konwerter będzie działał odwrotnie, to software'owo zaneguję wyjścia z mikrokontrolera.
Witam, chciałbym zrobić prosty zegar na Atmega8 wykorzystując ten projekt: http://automatykaprzemyslowa.blox.pl/201... Problem polega na tym, że w powyższym projekcie są wyświetlacze ze wspólną katodą a ja mam jeden, czterocyfrowy ze wspólną anodą. Stąd pytanie jak przerobić kod tak aby wyświetlacz...
Wszystko było by proste jak bym miał ten układ u siebie na stole. Spróbuję rozwiązać Twój problem bez dodatkowych kombinacji. Tylko musisz sam odpowiedzieć sobie na jedno pytanie: Czy przekaźnik za każdym razem, kiedy podłączasz zasilanie ustawia się w stan załączenia? Może taki jest cel tego układu i założenia autora który opracował ten schemat (czytaj...
Potrzebowałbym jakiegoś układu, który działa tak, że mam na wejściu 5 bitów i zmiana ktoregokolwiek z bitów generuje na wyjściu impuls (np. poziom wysoki - niski - wysoki). Docelowo chodzi o to, że 5-bitowy kod binarny chcę zamienić na zanegowany kod pseudopierścieniowy (a na bramkach to ja dziękuję robić coś takiego, myślałem też o demultiplekserze...
na bramkach ta funkcja powinna wyglądać tak: masz a,b,c,d. Negujesz bramkami not sygnały a,c i d. Zanegowany sygnał a i zanegowany c podajesz na bramkę and. sygnał c (niezanegowany) wraz z zanegowanym a i zanegowanym d podajesz na drugą bramkę and. Wyjścia bramek łączysz bramką or. i koniec :)
co prawda nie schemat ale opisowka... mozesz to zrobic na przerzutniku D (np uklad 7474), laczac zanegowane wyjscie z wejsciem D (czyli np nozka 6 <-> 2). a mikroswitch daj na wejscie clocka (nozka 3) pamietajac o jakims kondensatorze i rezystorku dla stabilizacji. a wyjscie proste przerzutnika na cewke przekaznika (sprawdzic parametry przekaznika!)....
Witam. To jest chyba obraz z EWB5. Jeśli tak to jest w nim pewna niedokładność. W układzie 7447 w rzeczywistości na wyściu pojawia sie "0" aby dany segment mógł się zaświecić (wyświtlacz ze wspólną anodą). Natomiast w EWB5 na wyjściu tego układu stanem aktywnym jest "1", więc trzeba zanegować wyjścia układu. Jeśli popatrzeć na ten schemat i na wyświtlacz...
Mam wrażenie, że w standardowy sposób (tak, jak to przewidział projektant 4538) może się nie dać. Ale może podłączając opornik układu RC do sygnału wejściowego, zamiast do +zasilania? Tylko trzeba najpierw poszukać noty katalogowej ze schematem wewnętrznym i popatrzeć, co mogłoby z tego wyjść. Jest jeszcze kwestia, czego chcesz na wyjściu - jeśli tylko...
Czy dało by się zrobić schemat do komparatora zbudowanego na sumatorach '83? Komparator 4 bitowy (większe analogicznie). Suma liczby A i zanegowanej liczby A daje na wyjściu same jedynki, co daje się zdekodować bramką AND (liczby A=B). W przypadku gdy liczba niezanegowana jest większa od zanegowanej, wychodzimy poza zakres i generowany jest bit przeniesienia...
Kółeczka na wejściach oznaczają, że one dostają sygnały zanegowane, a brak ich na wyjściach, że tam dają normalne. Na lewo od nich inwertery są oznakowane odwrotnie, bo dostają normalne sygnały na wejściach, a na wyjściach robią zanegowane.
Witam. Kilka dni temu kupiłem przejściówkę usb-rs232. Potrzebowałem jej do komunikacji z procesorem AtMega8. Jak się okazało poziomy napięć TTL nie wymagały układu max232. Po podłączeniu do komputera i uC komunikacja była jednak w terminalu wyświetlały się krzaczki. Po wielu próbach okazało się, że rozwiązaniem problemu było zanegowanie sygnałów przejściówki....
Ten pierwszy obrazek pokazuje rzeczywisty sygnał podczerwieni, tak jak jest przesyłany. Ten drugi pokazuje (w zasadzie) przebieg na wyjściu monolitycznego odbiornika typu TSOP, SFH itp., gdzie przebieg jest zanegowany, tzn. obecności sygnału podczerwieni odpowiada stan niski na wyjściu odbiornika. Drobny błąd w tym obrazku polega na tym, że przy braku...
Trzeba się sugerować pierwszym schematem z sześcioma sekcjami. Na przerysowanym przeze mnie schemacie diody dołączone są do zanegowanego wyjścia Q przerzutników i mają odwrotnie podłączoną polaryzację z uwzględnieniem polaryzacji napięcia zasilającego. Podłączenie tych diod LED na moim schemacie jest zupełnie odwrotne niż na oryginalnym schemacie. Przerysowany...
Dobrze. Negacja A na wejście NAND, B na wprost, wyjście NAND zanegowane. Nie chce wyjść inaczej.
Po przerzutniku typu D wypełnienie będzie 50%. Wyjście zanegowane łączysz z wejściem data, do wejścia zegarowego podajesz sygnał taktujący i z wyjścia Q odbierasz swój sygnał z wypełnieniem 50%, ale częstotliwością też 50% wejściowej.
Rozdzielić należy tylko sygnał E(nable), pozostałe mogą iść wspólnie od obu wyświetlaczy. Przy E w stanie Low pozostałe magistrala jest w stanie wysokiej impedancji i nie będzie kolidować. Tylko jedna ważna sprawa E jest aktywne w stanie wysokim, a MCU po resecie ustawia stan wysoki na portach, więc trzeba zadbać żeby nie było przypadkowo stanu wysokiego...
Czy się da, no i w jaki sposób zmusić licznik UCY7490 do zliczania w dól Można mu zanegować wszystkie wyjścia i będzie liczyć w dół.
Dobra, znalazłem fajny schemat sterowania, dodatkowo z przyciskiem bistabilnym https://obrazki.elektroda.pl/3612759600_... Czy taki sposób sterowania jest ok? Załączamy tranzystor PNP z wyjścia zanegowanego, czyli też zakłóceń tam nie powinno być, tak?
Zrobione dla 0BA7...sprawdzone tylko w symulatorze. Moim zdaniem w tym programie jest błąd, wejście Dir licznika nie powinno być zanegowane, reszta jak najbardziej poprawna, można jeszcze zrezygnować z bramki B006 a zanegować wejścia 2-4 bramki B004.
Witam W chwili włączenia zasilania na wyjściu układu ustali się stan wysoki, gdyż sprzężenie zwrotne (R2) utrzymuje ten stan do chwili naciśnięcia przycisku. Chcąc uzyskać stan niski na wyjściu po włączeniu zasilania trzeba zanegować stan wyjścia (dołożyć jeszcze jeden bufor) Pozdrawiam.
Translator poziomów na jednym tranzystorze będzie miał sygnał na wyjściu zanegowany, trzeba o tym pamiętać.
Czy na samych bramkach TTL da się zbudować przerzutnik dwuprzyciskowy - jednym włączasz, drugim wyłączasz (stanem wysokim), czyli zwierając do plusa zasilania? Tak, aby na początku po dołączeniu zasilania na wyjściu Q lub zanegowanym Q zawsze mieć stan niski. Walczę z RS i typu D, ale zawsze na wyjściu po dołączeniu zasilania mam stany nieustalone.
Mam pytanko: dlaczego D jest podłączane do Q` :?: No i co to jest D :?: D to wejście przerzutnika typu D (brzmi nieco śmiesznie), przerzutnik typu D tak działa że przy impulsie zegarowym przepisuje stan z wejscia D na wyjście Q (oraz zanegowane ~Q, !Q, Q` czy jak inaczej się to oznacza), efekt jest tak że jeśli przerzutnik D pamięta np stan 1 to na...
Przeznaczenie ULN2003 jest zupełnie inne, jeśli chcesz zanegować sygnał z transoptorów to użyj zwykłych inwerterów, np. 74HC04, 74HC14.
Układ można zrobić na trzech układach scalonych (łącznie z generatorem) :) http://obrazki.elektroda.net/36_12442065... Bramki CMOS 4093 (NAND 2 wejściowy) mają wbudowany układ Schmitta co pozwala zrealizować generator na jednej bramce. Czyli na bramce U3A mamy generator 10 kHz dostrajany potencjometrem (jest on wymagany ponieważ poziomy przełączania...
Okej, Czyli działa to tak : http://obrazki.elektroda.pl/2030876500_1... Mówimy o rysunku z prawej strony z zanegowanym wyjściem G ten scalak działa tak:(scalaka zasilamy napięciem 3.3V) 1) Jeśli podamy na wejście np. A1 napięcie 0V i na G1(Output Enable Input) 0V to na wyjściu mamy stan niski (~0V) 2) Jeśli podamy na wejście np. A1 napięcie...
Jeśli dobrze pamiętam to aby liczył w tył to sygnały bierz z wyjść "zanegowanych Q" zamiast Q.
Nie da rady. W załączniku przesyłam datasheet dla HEF4017 (5-stage Johnson decade counter) i HEF40174 (Hex D-type flip-flop). Zwróć uwagę na logic diagram obydwu układów. Gdyby układ HEX40174 (sześciokrotny przerzutnik typu D) miał wyprowadzone wyjścia proste Q przy pomocy dodatkowych bramek logicznych mógłbyś zbudować licznik Johnson'a. Ale zawsze...
Nie wnikając w sposób sterowania (którego złożoności nie rozumiem) podaję Ci sposób na sterowanie piecem w odcinkach 20 minutowych. Jako wyjście załączające piec, należy użyć przełącznika mostabilnego (typ:24, czas 20 minut, polaryzacja "-") wyzwalanego z wejścia wirtualnego. Stan tego wejścia wirtualnego (typ linii: 8) określa wyjście - iloczyn stanów:...
TTL ...07 to raczej niechętnie, bo to jest wyjście typu otwarty kolektor, sytuacja jeszcze gorsza, niż z gołym AT90S2313. Prościej dać 74HC04, lub 74HC14 (invertery), po 2-3 bramki równolegle (silniejszy sygnał na wyjściu) i w programie zanegować oczekiwany stan wyjścia.
jak stworzyć funkcję która zapoda 0 na load tylko jeśli stan licznika jest 0000 Aby stworzyć funkcję logiczną, która załaduje wartość 0 do licznika tylko, gdy stan licznika jest 0000, musisz zastosować połączenie bramek logicznych, które zrealizują tę funkcję. W tym przypadku można wykorzystać cztery bramki NAND lub NOR, aby sprawdzić, czy wszystkie...
Tylko trzeba zanegować zegar i chciałem to zrobić na 74HC132. Tam są bramki NAND więc na dwa wejścia podam zegar i z wyjścia zanegowany odbiorę. Tylko że te rejestry są 8-bitowe i nie mam pomysłu na to by je "pożenić" razem. :(
witam podepnę się pot temat mam kłopot jak zatrzymać działanie programu napisałem program , wciskam sobie na wizualizacji start wszystko idzie ale chciał bym w dowolnym momencie zanegować wszystkie wyjścia łącznie z tymi co są ustawione na set po tej czynności start programu od początku jedynie po przyciśnięciu start
W przypadku układu z nadajnikami linii w każdym torze (A, B i ewentualnie Z) trzeba zastosować odbiornik różnicowy np połówkę UA9637, SN 75175N itp. Bufor TTL 74HCT243 się nie nadaje do tego celu. Idea przedstawiona na załączonym rysunku (a) (wyjścia proste z literką P, zanegowane - N). Wyjście odbiornika linii można podać bezpośrednio na port mikroprocesora....
Chyba zacznę zabawę od zmiany softu, bo moduły INT-IORS są w wersji 1.4 widziane jako CA64PP. Dodano po 7 Przyciski typowe do sterowania rolet. Podpięte są na wejścia centrali i sterują wyjściami INT-IORS. Problem polega na tym, że nie można zaprogramować zamykania z przycisku na czas, ponieważ układ nie był by odporny na ludzką głupotę i ktoś w czasie...
to znaczyłoby, że po połączeniu wejścia "D" z wyjściem zanegowanym Q rozwiązałoby sprawę. tylko dlaczego na symulatorze działa a w praktyce nie?
generalnie licznik asynchroniczny jako rewersyjny jest dosc trudno zrealizowac. ale w przypadku licznika modulo 4 jest to ułatwione. polecam uklad '76 są to przerzutniki JK z zanegowanymi RS - łączysz do jedynki zliczanie w przód: łączysz wyjścia Q poprzedniego z CLK następnego, a wyjścia też patrzysz na Q aby liczyć w tył, możesz: połączyć CLK następnego...
A np. bazę tranzystora PNP połączyć z kolektorem tranzystora NPN byłoby poprawnym rozwiązaniem. Wówczas mógłbym strerować poprzez podanie wysokiego poziomu?? możesz tak zrobić, tylko koniecznie przez rezystor np 10K. Czyli sterujesz poprzez rezystor np 10k bazę tranzystora NPN, emiter jego na mase, kolekor poprzez rezystor 2k do bazy PNP, emiter PNP...
Wyświetlacze które mam to HDSP-H101 - nie znalazłem datasheetu, ale pisało, że jest to niskoprądowy wyświetlacz (1mA min). Wyświetlacze te miały być dzielone na 4 (lub 3 - wtedy było by ich 12) grupy i miały pełnić role amperomierzy i woltomierzy w zasilaczu 2 kanałowym. Istnieje jeszcze taka możliwość, że amperomierze zrobię na 2 x ICL7107, bo mam...
mam takie zadanie do zrobienia : Zaprojektowć dekoder kodu siedmiosegmentowego, przyjmując że stanem aktywnym na wyjściu jest 1 a na wejściu kod 8421. I niewiem jak to zrobić. Z góry dzięki za pomoc. Możesz do tego celu wykorzystać gotowy układ w którym stanem aktywnym na wyjściu jest 0 i zanegować wyjścia. Lub wykorzystać dekoder np. 7442 (1 z 10-ciu...
Dla celów nie wymagających przekaźnika (załączenie zasilania jakiegoś urządzonka , Ledów itp.) wykonałbym to na dwóch tranzystorkach (dowolnych małej mocy npn+pnp) np tak: http://obrazki.elektroda.net/32_12510909... Układ ma tą zaletę, że posiada dwa "zanegowane" wyjścia - jedno które wystawia "plusa" (pnp) i drugie, które wystawia "masę" (npn)...
Wstawię jakiś tantalowy. To też, ale przede wszystkim bezpośrednio do końcówek zasilania układu ceramiczny, tak ze 100 nF. mianowicie przy załączonym zasilaniu, w stanie spoczynku, bez generacji, wyjście "Q negative" pozostaje w stanie wysokim To wynika z definicji wyjścia zanegowanego . Jeśli Q jest w stanie niskim, /Q musi być w wysokim. Niektóre...
Negacja logiki dwóch wyjść odbywa się za pomocą odwrócenia polaryzacji jedno z tych wyjść.
Możesz zagwarantować, że na wyjściu będzie napięcie zasilania? Jeśli tak to wytrawiam. Napięcia zasilania na wyjściu nigdy nie będzie, będzie trochę niższe. Pamiętaj by na wyjściu zanegować sygnał, bo diody cały czas będą świeciły z przerwą na mrugnięcie...
Odwróć sygnał ( "zaneguj") poprzez dodanie na wyjściu tranzystora w konfiguracji WE.
1. skoro do detekcji przejścia przez 0 wykorzystujesz teraz tranzystory, to po co aż dwa? wywalić T2, zostawić tylko T3 i zniknie ci problem "wyprzedzenia" który zresztą w tej wersji nie ma takiego znaczenia jak w wersji tyrystorowej 2. po co pin13 połączyłeś z pin5? tak resetujesz drugi uniwibrator po każdej połówce sinusoidy? 3. po co zaprzęgasz do...
Skoro mówisz że tak może być to tak będzie. teraz jest dokładnie w ten sposób podłączone i w programie zanegowane wyjścia. Teraz więc zajmuje się robieniem całej płytki a potem program mnie pochłonie na długie wieczorne dni:) http://obrazki.elektroda.pl/1085109500_1... Przemalowałem schemat: http://obrazki.elektroda.pl/5916267100_1...
Nie rozumiem, co tu jest zrobione. Skąd tyle tabel Karnaugha? Powinny być tylko dwie. Nie widać, która z tabel dotyczy którego wyjścia. Brak opisu zmiennych w tabelach. Ponadto wpisałeś kreski w wielu polach. Czy masz pewność, że te stany nie wystąpią? Jeśli tak, to można tak zostawić. W jednej tabelce jest kod 1 z n, w drugiej zaś ten sam kod, ale...
Witaj. Stan niski na wyjściu logicznym wcale nie oznacza, że na tym wyjściu jest 0V. I dlatego dioda może ci się lekko świecić. Jak sterujesz tymi diodami? Po tym co napisałeś i po objawach podejrzewam, że do wyjścia portu masz podłączoną anodę diody, w szereg z diodą rezystor a katoda do masy. Spróbuj anodę diody podłączyć do zasilania, szeregowo z...
No tak, mogłem się machnąć (nie spotkałem się z pamięcią SMD do Forda). A 77007 jest wredne bo nic za to nie podejdzie (nie ma żadnej pamięci uWire z wyjściem zanegowanym zegara na 7 nodze).
Witam ponownie, chciałbym prosić o jakąś opinię, wymyśliłem coś takiego: http://obrazki.elektroda.pl/6001458200_1... http://obrazki.elektroda.pl/4570547400_1... Do detekcji zera układ PC814, potem przerzutnik RS zrobiony z dwóch bramek NOR (CD4001), z zanegowanego wyjścia wyzwalanie przerzutnika monostabilnego na 555,...
Cześć. Chce zrobić sterownik JH-017. Jest to LCD 3,5 cyfry. Wiem, że żeby LCD działał musze podawać naprzemienne sygnały. Do tego na elektrodzie COM, zawać sygnał przeciwny do segmentu, żeby on świecił. Pytanie, czy dobrze rozumiem. Do działania, chciałem do segmentów podpiąć, wyjścia rejestru przesuwnego, natomiast do elektrody COM podpiąć zanegowany...
Opóźnienie - zatrzymanie timera na określoną ilość cyklów zegara. Zanegowanie - zmiana wartości w rejestrze porównywania(chyba OCRx). Zamiast 10 dajesz 255-10=245. Wystawić na innym wyjściu - zmienić timer. Pomyliłeś pojęcia myśląc, że układ sprzętowego PWM steruje na rejestrze PORTx. Takie rozwiązanie nie pozwalało by użytkownikowi na korzystanie z...
(at)jta Logisim is dead. Zastąpić go można Logisim-evolution. (at)szyszkappl Jeden z przerzutników nie ma podłączonego wejścia zegarowego, więc raczej nie powinien działać. https://obrazki.elektroda.pl/4219887600_... Sprawdziłem na symulacji w Logisim-Evolution i u mnie po przytrzymaniu na krótko przycisku do czasu zbocza zegara licznik...
Witam Naprzykład w LOGO można wykożystać licznik góra dół dwa czujniki 1wjazd, 2wyjazd, dwa wyjścia- jedno zanegowane.
Witam od dłuzszego czasu szukam modulatora PWM, który będzie dysponował czterema wyjściami. Opierałem sie na układzie SG3526N, ale on ma tylko dwa wyjścia. teraz potrzebny mi jest taki, który ma cztery wyjścia, albo przynajmniej wyjścia A i B oraz zanegowane te dwa wyjścia. Czy w ogóle spotkaliście sie kiedys z takimi modulatorami, które mają takie...
Po pierwsze użyj układów 74LS151/155 lub 74HCT151/155 lub 74ALS151/155 (w ostatnim przypadku możesz z wyjścia pociągnąć nawet ponad 20 mA). Po drugie: wyjście zanegowane US1 (nóżka 6) łączysz z nóżkami 2 i 14 US2. Adresowanie US2 - podobne przełączniki jak dla US1 A0 - nóżka 13 A1 - nóżka 3 A2 - połączone nóżki 1 i 15 Wyjścia 0 do 3 masz wtedy na nóżkach...
Witam! To układy CMOS są zasilane z 12V wiedziałem ale one dają 0-5V na wyjściu a to nie wysteruje mosfeta. Używałem tych mosfetów wcześniej ale się grzały (przy sterowniku PWM) Więc to wszystko przez to ,że w pełni nie były otwarte? Czy wyjście przypadkiem nie było przeciążone? Prąd wyjścia wynosi ok. 0,36 mA w stanie niskim i -0,36 mA w stanie wysokim,...
Witam. Czterowejściową bramkę NAND (U3B) należy zastąpić bramką ośmiowejściową (CD4068) no i "dołożyć" cztery analogiczne moduły: przerzutnik + przełącznik, itd. W takim rozwiązaniu potrzebny jest inwerter (U3A na pierwotnym schemacie). Można to zrobić inaczej - zastosować ośmiowejściową bramkę NOR (CD4078), podłączyć jej wejścia do wyjść Q (niezanegowanych)...
Witam. Zastosowanie jednego tranzystora da na wyjściu potrzebne poziomy napięć tyle, że sygnał będzie zanegowany. Należy więc odwrócić go jeszcze raz, np. tak: http://obrazki.elektroda.net/79_12344355... Tranzystor Q2 może być oczywiście też npn (odpowiednio podłączony :D ) - zależnie od "wymagań" obciążenia. Pozdrawiam.
wyjścia enkodera wyjścia alternatora dźwignia wyjścia
swift głośnik zamek klapa octavia zdalne uruchomienie silnika
monitoring klatki integra wyjście sterujące alarmem
Regulacja zaworów w Kawasaki Brute Force 750 Zabezpieczenia w prostownikach ULG - szczegóły i analiza