Z tego co ja widzę na schemacie to pin 7 gniazda obd2 łączy się z pinem 28 sterownika silnika i z zegarami. Pin 16 łączy się z zegarami. ,,Bramka" to gateway w okolicy nóg kierowcy.
Zrobiłem 3 bramki logiczne NOT na tranzystorach BC547 i podpiąłem je szeregowo. Chciałem uzyskać prosty zegar. Czy to ma jakikolwiek sens, a jak nie, to co zrobić żeby miało?
(at)tmf & (at)R-MIK co ciekawe po dodaniu małego kondensatora ceramicznego między pin C0 a GND wygląda na to że wszystko działa poprawnie. Może te 8 cylki filtru nie wystarcza? Policz stałą czasowa filtra RC (ja dawałem 10nF, podciąganie jest ok 40k), czas drżenia styków (10..20ms) a czas trwania 8 cykli i wszystko stanie sie jasne. Drżenia styków...
przy pomocy bramki AND do jednego wejścia zegar a do drugiego przerzutnik jak z przerzutnika bedzie 1 logiczne to na wyjściu bramki bedziesz mial impulsy z zegara zas gdy pojawi sie zero logiczne to na wyjsciu tez bedzie zero i impulsów nie bedzie
Przecinając 1 przewód za zegarami (gdyby było gdzieś zwarcie szyny) powinienem się połączyć chociaż z licznikiem? Czy to tak nie działa Jest tak jak piszesz, jeżeli licznik ma zasilanie to powinieneś się połączyć z nim. ... Magistrala CAN diagnozy jest osobną magistralą w grupie VAG i sądzę że CANy ktore są za zegarami (bramką) mogą być przerwane nawet...
Technologia DDR na pewno wykorzystuje 2 zbocza zegara => bramki są taktowane z kilka razy większą częstotliwością niż sygnał zegara
witam wszystkich mam podłączony domofon do bramki która znajduje się 25 m od domu żeby po przycisknięciu przycisku w domofonie włączyło się światło przed bramką Fakt, żeby było oszczędniej możnaby rozbudować układ o "zmierzchowca" (lub co bardziej kłopotliwe w obsłudze - zegar).
Proszę o podpowiedź czy układy CPLD/FPGA będą w stanie przetworzyć operacje matematyczne w kilku cyklach zegarowych (może nawet w jednym cyklu) ? Temat dotyczy sprzętowego (bardzo szybkiego) mnożenia liczb 64bit x 64bit a nawet 128bit x 128bit, Większość nowoczesnych układów FPGA ma wbudowane sprzętowe układy mnożące, tyle że one operują na liczbach...
Witam. Po wczorajszej jeździe zatrzymałem samochód i nagle pokazała się choinka na zegarach. Aku nowy, więc wykluczam. Co może być przyczyną? Moduł bramek, czy coś jeszcze?? mercedes s klasa w221 350cdi 2010r
Z przebiegów wynika, że: - sygnał wyjściowy jest =1 gdy oba sygnały we są równe jeden oraz gdy wystąpiło narastające zbocze we1 gdy we2=1 co daje bramki U2A i U2B opóźniają zbocze zegara tak by pojawiło się po ustaleniu stanu wejścia zerującego przerzutnika wymuszanego bramką U2C.
. Inną sprawą jest natomiast czy bramka znajduje się w zegarach, w bordnetz czy jest to fizycznie osobny moduł Dlatego napisałem żeby sprawdzić zegary, tam w b7 jest brama. Zresztą RB8 padały i analizując błędy,moim zdaniem tam tkwi usterka. Pozdrawiam.
Jak wyżej. Proponuje w bibliotece poszukać Radioelektronika z lat 70 -80 ubiegłego stulecia. Tam drukowane byłe takie zegary. Sam również taki u mnie działał. Ale najprościej liczyć do 10 i do 6 na poszczególnych licznikach a impuls resetujący licznik dać na wejście następnego. Inny problem to układy nastawy czasu. To trzeba zrobić na bramkach. Powodzenia
Nie da się ponieważ: 1 - Twój wyświetlacz jest graficzny i na bramkach nie zrobisz interfejsu do niego 2 - Zegar PCF ma magistralę I2C i bez mikrokontrolera się nie obejdzie. Marek
Albo na przedpotopowych TTL-ach Prosty generator 10 hz na bramkach NAND jako zegar. Sygnał z zegara dzielony przez dwa spiete szeregowo liczniki 90/93 , te z kolei sterują wejsciami równoległymi dwuch spietych szeregowo rejestrów przesuwnych 198 ,mającymi po osiem wyjść równoległych Masz szesnaście kanałów ze zmieniającym się programem ,ustalanym stanem...
Jak się okazało, gdybym wrócił na stare zegary i odświeżył bramkę, można będzie normalnie przestawić kodowanie na poprzednie.
Witam Mam do zaprojektowania miernik częstotliwości, który ma wykonywać pomiar nie wykorzystując "metody bramkowej" (wyznaczania przy pomocy wbudowanego zegara bramki czasowej o długości np. 1s i zliczania w tym czasie ilości impulsów). Jak inaczej można dokonać pomiaru. Chodzi mi tu o ideę programu. Układ dla którego wykonuje projekt to Spartan 3....
Zegar musisz puścić przez bramkę 2 wejściową na jedną dajesz zegar a na drugą sygnał zezwolenia (enable).
Na bramkach TTL to by się musiał składać z np: UCY 7400 a zbudowanie liczników i dzielników z 7400 zajęłoby chyba ze dwa biurka. Tak że tytuł powinien brzmieć "zegar na układach TTL" nie na bramkach.
Witam potrzebna mi osoba kótra zna sie na układach cyfrowych i umie stworzyc zegrar cyfrowy różych bramek.czy jest któs taki???? pilne czekam na pomoc pod muenrem gg 8016286 a co to znaczy "zegar cyfrowy różnych bramek " ???
Witam, jakby to kogoś interesowało, uzyskałem połączenie nawigacji z zegarami! Cały problem polegał na przekodowaniu bramki CAN, tzn. przepisaniu tego samego kodowania 00006 jak dotychczas (jest 00006, kasujemy ten kod i ponownie wpisujemy 00006), co poskutkowało zresetowaniem bramki i zainicjowaniem połączenia zegary-nawigacja MFD - od tej pory bramka...
Dzień dobry Jestem na etapie projektowania licznik na dwóch układach 7490, sam licznik zrealizowałem, lecz mam jeszcze za zadanie skonstruować mechanizm który zatrzyma licznik na wartości 59. Próbowałem połączyć piny odpowiedzialne za "5" na wartości dziesiątek i piny odpowiedzialne za "9" na wartości jedności 4 wejściową bramką NAND a następnie jej...
Można to zrealizować na licznikach rewersyjnych np. 4029. http://obrazki.elektroda.net/74_12273052... Wejścia ustawiające (programujące) P0÷P3 liczników są określone przełącznikami BCD (UST1 i UST2). Pokazana na obrazku liczba 27 oznacza, że po tylu impulsach zegara na wyjściu bramki U4A pojawi się ujemny impuls, powodując ustawienie WY w stan...
nie pamiętam dokładnie jak jest w tym modelu ale aparat może pobierać ustawienia daty godziny wysyłane w clipie przez centralę miejską ... w twoim wypadku z bramki .... i tu musisz szukać przyczyny .... aparatu bym sie nie czepiał ....
A jaki jest minimalny odstęp pomiędzy tymi impulsami wejściowymi? Bo co sie stanie /ma sie stać/ jak dostaniemy 0.7 sek potem 0.2 przerwy i znowu 0.7 sek. Dobre pytanie. W zasadzie zadowoli mnie to, co będzie prostsze w realizacji: - traktować 0.2s jako przerwa i wtedy nie reagujemy na żaden 0.7s - przyjąć jakiś próg (np. 0.3s) i wtedy 0.7s+0.2s+0.7s...
Hmm, nie o to mi chodziło, można przecież przeprojektować układ tak, żeby był na D. Ewentualnie prosty układ kombinacyjny przed przerzutnikiem, ale to już jest bardzo podobne do Twojego pomysłu. Nie widzę w sumie przeciwskazań, jedyny problem możesz mieć z zegarem, bo nie pamiętam czy tam była możliwość wprowadzenia zegara do bramek, aczkolwiek możesz...
Układ można zrobić na trzech układach scalonych (łącznie z generatorem) :) http://obrazki.elektroda.net/36_12442065... Bramki CMOS 4093 (NAND 2 wejściowy) mają wbudowany układ Schmitta co pozwala zrealizować generator na jednej bramce. Czyli na bramce U3A mamy generator 10 kHz dostrajany potencjometrem (jest on wymagany ponieważ poziomy przełączania...
Dane wejściowe podawane są z częstotliwością 250MHz/.../ jesli dobrze rozumiem, potrzebujesz jakiegos sygnalu 'data_valid' okreslajacego koniec kodowania; majac 250Mhz, mozesz zrobic licznik, ktorego okreslona wartosc bedzie wlasnie takim 'dane_zakodowane'; prawdopodobnie masz jakies wejscie okreslajace poczatek strumienia danych - mozesz ten sygnal...
Zibiland Wszystko by się zgadzało, tylko w opisie tego urządzenia nie ma nic na temat braku kontroli nad wyjściami z poziomu PC, jeśli nie podłączymy Sterbox-a do neta. Wygląda to na wymuszanie na użytkowniku udostępnianie neta dla tego urządzenia. Dzisiaj w nocy, miałem sytuację, że miałem neta a Sterbox na siłę próbował restartować modem. A co będzie...
Te błędy wskazują nie na brak zasilania modułów, tylko na problemy z komunikacją na magistrali CAN nadwozia. W bordnetz jest CAN gateway, bramka, która "spina" wszystkie magistrale komunikacyjne w samochodzie, nie zgłasza żadnych błędów komunikacji na magistrali hi-speed CAN czyli silnik, ABS, poduszki
Wadą takiej konstrukcji licznika pierścieniowego jest to, że jeśli jakieś zakłócenie wygeneruje stan, w którym ilość '1' nie jest prawidłowa, to taki stan może się utrzymać - jakkolwiek takie zakłócenie jest bardzo mało prawdopodobne. CD4017 i CD4022 zapewniają, że takich stanów nie będzie. Za to robiąc układ z przerzutników można zrobić tak, że krąży...
Wyświetlacz multipleksowany to taki do którego będzie trzeba jakiś program napisać tak? Powiedzmy, że zegar na razie sobie odpuszczę. Chodzi mi głównie o licznik do bramek. Zegar miał być dodatkiem i może będzie. Najpierw licznik goli. A więc 4 wyświetlacze pojedyncze lub podwójne i dwa czujniki. Wyświetlacze pokazujące wynik gości będa wyświetlały...
Witam. Układ sterujący można zrobić wykorzystując rejestry przesuwne z wyjściami równoległymi, np. 4015: http://obrazki.elektroda.net/84_12431943... Każde z wyjść rejestrów steruje jedną literą. Jako drivery LED-ów mogą być zastosowane tranzystory (bipolarne lub MOSFET) albo scalone (np. ULN2803, itp) - zależnie od mocy i sposobu łączenia LED-ów....
Witam, muszę stworzyć przerzutnik T-MS na bramkach. Aby tego dokonać skonstruowałem przerzutnik D i T, po czym połączyłem je razem (D jako Master i T jako slave) i do D dałem zegar normalnie, a do T zegar przez NOTa. Problem jest taki, że pojawia się hazard. Wyeliminowałem go w symulatorze (atanua) poprzez dodanie zamiast jednego NOTa (na zegarze) -...
Moim zdaniem nie ma problemu, przecież podczas przełączania pojedynczej bramki CMOS też występuje krótka szpilka prądowa w wyniku zwarcia zasilania - w bramkach nie używa się czegoś takiego jak deadtime. zgłasza oprogramowanie - na zboczach zegara, teoretycznie mogą być włączone bufory obu urządzeń Znaczy się masz jakieś zakłócenia ? Dodano po 4 wewnętrznie...
Jako że układ ma na celu szybkie konwertowanie sygnału analogowego na cyfrowy, wyliczyłem że 500khz było by najbardziej optymalne. Co do układu który ma imitować zegar, złożonego z bramki schmidta, opornika i kondensatora. To czy jesteś w stanie podać mi link do jakiegos schematu lub dokładniejszego opisu...? I czy układ taki jest w stanie pociągnąć...
np. tak: http://img141.imageshack.us/img141/4162/... ewentualnie jeszcze zsynchronizować wyjście bramki z zegarem (z przeciwnym zboczem niż przesuwające) żeby glitche nie powodowały błednego ustawiania przerzutnika
A tu się mylisz bo jak moduł nie widzi możliwości pomiaru/zapisany kod o usterce vss/ prędkości to tymi kreskami informuje kierowcę iż nie nalicza kilometrów i innych pierdół dystansu do przejechania średniego spalania-prędkości.Zauważ iż przy usterce zegarów kreski pojawią się nawet jak stoi i ma tylko włączony zapłon.Przy usterce procesora w zegarach...
(at)thereminator Fakt. Tylko neonówki jako elementy logiczne to nie nowość. Kto chce i ma możliwośćzobaczyc w książce J.Wojciechowskiego, naszej Biblii, opisano maszynę licząca ,,Pierwszak", gdzie zastosowano tyratrony TG 2, a to bądź nie bądź neonówka także - tylko z elektroda zapłonową. Licznik pierścieniowy można zrobić praktycznie na wszystkim -bramkach,...
A wogóle pojawia się jakiś przebieg na bramce T4 ? Zegar jest ? Ponawiam pytanie: czy w obu liniach LCD masz zamalowane pola znaków ? Jak tak, to masz pewność, że uC jakoś pracuje.
Jest to JFET typu 2П303Д lub КП303Д. Możesz go zastąpić BF245A lub BF256A. С = D dren И = S źródło З = G bramka Wyprowadzenia od strony nóżek (występ-klucz do dołu) od lewej w kierunku wskazówek zegara: S, D, G, umasienie obudowy.
Pierwsza strona dokumentacji każdej atmegi: "Fully Static Operation" - oznacza to, że można zmniejszyć częstotliwość zegara do zera bez żadnych negatywnych konsekwencji. Jeśli masz zegar podłączony pod bramkę np and (która będzie pracować przy znamionowej częstotliwości), to możesz łatwo odciąć zegar zewnętrzny (chociaż trzeba zapewnić, aby nie wystąpiły...
Tylko trzeba zanegować zegar i chciałem to zrobić na 74HC132. Tam są bramki NAND więc na dwa wejścia podam zegar i z wyjścia zanegowany odbiorę. Tylko że te rejestry są 8-bitowe i nie mam pomysłu na to by je "pożenić" razem. :(
Pewnie bym to zrobił na bramkach - powiedzmy, że wciśnięty klawisz zwiera do masy, mamy klawisze A,B,C,D; używamy bramek AND: dane1 = A AND B, dane0 = A AND C, zegar z dane1 AND (C AND D) - wystarczają 4 bramki; do tego do opóźnienia zegara można użyć 74123 - chodzi o to, żeby impuls zegara był tylko kiedy klawisz jest wciśnięty, i to z pewnym zapasem...
Witam. Zapodaj kod to spróbujemy go zoptymalizować. Struktura wewnętrzna CPLD jest dobrze opisana w karcie katalogowej Xilinxa DS054.pdf. CPLD to nie jest układ typu" morze bramek" ale układ o ściśle określonej architekturze, dla XC95 to Bufory wejściowe - pTermy -> bramka OR -> bramka Xor->Przerzutnik->matryca przełączeń->Bufory wyjściowe...
wykonywane operacje zależą od zegara Nie, zależą od szybkości logiki. Bo fpga to taki duży zestaw bramek i przerzutników. Natomiast to jaką maksymalną częstotliwością możesz taktować daną logike, zależy od projektu w tym samego fpga. Na końcu, po syntezie i takich tam innych rzeczach, możesz otrzymać różne timingi i informacje, w tym interesującą cię...
Zmieniłem tylko podprogram "onesec" aby dla zegara 10 MHz otrzymać czas otwarcia bramki równy 1 sekundzie.
Kolega poczyta o licznikach. Niedawno było pokazane użycie takiego licznika, CD4017 to chyba było. Kolega popatrzy w dane katalogowe, tam zazwyczaj są schematy wewnętrzne danych liczników, czyli widoczne będą przerzutniki i bramki pomocnicze. [url=http://electropark.pl/4xxx/1609-cd4... Z innych układów - podszedłby...
Przejrzyj opisy układów cyfrowych TTL (rejestry, liczniki, przerzutniki, bramki logiczne). Są to podstawowe elementy mikroprocesora. Przed laty wiele specjalistycznych procesorów wykonywano z tych układów. Obecnie kupisz te elementy za grosze, a satysfakcja działania własnoręcznie wykonanego procesora ogromna. Także wartość poznawcza działania procesora...
Witam. Zegarem nazywamy generator o przebiegu prostokątnym. Zwykle wypełnienie impulsu jest 50%. Możesz zastosować gotowy układ CD 4060 lub dowolny generator na bramkach linearyzowanych (linearyzacja polega na wstawieniu rezystora pomiędzy wyjście i wejście bramki). Pzdr.
Jeśli chcesz wyświetlać w opisany sposób tylko godziny i minuty musisz użyć 11 modułów 7-segmentowych (do wyświetlenia liczby 23 potrzebne jest 5 pozycji binarnych, dla liczby 59 - 6 pozycji). Dla pojedynczego wyświetlacza bez multipleksowania potrzebujesz jednego portu wyjściowego - więc potrzebujesz 11 portów. Alternatywą jest zastosowanie jednorzędowego...
Naprawdę macie bardzo ciekawe rozwiązania . Ciekawa jest koncepcja wersji kolor. Przeglądałem Wasze posty i nie zauważyłem np. propozycji dotyczącej zmiany ilości znaków na ekranie. Przy oryginalnej pamięci F800-FBFF można byłoby zrobić np. 40x24 lub 40x25. Zmienić zegar na 8 MHz (CPU-4MHz) i kilka bramek na początek. Zmiana z 768 znaków na 960 lub...
http://obrazki.elektroda.pl/1535972100_1... Jest to projekt zegara na układach TTL z budzikiem. Wstęp Zbudowałem go do szkoły, jako model dydaktyczny. Dosyć dawno temu to było, bo przed wakacjami w maju, jeszcze wtedy byłem w trzeciej klasie technikum, ale teraz dopiero zdecydowałem się go pokazać Fachowcom do oceny. Nauczyciele tego...
/.../ bez urazy, ale musialem to przeczytac pare razy, by zrozumiec o co chodzi ... ;) sprobowalbym 2 rzeczy: 1. puscic zegar z tego kwarcu na clkctrl modul input ext_osc_clk; // twoj oscylator inout dummy_clk_out; // 'niby' wyprowadzamy zegar na zewnatrz // ale przez pin dwukierunkowy _INOUT_! input dummy_clk_enable; // cos, co 'niby' steruje buforem...
No to tu właściwie sam układ jest prosty. Musisz zrobić wyzwalany generator paczek impulsów. Przychodzi zbocze sygnału Fprf, jest zapamiętywane w pierwszym przerzutniku synchronizatora, wyjście tego przerzutnika wchodzi na wejście D drugiego przerzutnika, który jest taktowany sygnałem 2 MHz, tu chodzi o to by początek paczki był zsynchronizowany z sygnałem...
Generator zegara wytwarza cos zbliżonego do sinusa, a dzielnik 74HC4040 liczy strome zbocza. Po drodze trzeba wstawić bramkę Schmitta np. 74HC14.
Skoro budujesz uklad w oparciu o wavetable, to jedyne co jest ci potrzebne to tylko i wyłącznie generator zegara . Zegar mozesz generować za pomocą DDS, lub czego tam lubisz. Ale jednak ja zrezygnowałbym z pamięci, i zastosował specjalistyczny scalak w postaci FIFO - odpadnie ci logika generowania adresu i strobów, ktore potrzebujesz aby odczytać komórkę...
Witam, W skrocie w eagle dziala sie tak: 1) ControlPanel-file-new-project 2) ControlPanel-file-new-schematic 3) click na ikone bramki logicznej ze strzalka = Add, dodajesz elementy do schematu i laczysz to za pomoca "wire". 4) jak schemat gotowy File-SwitchToBoard - create from schematic. 5) wybierasz "Move"- skrzyzowane strzalki, i ustawiasz elementy...
Po co pływak ma wiedzieć, która pompa uszkodzona? Kolego może zacznij poważniej traktować ludzi, a są tu ludzie, którzy można powiedzieć "zjedli zęby" na takich układach regulacji, sterowania i zabezpieczeń. Opisz co to za układ, do czego służy i jak ma działać? Rozwiązań jest sporo i zależą od tego do czego to ma słuzyć, czy jest to narażone na niskie...
Jak to się nie da? Przecież autor tematu chce wymontować wyświetlacz i dorobić układ sterowania. Załączam mój projekt układu sterującego dwoma wyświetlaczami. Układ ma za zadanie liczenie od 19 w tył i zatrzymanie się na liczbie jeden jednocześnie wysyłając stan wysoki na tranzystor. Wznowienie odliczania realizowane jest poprzez zwarcie przełącznikiem...
Jak ma być 5 diód to dać licznik pierścieniowy modulo 8 lub 10 (zależy, czy skrajne mają się zapalać na 1 czy 2 cykle zegara), i resztę załatwić bramkami, lub diodami (lub opornikami) i tranzystorami; jeśli skrajne mają się zapalać na 1 cykl zegara, to można wziąć licznik z krążącą "1" modulo 8, 3 bramki NOR i 2 inwertery, albo ten sam licznik, 8 oporników...
Hm... pisałem o 10 bramkach (do podziałów przez 7, 15, 31, 63, 127, 255, 511, 1023, 2047), a na twoim schemacie jest ich 14- zbędne są te 3 bramki na górze, i przełącznik masz na 10 pozycji - czyli na podziały od 7 do 4095. Powinno być tak, że kiedy na wszystkich wyjściach połączonych z wybranymi bramkami AND są '1', to podaje się sygnał '1' z wybranej...
7401 to była jakaś bramka, nie ma to chyba tutaj większego znaczenia. O ile pamiętam 74151 to multipleksery - tutaj chyba odpowiadają za doprowadzenie odpowiednich danych do 7447. Sygnał możesz brać z wyjścia 7442 tak, jak dotąd - to wiecej kabelków, ale jak już masz podłączone.... Chyba, żeby się okazało, że program się nie wyrabia z tymi wszystkimi...
Połączyłem kabelkiem wyjście U5 z wejściem U6, efekt: po pełnych 60 sekundach dodaje się jeden do minuty - czyli jest super, ale przyciski ustawiania minut nie działają No to jest pewna jasność - radzę zmniejszyć R8 albo zastąpić go diodą (katoda w kierunku przycisków). W dodatku po pełnych 60 minutach nie dodaje się jednostka godzin To jest pewnie...
Ten zestaw uczy jedynie lutowania i niczego więcej. Gdy przeczytałem temat i zobaczyłem wskaźniki siedmio-segmentowe, przez chwilę miałem nadzieję, że ktoś zrobił ten układ na bramkach logicznych, co byłoby niezłą nauką na początek.
1. Rysunek układu nie jest układem 74194 2. 74194 jest rejestrem ze wpisem równoległym, aby 1 lub 0 się przesuwała trzeba dokonać najpierw wpisu, co nie jest zrealizowane 3. Zegar trzeba doprowadzić do wejścia CP, oraz zapętlić rejestr wykorzystując wejścia SL lub/i SR 4. Bramka dodatkowa jest zbedna. 5. Rezystory też by się przydały 6. itd Jeżeli ma...
Opisywany przez ciebie problem wskazuje na źle ustawioną synchronizację. Opisz co masz do czego podłączone (linie ISDN) i jak ustawiłeś źródło zegara.
No to 3 bramki And i 3 wejściowy Or na koniec :)
Prawdopodobnie ktoś zaproponuje jakieś mikroprocek. Nie miałem z tym styczności, potrzebował bym wsad i ewentualnie opis jak to wrzucić. i oczywiście jakiś schemat. Ślicznie dziękuje za wszelką pomoc. Coś takiego nazywa się zleceniem - zlecasz komuś zrobienie układu, napisanie programu, zaprogramowanie, uruchomienie i przetestowanie, no a na końcu...
Tak mam, impuls wyjściowy to tak na prawdę 0,5s "1" i 0,5s "0". Mam gdzieś zakopane w piwnicy TTL 7457, wtedy dam 60 x 60 x12. To dostaniesz przez 6 godzin '0', i przez kolejne 6 godzin '1' - jak ma być '0' i '1' przez 12 godzin każde, to trzeba dzielić przez 60x60x24. Podział przez 60x60x24 można zrobić używając 17-bitowego licznika binarnego (albo...
A duży problem dokupienie zegara za 50 pln ,żeby realizował zadanie ? Są nawet z kalendarzami , i wystarczy określić dni kiedy ma się otwierać , i zamykać - wystarczy sygnał na otwarcie , odcięcie zasilania i przywrócenie zasilania po określonym czasie , żadnych kombinacji i można wykorzystać istniejący stan , bez ponoszenia kosztów. Sterowniki zegarowe...
W jakim kodzie ma liczyć ten licznik? BCD czy binarnym? Bo jeżeli w BCD to z licznika 7490 najlepiej użyć 4 bitów, a on sam się wyzeruje po przekroczeniu stanu "9". Dzięki temu mamy już licznik cyfr jedności od "0" do "9". Wyjście QD tego licznika podłączamy do wejścia CLK licznika 7493, z którego używamy tylko 3 najmłodsze bity. Będzie to nasz licznik...
Jak rozumiem koniec semestru i "Technika cyfrowa" się kłania ;) Tak w ogóle to trochę wstyd bo to o co pytasz to niezbędne minimum i podstawy. Jakieś ograniczenia? na jakich elementach ma to być zrobione (np. jakie bramki itp)?
Witam wszystkich. Poradźcie mi Panowie jak połączyć dwie dekady układu CD4518 z bramkami AND aby uzyskać licznik modulo 24. Chodzi mi o wyswietlanie minut w zegarze. Dzieki za pomoc.
zdejmij wsuwkę z czujnika ciśniena oleju jak świeci sprawdź zegary pod kątem zimnych lutów w autach z grupy vw padają chyba bramki kiedyś szukałem bez rezultatu jeżeli niema zimnych lutów to drugie zegary ok100zl
Kabel - na razie krótki gotowy patchcord, gigabit na nim działał bez problemu, docelowo ma być w puszce na maszcie, zasilane z CRS318-16P-2S+OUT. Z tym zegarem to sama zmiana w kodzie nie wystarczy, bo na płytce jest bufor 74LVC1G126 w kierunku od PHY (wyjście zegara) do ESP (wejście GPIO0) blokowany w czasie resetu (bo to samo GPIO0 włącza też tryb...
Jedyne co mi przychodzi do głowy to połączenie dwuch przerzutników (jeden układ).J,K, SET i CLR łączysz do zasilania. Wejście na zegar pierwszy, Q pierwszego na zegar drugiego. Potrzebujesz jeszcze bramki AND. Wyjścia przerzutników dajesz na bramkę AND. Kiedy pojawią się dwie jedynki na Q0 i Q1 wtedy częstotliwość jest podzielona 6 razy. http://obrazki.elektroda.net/96_11776070...
Czy zamiast 74141 może być 7400 Nie może. 74141 to dekoder BCD/10, 7400 to 4 bramki dwu wejściowe NAND. MUSISZ mieć 74141. Nie ma rady.
rzeba mu podać zakodowane sygnały. Można się bawić jeszcze z bramkami logicznymi, a cały zegar liczył by z 40 układów scalonych, dodać do tego wspomniany generator i cały zegar byłby całkiem pokaźnych rozmiarów. Lecz w ramach hobby można sobie pozwolić :wink:
Przepaliła sie bo ktoś ja podłączył nie tam gdzie trzeba. Jest to antena od zegara elektronicznego odczytująca czip. Zegar zapisuje czas dla kodu czip po przejsciu przez bramkę. Wł asnie dzisiaj nawinąłem taką pętlę i zegar po chwili przestaje ją widzieć. Dodam tylko że druga oryginalna działa bez zarzutu i zegar ją widzi. Przy pętli niema żadnych udziwnień...
W pliku SPI.v masz [syntax=verilog] always (at)(posedge cs) begin data <= tmp_data; end [/syntax] Jesteś pewien, że to dobre rowiązanie? To ci stworzy przerzutnik taktowany ChipSelectem, tymczasem ChipSelect to nie jest sygnal zegarowy. W tym projekcie to raczej bez znaczenia, ale nie powinno sie tworzyc dodatkowych/sztucznych zegarow. Raz, że nie...
Może by transoptorem wyłączać MOSFET-a, a nie włączać - żeby w stanie włączonym nie pobierać prądu z bootstrapu. I pomyśl o zabezpieczeniu bramki przed przebiciem.
No to musisz się tego pozbyć, wykoduj skrzynie z bramki i zobacz co wtedy będzie. Co z kodowaniem ABS ? Sprawdź czy w zegarach da się zmienić kodowanie na skrzynie manualną.
Użyj ośmiokrotnego przerzutnika D takiego jak 74273, 74377. Połącz wszystkie przerzutniki szeregowo Q0->D1, Q1->D2..., wejście pierwszego do +5, przycisk z filtrem do linii zegarowej, a wyjście ostatniego przerzutnika i zegar wpuść do dodatkowej bramki NAND z otwartym kolektorem generującej sygnał reset (może nią być tranzystor). Otwarty kolektor przyda...
Zacznijmy od tego, że ten projekt AVT jest skopany. https://obrazki.elektroda.pl/7243272000_... Tak się nie robi przetwornicy, rozładowanie bramki jest poprzez rezystor. Po drugie, jak prąd ma być poprawny i nie zmieniać się w zauważalnym stopniu, to napięcie nie może być 180V, tylko jakieś 250V a rezystor powinien być odpowiednio...
Do poprawnego działania takiego zegara/licznika nie potrzebna jest ani jedna dodatkowa bramka. Zajrzyj do datasheet licznika 7490.
Witam serdecznie! Wydaje mi się, że powinien być to układ kombinacyjny. Ps.generalnie pisząc kod chciałem przelać układ z obrazka z xor-ami na język vhdl.Operacje na xor-ach miały się wykonywać po każdej zmianie stanu zegara a następnie stan każdej bramki miał być przypisany na wyście. Pozdrawiam i dzięki za odp.
Witam, chciałbym przedstawić swój zegarek elektroniczny. http://obrazki.elektroda.pl/4983287500_1... Zegarek jest wykonany w technologii CMOS. Taktowany generatorem stabilizowanym rezonatorem kwarcowym. Po wykalibrowaniu można osiągnąć dokładność do 0,26s na dobę, co jest bardzo dobrym wynikiem. Pobór mocy z sieci wynosi 2,8W. Zegar...
Czy kwarc jest podłączony bezpośrednio do chipsetu ? Jeśli po drodze jest jakiś generatorek na bramkach CMOS to warto ten układ wymienić...
Witam, Napotkałem na tego typu problem: System nadrzędny: sterownik z flippera oparty o procesor MC68B09 (2MHz) System podrzędny: FPGA GOWIN GW1N, zegar 24MHz W założeniu pamięć BRAM z FPGA (w trybie Dual Port) ma być widziana dla MC6809 jako zwykła pamięć RAM. Z MC6809 mamy linie adresowa, linie danych, zegar E, linie R/W i I/O. MC6809 przy odczycie...
Dzień dobry. Projektuje układ. Zegar. Mam licznik CD4026 i potrzebuje zbadać czy mam 6 czy 24 na wyświetlaczu, żeby zresetowało. Potrzebuje wejść bezpośrednio z CD4026 na bramkę AND... 4081. Ale potrzebuje też tym samym sygnałem wejść na ULN2003 żeby już napędzić cośtam. I teraz pytanie. Max mA jaki daje pin z CD4026 to 1mA. Czy to starczy żeby zrobić...
Jeżeli przestawił tylko to, to nie powinno być problemu... Masz dwie możliwości 1. Włączony został zewnętrzny oscylator RC (External RC Oscillator): wtedy do nóżki XTAL1 podłączasz rezystor i kondensator wg. rys 13/str.26 w karcie katalogowej 2. Włączony został zegar zewnętrzny (External Clock) - wtedy do nóżki XTAL1 musisz dołączyć zewnętrzny generator...
A ja się podpinam pod pytanie. W moim przypadku mam cztery malutkie zasilaczyki do: - routera (z wbudowanym WiFi i switchem) - bramki 3g (służy do rozmów przez komórkę w domu, bo sygnał z masztu jest, ale na ogródku) - bazę telefonu stacjonarnego - zegar Jakbym chciał skonsolidować się tego nie da.
Wielkie dzięki za pomoc :D Na dziś to już koniec walki z tym delikwentem... Jutro zacznę od podmiany pamięci i może procesora jak taki znajdę... Czy może być to problem z zimnymi lutami pod mostkiem? Jeśli tak to czy pomogło by potraktowanie go topnikiem typu flux w płynie i podgrzanie na preheatorze? Jutro zabiorę samą płytę do pracy i tam sprawdzę...
Chętnie bardzo samemu podłubię ale niestety nie jestem biegły w takich rzeczach i muszę mieć podane gotowe rozwiązanie niestety:) Hmmmm dawno się głębiej w elektronikę nie bawiłem, ale czy jest może jakiś układ prosty do zaprogramowania, na zasadzie bramek logicznych z zegarem czasu rzeczywistego i jakimś licznikiem, który mógłbym sobie bez problemu...
A gdzie masz rezystory włączone w obwód bramki tranzystorów polowych. Daj tam rezystory przynajmniej 1k. Wywal diodę D1 za stabilizatorem, jest zupełnie zbędna. Płytkę z Atmegą musisz przerobić tak aby kwarc z jego kondensatorami leżał zaraz przy procku. Teraz leży za daleko, a przy częstotliwości 11MHz będziesz miał kłopoty z zegarem.
Pomimo całkowitej bezużyteczności projektu Przecież to zegar. Czyli czas odmierza. Swoją drogą ciekawi mnie, czy którykolwiek z dzisiejszych programistów potrafiłby coś zaprojektować używając bramek logicznych np. TTL/CMOS. Że o logice na przekaźnikach nie wspomnę. Większość pewnie by z płaczem poszła. Brawo fysiek.
Witam Mógłbyś mi wyjaśnić na jakiej zasadzie ma działać Twój układ? Jitter to generalnie odstępstwo w położeniu narastającego i opadającego zbocza fali prostokątnej.Generalnie jedną z metod pomiaru jest metoda oparta na liczniku taktowany bardzo szybkim zegarem który jest uruchamiany i zatrzymywany w momencie detekcji określonego poziomu napięcia dajmy...
Napięcie zasilania (Ucc) od 3 do 18 V ale należy pamiętać, że im niższe napięcie zasilania tym dłuższe czasy przełączania bramek i przerzutników CMOS co wpływa na obniżenie maksymalnych częstotliwości pracy. Zwykle próg przełączania bramek CMOS wypada gdzieś w okolicach 50% napięcia zasilania ale dla pewności przyjmuje się, że: - jako 0 logiczne traktuje...
Witam w odpowiedzi na wiadomość od viayner piszesz o układzie 7474 czyli przerzutniku typu D podwójnym a potem wspominasz o T i RS możesz sprostować? Nie ma co prostować, bo o ile teoretyczny przerzutnik D ma tylko wejście D i zegarowe (czasem, choć nie zawsze oznaczane T), to praktyczny układ 7474 opisywany jako podwójny przerzutnik D ma też asynchroniczne...
Witam Nie mam pod ręką działającej Atmegi ale obstawiam że oprócz przebiegu będzie tam składowa stała i podpięcie bramki cmos spowoduje że uzyskasz prostokąt o częstotliwości kwarcu, dałbym tylko bramkę przez opornik 1K by odseparować wpływ pojemności bramki na stabilność zegara. Obstawiam oczywiście wyjście PB7 ale z PB6 powinno też śmigać. Jeśli składowej...
domofon bramki bramki transmisyjne bramki tyrystora
reset poziomu tuszu pralka kasowanie błędów obróbka żeliwa
pasek magnetofon philips kuchenka amica 53gg5 43zptgn
USB2DISK VID FFFF PID 1201 0GB Issue on Win 8 FirstChip chipYC2019 USB Shows 0GB Capacity Issue