Inwenter to podstawowa bramka układów logicznych. Ma bardzo prostą tablicę prawdy, tzn. jaki stan otrzymamy na wyjściu, po podaniu pewnego stanu na wejście: Wejście | Wyjście --------------------- 1 | 0 --------------------- 0 | 1 ============ Jak z pewnością zauważyłeś, zmienia on stan logiczny na przeciwny. W układach logicznych pełni ogromną ilość...
Zmniejszę rezystor ograniczający prąd bramki i napiszę. Skoro ograniczasz prąd bramki rezystorem, logiczne że ograniczasz również szybkść przełaczania, ile ma ten rezystor? Jakbyś dał ok 400Ω to by pasowało do oscylogramów.
Witam, Mam problem ze zrozumieniem zadania z przebiegami. Tzn. mam pewien koncept, ale nie jestem pewien jego poprawności. Dlatego postanowiłem zapytać osoby bardziej doświadczone ode mnie. Powiedzmy że mam taki układ: Jakie będą przebiegi (przebieg?) na wyjściu układu, jeśli do wejścia podany jest następujący przebieg: (przebieg C olejcie, bo owy wykres...
Moduł IGBT czy tranzystor MOSFET to napięciowo kontrolowane urządzenie półprzewodnikowe służące do sterowania przepływem prądu elektrycznego w systemach sterowania oświetleniem, silnikami, zasilaczach impulsowych i wielu innych. Bramka takiego elementu jest galwaniczne odizolowana od pozostałych dwóch wyprowadzeń układu (źródła i drenu w przypadku FETa...
Witam. Wykonałem dwa wykresy dla I_wyH od U_wyH (i analogicznie dla I_wyL od U_wyL), dla charakterystyki wyjściowej bramki logicznej. Zmieniając przełącznikiem liczbę dołączonych wejść bramek obciążających (od 0 do 12, dla 0 po prostu dołączyłem wszystkie) dla stanu wysokiego i niskiego na wyjściu bramki, doszedłem do czegoś takiego (sprawdziłem czy...
Przy podłączeniu szeregowym bramek i dodaniu do każdego wyjścia diody LED każda z tych diod będzie jednakowo świecić bez względu czy jest ona po pierwszej bramce czy ostatniej. Liczy się wydajność prądowa poszczególnej bramki. a nie czy jest ona pierwsza czy ostatnia. Jeżeli do wyjścia danej bramki oprócz diody LED dołączone jest wejście lub wejścia...
Poczytaj najpierw o definicjach poziomów napięć we/wy i charakterystykach przejściowych bramek logicznych (tutaj dla na poziomie technikum o TTL): Wariant maxi z AGH, cała fajna monografia o bramkach rodziny TTL i CMOS oraz zasadach wzajemnego łączenia: Jak się zapoznasz, to doprecyzuj pytanie, bo nie bardzo można zrozumieć, co chcesz obliczać.
Dziękuję za odpowiedz, co prawda liczyłem że może w kartę 7408 coś źle patrzyłem i ma on jednak lepszą wydajność prądową, Bo źle patrzyłeś, w DS nie ma danych które byś chciał, DS podaje wydajność dla prądową (rekomendowane maksimum) w przepadku zachowania określonych poziomów logicznych i to z określonym zapasem, kiedy podłączasz do wyjścia bramiki...
Rys. 1. Schemat koncepcyjny najbardziej dynamicznej na świecie dwukubitowej bramki. Dwa atomy uchwycone w pęsetach optycznych (czerwone światło) z odstępem około mikrometra od siebie są manipulowane przez ultraszybki impuls laserowy (niebieskie światło) o długości zaledwie 10 pikosekund. Grupa badawcza złożona z doktoranta Yeelai Chew, adiunkta Sylvaina...
Ten układ nie zadziała tak jak Ty to oczekujesz. Podałeś wyjścia z przerzutnika 74hc74 Q i /Q , na wejście bramki XOR. Wyjścia Q i /Q zmieniają się natychmiastowo na wzajemnie przeciwne logicznie. Bramka XOR zamieni to tylko na stan wysoki na wyjściu, czyli nie zmieni swojego stanu na wyjściu. Bez względu czy ono jest OC czy KC. Pobierz sobie dane techniczne...
TIP122 mm po prostu pod ręką, inny tranzystor mniejszy który mam jest już z kolei za słaby i nie załącza tyrystora. Wiem że mógłby być mniejszy. I w sumie pewnie zastosuję mniejszy :P Zasada działania układu jest taka, że dioda świecąca i fototranzystor umieszczone są nad kołem zamachowym motoroweru, w jednym punkcie jest umieszczony odblask który powoduje...
Dokładnie mówiąc jest to bramka (lub inwerter) z wbudowanym przerzutnikiem Schmitta. Przerzutnik ten charakteryzuje się tym, że wartości napięć wejściowych przy których następują przełączenia są różne zależnie od kierunku zmian napięcia wejściowego. Jeżeli napięcie wejściowe rośnie to napięcie przełączania jest wyższe a jeżeli maleje to niższe. Różnica...
trzywejściowa NAND: dwie bramki na wejściu - jedno wejście z drugiej bramki podpinasz na stałe do sygnału logicznego "1". wyjścia z tych dwóch bramek podpinasz do trzeciej bramki. całość daje bramkę AND, trzeba teraz sygnał odwrócić, przy pomocy czwartej bramki - sygnał z trzeciej podpinasz do obu wejść czwartej. Trzeba kombinować (to jest łatwiejszy...
... i w przypadku błędu programowego przekroczył co najmniej pięciokrotnie dopuszczalny prąd wyjściowy bramki. Owszem, ale nie spowoduje to zlych nastepstw (jak np. przegrzanie), bo moc tracona bedzie rzedu 10 mW. Na wejsciu bedzie jedynie przekroczony poziom logicznego zera, co w tym wypadku nie ma znaczenia. Proszę poprawić pisownię! Robak
Witam Tabele prawdy do wszystkich bramek logicznych znajdziesz tutaj. Wystarczy trochę poszukać. Pozdrawiam.
Witam. Zrobiłem układ: Jest to moja pierwsza próba z bramkami logicznymi. Niestety po podaniu dowolnego sygnału na W1-W4 mam sygnał na 1, 2 i 3. Czy w schemacie mam błąd? Płytkę sprawdziłem kilka razy i nie znalazłem błędu w stosunku do schematu. Proszę o pomoc. Sławek_D
Witam. Translator pozwala na dopasowanie poziomów logicznych pomiędzy różnymi seriami układów cyfrowych lub z tej samej rodziny, ale pracujących z innymi napięciami zasilania. Zobacz: Pzdr.
Nie podałeś modelu telefonu, ale logiczniej jest, podłączyć przez WAN.
Chociaż dziś nikt jej nie używa, jest ona ogniwem w łańcuchu ewolucji elektroniki cyfrowej, łączącym bramkę logiczną z mikroprocesorem. Co to za czort? Weźmy na przykład bramkę AND. Ma ona dwa wejścia, jedno wyjście i koniec. Bramka AND jest tylko bramką AND i niczym więcej. Tak samo bramki OR, NAND, NOR, EXOR, EXNOR pełnią tylko jedną funkcję. Budując...
Pięćdziesiąt lat temu powstał pierwszy programowalny układ logiczny do zastosowań komercyjnych, a dostępne dziś części pozwalają inżynierom przekraczać nowe granice technologiczne w wielu branżach. Mark Patrick, Mouser Electronics FPGA ( field-programmable gate array – bezpośrednio programowalne macierze bramek) i inne programowalne układy logiczne...
Witam, bramka różnicy symetrycznej ALBO --> Ex-OR (Exlusive-Or) realizuje funkcję logiczną F(X, Y) dwóch zmiennych logicznych X i Y według zależności: F(X, Y) = X• Y + X •Y (negacja -> podkreślenie ), czyli według poniższej tablicy prawdy: X Y | F(X, Y) 0 0 | 0 0 1 | 1 1 0 | 1 1 1 | 0 Lub dla dwóch wektorów zmiennych logicznych i wtedy wynikiem...
Wzrost zastosowania sterowników silników, inteligentnych sieci przesyłowych i technologii inteligentnego domu, a także zwiększone zapotrzebowanie na urządzenia wysokiego napięcia, przyczyniły się do wzrostu światowego rynku sterowników bramek tranzystorów MOSFET i modułów IGBT mocy. Kompletny system sterowania silnikiem elektrycznym obejmuje zasilacz...
Ze względu na swoje wyjątkowe możliwości implementacji całkowicie optycznych bramek logicznych, półprzewodnikowe wzmacniacze optyczne z kropkami kwantowymi (QD-SOA) mogą pomóc w radzeniu sobie z ogromną pojemnością informacji w nowoczesnych sieciach telekomunikacyjnych. Profesor Li Wei i docent Amer Kotb z Instytutu Optyki, Mechaniki Precyzyjnej i...
Należy wybrać jedno! a) uniwersalny 8-bitowy sumator prefiksowy (PPA) dla kodu NB i U2 (dodawanie i odejmowanie) w strukturze Ladnera_Fischera lub Hana-Carsona, b) czterocyfrowy uniwersalny sumator dziesitny – cyfry dziesitne zakodowane w kodzie +3, c) sześciobitowy układ mnożący kodu U2 wg algorytmu Bootha-McSorleya, d) szeciobitowy układ dzielenia...
Próbuję zrobić miernik fazy, gdzie na wyjściu jest bramka exor i z wyjścia tej bramki wynik podawany jest na miernik uśredniający. Problem w tym, że miernik ten jest analogowy i muszę mieć układ zerowania oraz kalibracji. Wiem, że można do tego użyć bramek open colecotr albo bramek trójstanowych, ale jakoś nie potrafię tego zaprojektować i nie widzę...
W artykule opublikowanym na łamach czasopisma „Materials Today”, europejscy naukowcy zamieścili wyniki badań, w których opisali jednostkę logiczną zbudowaną z żywych form śluzowców (slime mould). W swoim tekście wyrazili również przypuszczenie, że badania mogą stać się podstawą do stworzenia w przyszłości czujników lub nawet komputerów...
Witam serdecznie. Nie mogę poradzić sobie z zadaniem o następującej treści: Zadanie 1.1. Zaimplementować następującą funkcję logiczną (narysować schemat logiczny): (Negację oznaczę poprzez podkreślenie) f (a,b,c,d) =(a + b + c) * (a + c + d) * (a + d ) * b wykorzystując tylko bramki NAND. Założyć, że są dostępne zarówno zmienne, jak również...
Witam! W ramach projektu musze zrealizowac probnik stanow logicznych z pamiecia. I o ile zaprojektowanie czesci cyfrowej nie stanowilo wiekszego problemu, to mecze sie z czescia analogowa. Powinna ona odczytywac stany logiczne standardu TTL (zasilanie 5V) i CMOS (zasilanie 3-18V). Powinna rowniez sygnalizowac stan wysokiej impedancji. Jak dotad, najlepszym...
Witam! Warto też pamiętać o tym, że w projektowanym układzie można zastosować jako negatory (NOT) niewykorzystane bramki wielowejściowe z funkcjami logicznymi inwertowanymi (NAND, NOR). Pozostawiamy jedno wolne wejscie dla funkcji NOT, a pozostałe, niepotrzebne wejścia tych bramek łączymy do masy dla NOR (czyli "0" logiczne na niewykorzystane wejścia)...
A ma to być prosty układ sterowania przekaznikiem w zaleznosci od sygnałów wejsciowych. Na szybko stworzyłem układ wg schematu poniżej. Zasada działania jest taka: przekaznik sterowany przez R2-Q2 jest normalnie zwarty (Led Alarm nie swieci). Na wyjsciu bramki U1, gdy na wejsciach ma stany wysokie, istnieje logiczne "0", Q1 jest zamkniety i nie wpływa...
Witam, pytanie może z kosmosu, ale może mi ktoś pomoże, muszę w telewizorze Yountchi 9313B wymienic tyrystor 2N6401 i bramke logiczną, z tego co wiem sterującą tym tyrystorem, lecz nie wiem jaką?? Telewizor miał dwie usterki, elektronik naprawił tą główną (telewizor się nie właczał tylko piszczał, wymienił chyba jakiś stabilizator lub tranzystor), a...
Pomiar TTL - trochę teorii: Poziomy napięcia zamykają się wprzedziale 0 - 5V. LOW (logiczne "0") to napięcie 0V .a stan HIGH (logiczna "1") to napięcie 5V. Ponieważ w praktyce nie ma tak idealnie standard określa, że logiczne "0"(LOW) zawiera się w przedziale napięć 0 - 0,8V a logiczna "1"(HIGH) w przedziale 2,7 - 5V. Przedział napięć 0,8 - 2,7V jest...
Dzień dobry Proszę o pomoc w związku z problemem z bramkami logicznymi. Podany układ mam zbudować z samych bramek NAND bądź NOR wykorzystując przy tym jak najmniejszą ilość bramek. Proszę o sprawdzenie czy podane na zdjęciu trzy układy są zbudowane prawidłowo.
Rozumiem, że założeniem ma być zbudowanie przerzutnika Flip-Flop na dwu wejściowych bramkach NAND. Tak bez obrazy kolego Autorze (cześć chłopaku :) ) - ale ja przynajmniej mam parę istotnych uwag. 1. Schematów ideowych tak się nie rysuje, bo to pomieszanie z poplątaniem i jeden wielki chaos. Jak kolega może, to niech to porządnie rozrysuje bezpośrednio...
Raz w życiu trafił mi się "logicznie sprawny", a technicznie uszkodzony układ UCY 7430 z wczesnej serii. Miał on poważny defekt produkcyjny - jedno z wejść bramki pobierało taki prąd, że w testach kostka się niemal gotowała, a wkładka aparatowa 100mA została przepalona. Po wylutowaniu i przetestowaniu na zewnętrznym stanowisku, bramka funkcjonowała...
Witam. Piszę jako młody hobbysta elektroniki. Ostatnio natknąłem się na ciekawe zadanie, aby zaprojektować układ o n wejściach A1-An oraz jednym wyjściu Y. Układ ma ustawić 1 logiczną na wyjściu Y wtedy i tylko wtedy, gdy liczba wejść, na którą podano 1 logiczną, jest podzielna przez 2. Łatwo można wywnioskować, iż dany układ ma wykrywać dodatnią ilość...
Warto jeszcze wspomnieć o tym, że nie można przełączać w takim układzie napięć o zbyt dużych wartościach, pamiętając o pojemności wewnętrznej MOSFET'a. Zbyt duża wartość prądu wpływającego do wyjścia bramki logicznej może spowodować jej uszkodzenie. Innym problemem zwiazanym z pojemnościami polowego tranzystora może być prędkość przełączania(czas potrzebny...
Witam, Mam za zadanie napisać jak zrealizować symulacje uszkodzeń na bramkach NAND. Chodzi mi o konkrety, czyli np.: jeżeli zewrzemy wyjście i nie podepniemy wejść to co się będzie dziać i jak to pomierzyć (potrzebuje schematy z podpiętymi przyrządami). to jakaś sztuka dla sztuki ... :D a na dodatek, by to zrealizować potrzeba bardzo dokładnej wiedzy...
jeszcze nie spotkałem programu, który na podst. siatki siatka Karnaugha symulował układ ale na podstawie takiej siatki można złożyć układ odpowiadający tej siatce z bramek logicznych. A takich programów potrafiących analizować stany logiczne na podstawie sieci bramek jest kilka: Multisim czy jego wcześniejsza wersja Electronics Workbench 4 lub 5 CircuitMaker...
Zmontowałem niedawno układzik, którego schemat znajduje się z w załączniku. Krótki opis zasady działania: Komparatory w zależności od wartości napięć na wejściach mają wystawiać na wyjścia stano 1 lub 0. I to jest podawane na wejścia przerzutników RS utworzonych na bramkach NAND ( 74LS00). Z jednego przerzutnika jest brana wartość Q z drugiego /Q i...
Dobrzy ludzie pomóżcie, potrzebuje do projektu w Xilinxie wstawić układ obliczający 16 bitowy kod CRC-CCITT (równanie x^16 + x^12 + x^5 + 1) dla danej ramki. Jako, że we wszystkich źródłach do jakich dotarłem mówią, że schemat logiczny dla obliczeń CRC jest prosty, postanowiłem użyć właśnie tej metody. Jak się okazuje wszędzie tak mówią i chyba dochodzą...
Witam forumowiczów, potrzebuję bramkę logiczną NOT zasilaną napięciem 12 V potrzebuje ją do samochodu.. i mam 2 pytania *czy duży jest pobór mocy takiej bramki? *czy zna ktoś symbol/oznaczenie takiej brami logicznej? - byłem dziś w elektronicznym i gościu powiedział że mam mu podać konkretny symbol bo on ma tego mnóstwo i nie wie jaka jest na 12 V może...
Po przecięciu promienia świetlnego następuje uruchomienie tyrystora. Jako diodę proponował bym jakąś laserową, ale na zwykłej także możesz spróbować. Rezystorem X regulujesz moment, gdy bramka się przesterowuje. Czyli, im rezystor ma mniej Ω, tym potrzeba więcej światła na fototranzystorze. Możesz wstawić potencjometr jakieś 22k i nim sobie doregulować....
Który z zapisów jest prostsz t y? abcde+abcfg czy abc(de+fg) ??? W szkole zawsze mnie uczyli, że trzeba jak najbardziej uprościć, czyli lepszy jest ten abc(de+fg) ale to kompletna bzdura bo dla tego układu: abcde+abcfg potrzeba 2 bramek AND i 1 OR oraz w sumie 13 ścieżek w obwodzie drukowanym, a dla tego abc(de+fg) potrzeba 4 bramek AND i 1 OR oraz...
witam w mojej głowie zrodził się pomysł stworzenia najprostszego próbnika stanów logicznych na dwóch bramkach XNOR. Pytanie brzmi: jaki układ scalony zawiera je w sobie? Ewentualnie z jakich innych bramek logicznych można je zrobić? Szukałem wszędzie, lecz nic nke znalazłem
Co pewnie było do przewidzenia- zagiąłeś mnie :D. Otóż pomiary wychodzą następująco:nie wszystkie są na potencjale masy. Multimetr wskazuje odpowiednio 4.88v i okrągłe zero. Interesujące mnie sygnały czyli Step i Direction, jak i Motor_Enable_A pokazują 0. Co ciekawe, Drive Select A 4.88. Wracamy zatem do pierwszego pytania: o jakiej wartości wykorzystać...
Witam, konstruuje ściemniacz ledów w oparciu o układ TLC5940, na wyjściu mam logiczne 0 gdy led ma się świecić lub nie określony gdy led ma się nie świecić. Ledy są na 12V steruje nimi tranzystorem mosfet typu N. Wiec żeby mosfet zaświecil leda musi dostać napięcie. Rozwiązaniem jakie zastosowałem to bramka logiczna NOT z pullupem na wejściu. Szukam...
Witam, krótko: Algebra Boole'a i Prawo de Morgana (trzynaście zasadniczych twierdzeń i dwie postacie P. de M.), oraz do dyspozycji funktory logicznie pełnie , czyli albo elementarne; OR, AND, NOT, albo złożone NAND, czy NOR, a wtedy każdy logiczny układ kombinacyjny można zrealizować. ... Pozdrawiam Jeżeli kolega który pyta będzie metodą prób i błędów...
Witam, no i właśnie takich niekonwencjonalnych rozwiązań wymaga się od studentów :D to kto to, i na jakiej Uczelni? Napisz mi via PW. ale nadal po nocach spać nie moge przez to co znalazłem w tym PDF'ie str Przecież to zwyczajna praktyka inżynierska w projektowaniu automatów kombinacyjnych (skończonych), że adoptuje się do tego celu multi- i demulti-...
Witam! Podaję w załączniku schemat rejestru, który chciałbym zrobić (proszę nie pytać po co, po prostu jest mi potrzebny). Zamiast bramek AND chcę użyć bramek trójstanowych i zamiast przerzutników R/S użyć dekodery. Chcę użyć następujących układów: 74HC273N - przerzutnik D oraz 74HC244N - bramka trójstanowa. Proszę o pomoc.
Nie potrzebnie odwracasz sygnał d dwoma inwerterami, wystarczy jeden wspólny dla obu bramek wejściowych. Układ też możesz zrealizować na 3 bramkach 3-wejściowych (układ 74LS10) i inwerterze (74LS04 lub jakiejś wolnej bramki z negacją z innego układu) Można też całość zrealizować na jednym układzie scalonym, multiplekserze 8-wejściowym 74LS151, co zmniejsza...
Witam Zrobiłem prosty stroboskop oparty na NE555 i diodach LED. Chciałbym, aby generowane przez układ impulsy, które zapalają diody, powodowały zmianę wartości logicznych na pinie portu LPT. Jednak zmiana wartości pinu odbywa się przez zwarcie tego pinu z masą gniazda i nie do końca wiem, jak mój układ miałby tego dokonać. Próbuję teraz z tyrystorem,...
Witam. Potrzebował bym małej porady. Mam licznik co liczy od 0 do 9. Gdy ma wartość 0 czuli na nóżkach A; B; C; D; mamy wartości 0; 0; 0; 0; (dokładniej jest to napięcie 0,01V - 0,03V). I chciałbym zastosować kolejny licznik gdzie po wyświetleniu zera ma zliczyć na 2 liczniku. Do tego potrzebna mi jest bramka logiczna AND z czterema wejściami. Tylko...
Obecnie mamy dostępnych wiele rodzajów układów CMOS/TTL - najpopularniejsze to LS, HC, HCT, i wiele innych. Chciałbym pokrótce przybliżyć podstawowe właściwości różnych typów układów scalonych. Zacznijmy od najbardziej podstawowej rodziny - TTL. Układy TTL są wykonane z użyciem wyłącznie tranzystorów bipolarnych, przystosowane do zasilania napięciem...
Jak widać, piny 5 (VCC) i 3 (GND) w przypadku 74V1G126 są nie podłączone. To znaczy, że zasilanie tych bramek jest niepotrzebne? Jeśli nie to po co w ogóle one jest? Błąd logiczny, nie widać widać że jest, to nie to samo co widać że nie ma :). Ten układ jest dowodem, na to że ukrywania pinów zasilania, potrafi przynieść więcej szkód, niż korzyści....
Krótka odpowiedź na pytanie w temacie wątku: nie da się w normalny sposób. Diagram sekwencji opisuje sekwencję kroków przedzielonych tranzycjami, tranzycje reprezentują wartości logiczne (nazwy pojedynczych zmiennych albo funkcje pisane w jakimś innym języku, który ma operacje logiczne). Diagram sekwencji nie służy do realizacji funkcji logicznych....
Witam, Może mi ktoś pomóc wyjaśnić poszczególne stany logiczne w przerzutniku typu RS z dwiema bramkami typu NOR . Czytałem i czytałem o nich dużo, ale nadal nie wiem z czego poszczególne stany logiczne wynikają. Proszę o wyjaśnienie najlepiej dla każdego przypadku z tabeli. Może pomożecie mi w końcu to załapać :) Z góry dzięki.
Sieci LPWAN (low power wide area network) takie jak LoRaWAN zapewniają energooszczędną łączność na duże odległości, dla urządzeń IoT (Internet of Things). Firma zarejestrowanej w TTN może przesyłać bezprzewodowo dane z urządzeń z transceiverem LoRaWAN, pracującym w paśmie ISM 868MHz. Projekt TTN to jeden z wielu możliwości wykorzystania komunikacji...
Dobry wieczór! Szukam modułów logicznych 24VDC w postaci prostych bramek typu AND, NAND, OR itp. w postaci złączek lub innych elementów do montażu na szynę DIN. Czy coś takiego jest dostępne na rynku oprócz strasznie drogiego Weidmueller (%5b8184040000%5d)&page=Product ? Aktualnie potrzebujemy połączyć szeregowo 4 czujniki indukcyjne NC tak aby działały...
- Bramki z wejściem Schmitta to najprostsze, jednobitowe przetworniki analogowo-cyfrowe. Są stosowane kiedy sygnał wejściowy jest analogowy, cyfrowy odkształcony (regeneracja sygnału) lub zaszumiony (zarówno analogowy jak i cyfrowy). Histereza zapobiega ciągłemu przełączaniu bramki w obszarze wejściowego napięcia wahającego się (niestabilnego) - Bramki...
Mógłby mi ktoś wytłumaczyć w jaki sposób z bramek nand zbudować bramkę nor? Na egzaminie zostałem spytany z jakich bramek logicznych możliwe jest zbudowanie dowolnego układu, odpowiedziałem że z bramek nand i nor. I zapytano mnie w jaki sposób z bramek nand można zbudować bramke nor. Proszę o pomoc, bardzo tego potrzebuje :cry:
Witam serdecznie, Obciążalność bramki NAND TTL, to z definicji maksymalna ilość innych bramek, jaką można podłączyć na wyjściu tej jednej, aby stan logiczny na jej wyjściu nie zmienił się. Moje pytania: 1. Jak wyznaczyć obciążalność bramki NAND TTL z charakterystyk (wykresów) (których ch-k: WE/WY0/WY1/PRZE?) bramki? 2. Który parametr służy jako kryterium...
Witam. Jeśli znasz działanie bramek to dobrze. Do czego służą? Buduje się na nich układy logiczne które dają na wyjściu odpowiedź zależną od stanu wejść. Np. chcesz zrobić prosty alarm z kontaktronami w oknach. Gdy okna są po zamykane to kontaktrony są zwarte i na wejścia bramki jest podane 1, a na wyjściu jest 0. Gdy otworzysz chociażby jedno okno...
Przetłumaczyłem ci trochę slajdów na resztę nie mam czasu... 1) CPLD vS FPGA 2) slajd to akronimy moim zdaniem ie powinno się tego tłumaczyć ;) CPLD-> złożone programowalne układy elektroniczne FPGA-> bezpośrednio programowalna macierz bramek 3) Co one mogą? * są to układy reprogramowalne (wielokrotnie możesz je programować, przeprogramować) * Konstruktorzy...
Witam, proszę o pomoc w następującym problemie: z bramki MaxComa korzystają rodzice od około 5 lat i wszystko działało w miarę* dobrze. Od wczoraj jednak telefon podłączony do bramki dzwoni co około 4 minuty. Numer dzwoniącego wyświetla się zawsze jako 1101. Po podniesieniu słuchawki jest cisza. Jest to strasznie denerwujące. Dla testów, zmieniłem hasło...
Słuchajcie, jest bardzo późno a mi się już na łeb rzuciło, ale mam jeszcze jedno pytanie do elektroników. Załóżmy że mamy dwie bramki wykonane w strukturze CMOS i załóżmy że wyjścia na tych bramkach są takie same logicznie (czyli 0 i 0 albo 1 i 1). Czy nie uszkodzą się te bramki jeśli właśnie w tej konfiguracji połączymy je ze sobą wyjściami? Drugie...
Proces produkcji półprzewodników z bramkami dookólnymi (pokroju gate-all-around (GAA)), znany również jako technologia tranzystorów polowych typu GAA-FET, pokonuje ograniczenia wydajności techniki FinFET, zmniejszając poziom napięcia zasilania i zwielokrotniając sprawność układu, dzięki wzmocnieniu w możliwościach prądowych sterowania. Krótko mówiąc,...
założenie uniwersalny tester TTL/CMOS musi zmieścić się w pudełku po przekaźniku RM83. Schemat pobrałem z testera który mi zostawił mój poprzednik ale to była pajęczynka wielkości połowy pilota. Zalety układu prostota, nie potrzebuje baterii , bez żadnych przeróbek obsługuje TTL i CMOS wada trzeba zasilanie wziąć z badanego układu czyli połączenie trójprzewodowe...
aczkolwiek nie wiem czy ktos to produkuje chocby ze względów praktycznych (normalizacja w produkcji) produkują dlatego właśnie napisałem poprzedniego posta, w produkcji są od 1998 roku, ale w Polsce nie cieszą sie popularością. są też takie pojedyncze bramki mogące spełniać różnie funkcja w zależności (not, nand, and, or, or z jednym wejściem zanegowanym)...
TAk jak w temacie. Jakim maks. prąd może mi dać bramka (np. NOT) serii HC. Chce wysterować transoptor 6N137 bezpośrednio z MAX'a 485, ale niestety nie mogę teo zrobić, bo minimalny prąd potrzebny do wysterowania 6N137 to 5 mA (a gwarantowany to ponad 6 mA) a MAX daje maksymalnie 4mA. Moge to zrobić za pomocą jakiegoś tranzystora, ale wtedy i tak będę...
luki2604 Wjednym z poprzednich wątków napisałeś: wszystko jak wyzej, poza opornikiem 47k / chwilowy brak Razz / No i lipa. Nie dziala... dioda swieci sie caly czas... przy stacyjce ON i OFF wciaz sie swieci... Ten opornik (47k) jest dość ważny. Po wylączeniu stacyjki wymusza on na wejsciach bramki "o" logiczne. Pozostawienie wejscia "wiszącego w powietrzu"...
Nie ma większego znaczenia do jakiego poziomu logicznego podepniesz wejścia. Ważne by były podpięte do takiego poziomu który się nie zmienia i nie jest narażony na zakłócenia które by go mogły zmienić. Bramka TTL najwięcej mocy pobiera w trakcie przełączania i jeżeli tylko wyeliminujesz taką ewentualność to pomiary powinny Ci się udać.
&iloczyn logiczny | suma logiczna a nie jest to czasem iloczyn i suma bitowa? wedlug mnie to: && - iloczyn logiczny || - suma logiczna bool NOR(bool noga1,bool noga2) { return !(noga1 || noga2); } przemoslupsk - to jest funkcja realizujaca zadanie bramki nor, czyli dokladnie NOR to funkcja przyjmujaca dwa argumenty: noga1...
witam potrzebuje sprawozdania z : Badanie bramek logicznych TTL i CMOS (rodzaje bramek ,tablice prawdy,poziomy napięc odpowiadające stanowi 1 i 0 logicz. parametry bramek , bramki szybkie różnice między układami TTL i CMOS dziekuje z góry za pomoc
Poniżej załączam ci wyjściowe układy, które po syntezie dają taki schemat jak powyżej. Co do bramek NOR-3, a NOR-2, to wystarczy przeanalizować tabele przejść takiego elementu, aby wiedzieć, że jeżeli chcesz z bramki NOR-3 zrobić NOR-2, to jedno wejście zwierane jest do masy. W drugą stronę to też działa, więc nie widzę przeszkód w zmianie bramki NOR-2...
Witam. Każdą bramkę logiczną można zrealizować na wiele sposobów. Oczywiście dostępne na rynku w scalakach są realizowane w technice TTL oraz CMOS, rzadziej NMOS. Jednak kiedyś realizowało się je w inny technikach: DL, RTL, DCTL. I właśnie technika DL, to bramki na diodach. W załączniku bramka OR w technice DL.
Witam, Spotkalem sie z takim oto pytaniem/zadaniem: "Za pomoca jakiej (lub jakich) bramek logicznych da się zrealizowac wszystkie pozostałe bramki jedno- i dwu- wejściowe?" Zna ktos odp. i umialby prosto pokazac sposob rozumowania? Moze jakies wskazowki? Pozdrawiam.
Witam.. chciałbym się dowiedzieć jaki numer mają układy scalone z bramką NOR ośmiowejściową, oraz z bramką AND pięciowejściową.. nie mogę nigdzie znaleźć tego w sieci.. Proszę o pomoc:D Witam Ośmiowejściowa NOR to 4078 Z pięciowejściową AND nie spotkałem się ale można ją zrobiś przecież na bazie 4073 (3 trzywejściowe bramki AND). Z iloczynem logicznym...
Witam. Projektuje program do automatycznego rysowania schematu na podstawie opisu. Interesuje mnie następujący problem, w jakich normach znajduje się opis symboli graficznych bramek logicznych (AND,OR, etc). Interesuje mnie wariant opisany jako "Distinctive shape" (patrz ), czyli takie bramki z łukami i pół-okręgami. Udało mi się znaleźć jedynie normy...
Witam, Witam, B) Zrealizuj powyższe zadanie korzystając jedynie z dwuwejściowych bramek NAND. Eeee.... przeglądałem książki które mam, ale nic na temat takiej realizacji nie ma - jak należy przerabiać układ zgodnie z takim zaleceniem? Jak przerabiać na inne ilości wejść? To przecież proste... :!: ... narysowany przez Ciebie schemat z bramkami trójwejściowymi...
Witam! Mam taki problem. Chciałem sterowac bramka nand za pomocą fototranzystora. Dokładniej chodzi mi o zmianę stanu logicznego na wyjściu bramki przy oświetleniu fototranzystora. Narysowałem coś takiego: Tranzystory PNP to dalsza część całości. I moje pytanie jest takie: jeżeli fototranzystory nie bedą oświetlone to czy na wyjściu bramki będzie "1"...
Nurtuje mnie takie pytanie: załóżmy, ze mamy jakas bramke logiczna CMOS. Czy do wyjscia takiej bramki mozemy podlaczyc rownoczesnie diode LED (poprzez tranzystor unipolarny) oraz wejscie innej bramki CMOS? Czy to wejscie innej bramki bedzie "rozpoznawac" stan L oraz H? Nigdzie nie moge znalezc odpowiedzi na to, a wydaje mi sie, ze kiedys trafilem gdzies...
czy to się dotyczy tylko pinów wejściowych, czy tak samo mogę "wymusić" stan H na pinach D0-D7 ?? To zalezy od ustawionego trybu pracy LPT (SPP, ECP, EEP). Jesli ustawiony jest tryb SPP, to niczego nie wymusisz, a jseli sie uprzesz , co najwyzej uszkodzisz bufor wyjsciowy LPT. Historycznie, LPT byl zaprojektowany wylacznie na tryb SPP, znaczy linie...
Ten Analizator Stanów Logicznych używa pojedynczego układu scalonego CMOS i ukazuje 3 stany logiczne, wysoki, niski i impulsowy. Na dodatek, jeśli stan nie jest ani wysoki, ani niski (wysoki poziom impedancji trzech wyjściowych logicznych obwodów), wtedy diody LED nie będą się świecić. Zastosowanie układu CMOS umożliwia testowanie obwodów logicznych...
Witam. Dość długo szukałem na forum i niestety nie udało mi się znaleźć rozwiązania mojego problemu. Od początku: Wykonałem projekt sterownika silnika DC w Eagl'u sterowanego mostkiem H, płytkę wytrawiłem, zmontowałem i układ działa lecz nie do końca. Problem polega na tym że po zbliżeniu do niego ręki lub postawieniu na dywanie silnik zaczyna się sam...
Kolego aklip0, rolą tego forum jest podawanie wędek nie ryb, szczególnie w przypadku kiedy pytanie zadaje ktoś mający ambicję czegoś się nauczyć. Bo nauka to głównie praca własna, nikt Ci wiedzy łopatą do głowy nie nasypie. Kolega mickpr, podał ci linka do strony z opisem bramek logicznych. Skoro, jak powiadasz, chcesz się czegoś nauczyć to powinieneś...
Mam problem z bramkami w Psice. Kazano mi zrobić w nim symulację wszystkich podstawowych bramek logicznych tak y ładnie było widać charakterystykę. Więc próbuję i nic mi z tego nie wychodzi. Podłączam DSTM do bramki 7400 i na wyjście daję masę ale i tak nic nie potrafię dalej zrobić.
Witam Masz kilka błędów w tym schemacie, omówię je odnosząc się do rysunku poniżej: 1. Co to w ogóle jest? Albo zwierasz X1 z VCC albo zwierasz X1 z masą? To wywali Ci od razu całą symulację. Wstaw tam po prostu przełącznik, w rysunku na końcu odpowiedzi masz pokazane jak to zrobić 2. W równaniu wychodzi Ci bramka XOR, a na schemacie wstawiasz XNOR,...
Specjalnie soli takie ceny dla marketingowców którzy uważają się za wielkich konstruktorów/ producentów typu kopiuj sprzedaj. A czym innym jest ten temat jak nie mętną marketingową pustą gadaniną, brak konkretów, brak wymagań konstrukcyjnych, wybrzydzanie o brzmieniu tak wielu (aż 2) wzmacniaczy operacyjnych, tylko jakieś zachwyty nad genialnym autorem...
Bramka ma na wejściach i wyjściach diody zabezpieczające podłączone do masy i zasilania, jesli odłączysz zasilanie i podasz stan wysoki na wejście lub wyjscie prąd z tego pinu popłynie również do zasilania bramki. Przy takim pasożytniczym zasilaniu bramka może trochę działać, ale nie musi być to poprawne działanie. Po wyłączeniu zasilania głównego,...
Witam. Dany jest układ logiczny z różnymi bramkami. Zadaniem jest narysowanie odpowiedzi tych bramek. W Internecie jest pięknie wyjaśnione czym jest zjawisko hazardu, jak go eliminować poprzez tablice karnough, ale szukając w jaki sposób narysować odpowiedzi bramek nic sensownego nie wyskakuje. Czy może ktoś pomóc ? Chcę się nauczyć jak to się robi...
Witam, mam 2 zadania z którymi nie potrafię sobie poradzić.. a mianowicie: 1. W jaki sposób z bramek NAND zbudować element pamiętający? Narysuj schemat i opisz działanie układu w formie tabeli prawdy. 2. Dowolną operację logiczną lub arytmetyczną na liczbach binarnych można zapisać w postaci: a. Iloczynu sum logicznych b. Różnicy symetrycznej iloczynów...
Opiszę cała sytuacje, jest sobie dron, który ma wadę fabryczną wada owa polega na tym ze ESC od silników przyjmuje sygnały PWM w logice 5V, a "kostka" sterująca może wycisnąć tylko PWM w logice 3,3V. W firmware "kostki" drona jest patch który w jakiś cudowny/magiczny sposób sobie radzi z tym problemem, z tym ze od pewnej wersji softu patch nie jest...
Przepraszam, pomyliłem się. Dla D, stan wejść c i d jest bez znaczenia. D = 1 tylko dla e = 1 oraz a = 0 i b = 0. Błąd masz na schemacie. Na końcu linii D powinna być bramka AND, a Ty wstawiłeś OR, przez co masz równanie: D = e + !(a + b) = e + (!a x !b) Zamień bramkę na właściwą i będzie działać :)
Witam szanowne Koleżanki i Kolegów. Czy zrealizować funkcję używając bramek NAND lub NOR: f(a,b,c)= Π[1,3,6,(0)] a zrealizować funkcję używając bramek NAND lub NOR: f(c,b,a)= Π[1,3,6,(0)] to zupełnie dwa inne sposoby liczenia? czy a, b, c mogą być w dowolnej kolejności?
ponieważ nie studiuję elektroniki ale na studiach kazali nam ten przedmiot zdać To pewnie Teoria Układów Logicznych, na informatyce, lub podobnym wydziale. Masz jakieś podstawy ? Jakby co, poczytaj trochę o kombinacyjnych układach logicznych. To w sumie proste, taka trochę bardziej rozbudowana matematyka z liceum. Przyda się, nawet jak ktoś tu narysuje...
Odpowiedziałem na hipotezę o uszkodzonym porcie. Także uważam, że to z bramką jest coś nie tak. Przekopałem się kilkukrotnie przez instrukcję bramki, ale nie znalazłem funkcji powrotu do ustawień fabrycznych. Na bramce, pod żółtą naklejką z wykrzyknikiem jest otwór, w nim przycisk. Przytrzymanie go przez chwilę zresetowało ją, ale nie zmieniło jej działania....
Weź sobie jakąś bramkę odwracającą (NOT, NAND), połącz jedną/trzy/pięć (zależnie od szybkości posiadanego oscyloskopu/mirenika częsotliwośći) kaskadowo jedna za drugą, podgrzewaj ukłąd hot-airem i obserwuj jak zmienia się częstotliwość otrzymanego generatora. Z jednej strony większa temperaturaa=niższe napięcie otwarcia złącza p-n tranzystora (a więc...
Czesc, Zacznij od zrobienia tabeli prawdy, a nastepnie zrób funkcje logiczne: A. B. A'. B' 0. 0. 0. 0 0. 1. 0. 1. 1. 0. 1. 0 1. 1. 0. 0. Czyli: A' = A * /b I analogicznie dla B. Narysowanie bramek pozostawiam Tobie.
co to inwerter? Inwerter, nazywany również bramką NOT, to układ logiczny, który realizuje funkcję negacji sygnału wejściowego. Innymi słowy, inwerter zmienia stan logiczny sygnału wejściowego na przeciwny. W przypadku układów cyfrowych, gdy na wejściu mamy stan „1” (wysokie napięcie, np. 5 V), na wyjściu uzyskamy stan „0” (niskie napięcie, np. 0 V)...