Z tego co pamiętam są to błędy DRC (Design Rule Check). Sprawdź wszystkie zasady (Design Rules), a przede wszystkim Clearance.
No to już sam musisz wiedzieć jakie reguły i na jakie wartości poustawiać. Ta przykładowa o którą pytasz to będzie się nazywać jakoś tak "Track to KeepOutLayer clearance".
W obrębie "wąskich" ścieżek trzeba sobie zdefiniować nowy "ROOM" (Design ->Rooms) a następnie w regułach zdefiniować, że dla tego "roomu" ma obowiązywać inny odstęp (Clearance) i wtedy nie będziesz miał błędów. Polecenie się nazywa "WithinRoom(nazwa ROOM'a) -> wpisujesz w polu Full Query nowej reguły Clearance. Popróbuj a jak nie wyjdzie to napisz....
Ad1) Można w "Rulsach" ustawić, że odstęp od każdej przelotki ma wynosić 0 milsów Design Rules -> Electrical->Clearance (Nowa reguła np. Clearance_1) i wpis w Full Query - (IsVia AND InNet('GND')) i odstęp ustawiony na 0 milsów Ad4) a) Taki obszar umieszcza się na Top Solder oczywiście jeżeli ścieżka jest na warstwie Top b) Tak c) Hmm gdyby rysować...
Już opisuje Pierwsza reguła Clearance InRegionRelative(45,70,127,97) Priorytet1 0mm Druga reguła Clearance All Priorytet2 0.5mm Działanie takie jak opisałem w poście wyżej.
Dodaj nową regułę Clearance, nazwij ją jak sobie chcesz. Pierwszy obiekt: InNamedPolygon('Tu_wstaw_nazwe_swojego_p... Drugi obiekt: All I ustawiasz potem minimum clearance wg uznania. Przechodzisz na warstwę na której jest polygon, klikasz na niego 2x, na pytanie "Rebuild Polygon" odpowiadasz Yes i gotowe. Co do sposobu generacji plików gerbera polecam...
Teoretycznie tworzysz nowy rules, w ten sposób: A praktycznie to mi w ogóle to nie działa.. ;] ale może u Ciebie będzie.. PS. Ktoś mi powie co zepsułam, że niezaleznie od tych ustawien, naruszenie jest dopiero jak pady są za blisko (działa electrical clearance, component clearance jest jakby ignorowany)..?
Musisz zdefiniować regułę w grupie "Clearance" dla pierwszego obiektu jako IsText, dla drugiego Any (bądź odpowiedni dla twojego projektu dla warstwy / polygonu etc.) z wartością parametru Minimum Clearance 0. Wtedy polygon plane połączy się z textem i nie będzie efektu jak na lewym zdjęciu.
Dzień dobry. Kilka razy trafiłem na pewien problem z kształtem elementu i jak do tej pory po prostu go "jakoś tam" obchodziłem, ale w końcu chciałbym wiedzieć, jak zrobić to dobrze. A chodzi o kształt elementu inny niż prostokąt. Tworzę sobie nowy komponent w bibliotece i ma on dajmy na to kształt trójkąta z padami w rogach - czyli trzy kreski i trzy...
Allw short circuts jest wyłączone. W jednym układzie clearance jest ustawione na 8 mils, a na pozostałych elementach jest 10 mils. W preferencjach jest ustawiona opcja automatically remove loops.
Pytanie poprzednie bez odpowiedzi ale trudno :) Kolejny problem jest taki, ustawiam siec np VCC w gwiazde (starbust), co nalezy ustawic aby kolejne polaczenia sie nie przecinaly ? Teraz mam totalna sieczke, jedno polaczenie vcc idzie przez drugie laczy sie z trzecim itp ;) Probowalem zmienic clearance i same net only, ale wtedy nic nie chce sie zroutowac....
Witam wszystkich forowiczów ! Tworzę właśnie moją prace dyplomową i natknąłem się na mały problem. Chciałbym aby jedną z reguł w edytorze PCB było sprawdzanie odległości miedzy elementami na warstwie opisowej a przelotkami. Posiadam wersje 30 dniową Altium Designera Summer 09. Build 9.0.0.17654 P.S. Próbowałem modyfikować Silk to Silk Clearance, Slik...
1. Grubość ścieżek: próbowałem różnych, od 10mil az do 40 mil, choć generalnie staram sie trzymac 25mil. 2. Plytka jest jednowarstwowa, bo akurat taki laminat posiadam. 3. Na poczatku jedyna zmianą w regułach była grubość ścieżek, clearance, i wymuszenie jednej warstwy. Poźniej kombinowałem ze wszystkimi jakie wpadły mi w oko - efekt żaden. 4. Całość...
A przypadkiem nie ustawiłeś jakieś "dziwnej" reguły w grupie Clearance. Używasz wylewania ciągłych obszarów (solid) czy w starej wersji (hatched)?
Chcę w protelu nałożyć dwa komponenty na siebie tak aby zachodziły częściowo (albo nawet i całe ) na siebie. Rules->Placement->Component clearance constraint dodaje komponent o który mi chodzi i pole gap na np -1000mils - niestety juz przy zetknięciu się TopOverlay podświetla oba 'najechane' komponenty. Podobny sposób w Altium działa - jak to zrobić...
rozklapciocha wejdź sobie w pliku PCB w: Design -> Rules a tam musisz ponadawać odpowiednie reguły projektowe przede wszystkim: - Electrical / Clearance - Manufacturing / Silkscreen Over... - Manufacturing / Silk To Silk - Placement / ComponentClearance
Dopisz odpowiednio skonstruowaną regułę Component Clearance w regułach projektowych. [url=]Reguły w Altium
Rzeczywiście, to ta reguła. Miałem dodatkowo reguły w "Clearance" z warunkami "InPolygon", dlatego sama zmiana w "Polygon Connect" nie dawała efektu. Dzięki :-)
Witam, Jestem w trakcie projektowania płytki pod pewien układ. Regułę "Clearance" mam ustawioną na wartość 10 milsów. W urządzeniu wykorzystuję mikrokontroler w obudowie TQFP64 o rozstawie mniejszym niż 10 milsów. W związku z tym DRC zwraca błędy. Jak napisać nową regułę "Clearance" która uwzględni obudowę TQFP o rozstawie 0,52mm?
Altium powinien online sprawdzać naruszenia reguł, robi to również po zatwierdzeniu zmian w rulesach. Aby się dowiedzieć na czym dany błąd polega klikasz prawym myszy w zielonym miejscu i w menu kontekstowym masz violations. Lub, jak Kolega wspomniał robisz DRC (w toolsach) i wtedy masz wszystko ładnie zestawione. Twoj problem z clearancem elementów...
To nie rób reguł z IS a z IN (np incomponent('R1')) Druga sprawa to może spróbuj dodać regułę (zamiast kombinować z Second Obj) i ustaw priorytety. Niestety trzeba popróbować. Nie mam niestety Altium pod ręką. Mogę sprawdzić na jutro.
lepiej. powinno żyć. 1. bardzo brzydko wyszedles z pina 2 LMa.. 2. blizej! tą glupią diode! dlawik tez. 3. zauwaz ze (jak napisal nsvinc) przy złączu z napisem "out" te dwie sciezki sa bardzo blisko siebie. naprawde, po to altium jest tak zaawansowany, zeby ulatwial robote i zeby z tego korzystac. po to są rules'y zebys sie nie zastanawial na bieząco...
Oczywiście - [url=]Altium Designer (Protel) posiada takie możliwości. Podczas prowadzenia ścieżek możliwych jest kilka trybów m.in.: - Walkaround Obstacles - tryb ten nie pozwoli na naruszenie reguł projektowych (w szczególności clearance), - Push Obstacles - prowadzona ścieżka, pozwala przepchnąć przeszkody - czyli np. inne ścieżki z zachowaniem reguł....
Chyba się nie rozumiemy, chodzi o produkcję prototypów, przychodzi klient X przynosi 2 płytki w Protelu, klient Y przynosi 1 płytkę w Eagle, oraz klient Z który przynosi 5 płytek w KiCAD. Każdy klient chciałby jak najtaniej, więc firma producent wrzuca wszystkich na jedną kliszę i jedną formatkę a później rozcina. Bez problemu. Operator CAM stworzy...