Witam, postaram sie prosto to wyjasnic: - zobacz jak wygladaja w systemie dwojkowym te liczby szesnastkowe, przykladowo 0000h = 0000-0000-0000-0000 i 1FFFh = 1111-1111-1111-1000 a nastepny adres /liczba to 2000h = 0000-0000-0000-0100 wiec widac ze istotne dla calego obszaru 0000h-1FFFh sa bity A13 i wyzsze. Inaczej mowiac Gdy A13 = 0 A14=0 i A15=0 masz...
Witam. Dlaczego sygnał CS nie jest stanem ustalonym? Umieść większy schemat. Proponuje dokładać dekoder adresowy zbudowany na układzie np. 74*138. Pozdrawiam.
Ponieważ nie mam ani narzędzi ani pojęcia niezbędnych do zaprogramowania GAL-a zlecę wykonanie dekodera adresów 16-bitowej magistrali adresowej. Ma generować sygnały CS (zero logiczne) dla następujących zakresów adresów. $0000-$FFEF - CS1 $FFF0-$FFF3 - CS2 $FFF4-$FFF7 - CS3 $FFF8 - CS4 $FFF9 - CS5 $FFFA - CS6 $FFFB - CS7 $FFFC - CS8 $FFFD - CS9 $FFFE...
Jasne ze da się zrobić, PCMCIA jest odpowiednikiem złącza ISA (albo PCI w nowszej wersji), wystarczy podłączyć scalony usart, jakiś klon 16C550 i powinno działać. Trzeba jeszcze przemyśleć problem sterowania, ale wydaje mi się że PCMCIA ma już własny dekoder adresowy magistrali. Zastanawiam się tylko czy naprawde warto w tym dłubać, za 200zł można mieć...
Witam, mam pojutrze zaliczenie z przedmiotu Technika Mikroprocesorowa i musze się nauczyć projektować dekoder adresowy. Niestety elektronik ze mnie żaden i bardzo bym prosił o łopatologiczne wytłumaczenie mi tego zagadnienia :). Na zaliczeniu dostaniemy przykładową mapę pamięci: http://img514.imageshack.us/img514/8971/... polecenie jest takie:...
Działa działa, tylko moment : Widać, ze zmieniają sie bity 11,10 i 9. 11. wybieram jako wejscie proste, pozostałe jako zanegowane i wychodzi: ROM = A' * C RAM = A' * B * C' IO1 = A * B * C IO2 = A * B' * C IO3 = A * B' * C' Nie jest wyjaśnione skąd A,B,C i dlaczego niektóre są zanegowane.
No to ktoś nakombinował :D !!!!!! 1. Płytka bazowa - Procesor w standardowej konfiguracji z programem w pamięci zewnętrznej (U3). Zworką JP4 ustalasz czy ma wykonywać program z pamięci zewnętrznej czy wewnętrznej. Kiedy ustawisz na pamięć zewnętrzną powinieneś zworkę JP1 ustawić na adres 0000h aby procesor szukał programu na początku eprom'u. Istnieje...
Witam, Ponizej zamieszczam dekoder adresowy. Do '51 należy przyłączyć 14kB ROM i 20kB RAM. Założenie - dostępne układy 2 i 8kB. Chodzi o kwestie dekodera na bramkach itp. więc układy GAL i podobne odpadają. Czy układ jest poprwny :?: lub ewentualnie jaka jest recepta (metoda) na budowę tego typu układów :?:
Wszystko dobre sugestie, i na tapecie przynajmniej u mnie. Jeszcze słówko co do dekodera... nie wszystkie peryferia IO mają tylko jeden adres. Np. 82C55 używa 4 adresów, także dekoder uwzględniający adresy od A2 w górę jak obecnie w Cobrze Zdzisława jest jak najbardziej na miejscu. Innym przykładem są popularne wyświetlacze alfanumeryczne LCD, używające...
Czyli to jest zwykly buffor? Program ktory stworzylem i jest w postaci *.hex ladowany jest tylko do uP a po odpaleniu programu dopiero dane urzyte laduja cie do SRAMU? Co to znaczy bufor? Kolega pisał o buforowaniu danych, a nie o wciąganiu programu do tej pamięci. Pamięć zewnętrzna w procesorach ATMEGA jest wyłącznie pamięcią danych i jest przedłużeniem...
1. !RD musisz wpiąć w !CE albo !OE EEPROMu, gdyż nie możesz próbować zapisywać danych do pamięci Read Only. 2. Musisz zrobić dekoder adresowy bo masz w tym momencie mega konflikt. W tym samym obszarze pamięci wiszą Ci w tym momencie wszystkie 3 układy i wszystkie mogą próbować coś nadawać. Popatrz na gotowce w internecie. W dekoderze musisz uwzględniać...
Jeżeli dobrze rozumiałem i narysowałem to schemat wygląda tak: https://obrazki.elektroda.pl/4918694000_... Kolejne pytanie, które mi się nasunęło to, czy dekoder może być połączeniem bramek logicznych AND, które na wejściach będą miały wejścia A0-A14? A15 jest mi niepotrzebne, gdyż moja pamięć ma jedynie 32kB? https://obrazki.elektroda.pl/2722028900_...
Dzięki za odpowiedź. Twoja koncepcja oczywiście słuszna lecz mocno "nadmiarowa". Tablice będą zawierać powtarzające się wartości. Chodziło mi raczej o wymyślenie funkcji jaką miałby realizować "dekoder adresowy" gdy we=2x8b->dekoder adresowy->BRAM 1kBx9->wy9b=suma(we). Jeśli się nie da inaczej to będę kombinował właśnie w tym kierunku... Tylko popatrz,...
Jest to mały CPLD, możesz na nim zrobić dekoder adresowy który do megi8 się nie przyda, ale może kiedyś do jakiegoś AVRa z wyprowadzoną szyną danych i adresową...
Swoją drogą jaka minimalna konfiguracja takiego systemu mikroprocesorowego będzie się nadawała do przetestowania? Jeśli już będą miał okablowane połączenia pomiędzy CPU, 424, 428 i buforami na szynie adresowej, to czy po podłączeniu EPROMU i ściągnięciu jego linii CS do masy będę mógł odpalić jakiś prosty kod? Tak. Ram nie jest potrzebny dopóki nie...
Witam! Przerobilem nieco dekoder adresowy z ukladu opisanego w artykule z EP5/98, teraz mozna juz zmieniac adres bazowy karty za pomoca dip-switch'ow i nie trzeba nic programowac...! Pozdrawiam!
Pamięci mają wyjścia trójstanowe więc można magistrale danych podłączyć ze sobą. Magistrale adresowe są zasadniczo wejściowe, tak samo jak sygnały ~WE i ~OE, które można podłączyć razem. Do tego wystarczy na multiplexerze zbudowac dekoder adresowy który będzie sterować linią ~CS i wszystko gotowe.
Dekoder adresowy może wygenerować ten sygnał CS. To jest nic więcej, tylko kilka bramek, komparatorów cyfrowych, demultiplekserów, służących do rozpoznania na szynie adresowej procesora jednego, kilku lub zakresu adresów. Wspaniale do tego nadaje się scalak HC138, jak jest na obrazku w załączniku. To jest niepełny dekoder adresowy, będzie reagował na...
1. Do eagle są w sieci cracki trzeba się tylko wysilić odrobinke i poszukać 2. Przysłuchuje się temu tematowi już troche i wnioskuje że dyskusja merytoryczna zeszła w nieco złą strone. 90S8515 ma wyprowadzoną magistrale adresową i danych więc po co bawić się jakieś dodatkowe extendery skoro można zrobić dekoder adresowy i zamapować praktycznie dowolną...
Nie zapominaj że urządzenia ATA to urządzenia blokowe Niespodzianka - nie myślałem o wykorzystaniu protokołu Ata, tylko o bezpośrednim dostępie do linii sterujących wyprowadzonych na porcie IDE. Są tam wyprowadzone trzy linie adresowe (8 adresów) do wyboru rejestru konfiguracyjnego dysku. Nie wdając się za bardzo w szczegóły sprawdziłem, że podłączenie...
W sumie jeżeli będzie dekodował ze starszych to nie potrzebuej tego zatrzasku ale trzeba pamiętać wtdy o aliasingu bo każde z urządzeń będzie dekodowane pod kilkudziesięcioma różnymi adresami (np. teoretyczine ma adres 0xA000, a odpowiadać będzie na rozkazy wysłane pod każdy adres z zkaresu 0xA000 do 0xAFFF (zakładam, że dekoder adresowy bedzie tylko...
ok... dzieki za porade... Mam jeszcze jedno pytanie... czy mozna podłaczyc do tych procesorkow eprom w27c512p i jakąś pamięc ram do 64k lub wiecej ? Wiem ze maxymalny ram jest do 64kb ale czy mozna by bylo zrobic cos jak to sie robilo z komputerem C64, tz dodawalo sie dekoder adresowy i po wpisaniu w odpowiedni adres w tym przypadku $d100 mozna bylo...
Witam. Mam kilka takich szybkich pytan odnosnie avt2250 i za udzielenie mi na nie odpowiedzi bardzo dziekuje :) 1. Ładowany program z PC wgrywa sie do SRAM czy EPROM? 2. Co to jest i do czego służy sygnal z procesora "ALE" ? 3. Do czego służy i co to jest zloncze systemowe CONN1 w avt2250? (prosilbym takze o jakies praktyczne jego zastosowanie:) 4....
Wszystko ROM, RAM ADC ZATRZASKI powinno byc podłączone pod magistralę P0, P2 z latchem '373 lub '573, Sygnały RW i RD I ALE to sygnały dodatkowe stanowiące tę magistralę. Dekoder adresowy jest selektorem peryferiali i pamięci, dobrze nadaje sie do tego 74HC138. Odwołanie sie do konkretnego układu odbywa się wtedy poprzez odczyt lub zapis odpowiedniego...
Witam 50 LEDów można wysterować: - grupując je w kilka grup (powiedzmy 7 grup po 8 LEDów = 56) i traktując każdą grupę jak cyfrę sterować multipleksowo - będzie potrzebne 15 wyprowadzeń, a jak się pokombinuje to wystarczy 9 lub 10 - sterować z rejestru przesuwnego np. 74164 - potrzebne jest n/8 tych scalaków oraz 3 linie do sterowania, przy czym te...
witam , otóż mam problem z stworzeniem schematu ideowego dla systemu mikroprocesorowego do pomiaru napięć stałych. problem w tym ze nie wiem jak podlaczyc dekoder adresowy do mojego układu a takze o poprawne podlaczenie wyswietlacza led,nizej podam link do mojego ukladu co mi sie udalo zrobic,prosze o pomoc Oto zalozenia projektowe: pomiar napięć odbywa...
adamusx - ja nie jestem z natury przekornym człowiekiem i wierzę, że masz jak najlepsze intencje i przemawia przez Ciebie praktyka, ale właśnie dlatego, że zadałem sobie odrobinę trudu i przejrzałem tą notę nadal jako "scalak dodatkowy" polecam logikę - jeśli jednak zajdzie taka ostatecna konieczność . Kosć która proponujesz ma naprawdę spore możliwości...
W sumie język programowania jest najmniej istotny. Podstawowy problem kolegi pch jest natury sprzętowej. Bez przekonstruowania nie widzę możliwości wyjścia z impasu. W trybie pracy w pamięcią xram, oba porty P0 i P2 są przeznaczone do obsługi szyny danych i szyny adresowej do zewnętrznej pamięci nie mogą być użyte w innych celach. :arrow: xitami, on...
# oznacza funkcję OR * to AND W tym kodzie nie ma żadnego rejestru Wygląda jak dekoder adresowy. Ale z GAL jest taki problem, że często działają za szybko dla systemów 8-bitowych i trzeba opóźnić sygnały sterujące.
Dziękuję za dotychczasowe odpowiedzi ;), choć oczywiście liczę na wszystkie sugestie. Tak właśnie przeglądając wszystkie dotychczasowe propozycje ta z "propox-u" wydała mi się bardzo w porządku. Dodatkowo miałem okazję to potrzymać w rękach i obejrzeć ze wszystkich stron. Kosztuje toto nie mało (płytka bazowa + moduł z ARM-em 7 + LCD) to coś ponad 300zl...
Coś podobnego miałoby prawo zadziałać, ale przydałoby się nadać tym wyświetlaczom konkretne adresy, np. przez zbudowanie dekodera adresowego na bramkach AND, a tu tego nie widzę.
w przypadku 8051 nie znalazlem informacji na temat adresowania indeksowego- zresztą wciąż pytam o możliwość mieszania w pamięci kodu , nie 'jak to zrobić prościej' :) Jestem świadom tego, że wg dokumentacji 'się nie da' Pamiętajmy - 8051 wykorzystuje architekturę harwardzką w kwestii pamięci. Oznacza to, że przestrzeń na kod i przestrzeń danych są...
widzę że nikt nie raczył pomóc i tym sposobem sam dotarłem do pewnych informacji: http://obrazki.elektroda.net/78_12438898... podłączenie dwóch układów 8259 jeden master drugi slave http://obrazki.elektroda.net/56_12438900... a tutaj z kolei dekoder adresowy pracujący w odpowiednim zakresie adresów- jedynki negujemy, tam gdzie są różne wartości(...
Jest pytanie "czy warto", w najprostrzej postaci sterownik dysku to dekoder adresowy, a każda następna rozbudowa wprowadza dodatki w stylu przerwań czy DMA. Jeśli chcesz skorzystać z takich dodatków, to kontroler się może przydać, jeśli nie, to osobiście uważam że nie warto.
BlueDraco: Tu nie ma zwarcia. Pamięci są wybierane przez !CEx i zawsze tylko 1 jest aktywna. Na schemacie jest oznaczenie AT89S51, więc to może być druga połowa lat 90-tych :) Historia też jest potrzebna, inaczej grozi nam powtarzanie błędów z przeszłości ;) bjeda: Biedny ten Twój schemat. 0. Zdecyduj się czy to ma być AT89S51 czy jakiś goły 80C51....
Witam , chce zasięgnąć waszej opinii na temat schematu który prezentuję. Mam zamiar połączyć 8051 w wersji 5V do FPGA , moim celem jest przeniesienie pamięci zewnętrznej SRAM do wnętrza układu FPGA. Połączenie chce zrealizować za pomocą układów HC245 dolny układ ustawiony trwale jako przeźroczysty w "prawo" , górny układ ustawiony nie aktywnym sygnałem...
Oj tego to ja już nie wiem. Daję wam to co mam napisane. W niedzielę będę wiedział coś więcej jeśli teraz jest zbyt mało informacji.
Pod względem teoretycznym w systemach cyfrowych magistrale adresów i danych to dwa różne podsystemy. Tak samo adresuje się pojedynczą komórkę pamięci, jak i całe słowo N-bitowe W praktyce jednak jednak występuje problem obciążalności. Oto przykład z dawnych czasów. Jeżeli masz układ adresowy pamięci 8 bitowej złożonej z 8 układów jednobitowych, to trzeba...
Dekoder/Demultiplekser z 5 lini na 32 linie
Twój projekt jest ciekawym przykładem minimalizmu sprzętowego, ale musisz uwzględnić dynamiczny problem arbitrażu szyny danych przy wprowadzaniu przełączników DIP. Kluczowym wyzwaniem jest tutaj zsynchronizowanie dostępu Z80 do magistrali z ręcznym wprowadzaniem danych. Najprostsze podejście to implementacja przełączników w formie zewnętrznego bufora...
Jezeli jest to ATMega bez interfejsu do pamieci (czyli do ATMega32) to nic nie tracisz, bo obsluga pamieci jest calkowicie programowa. Jesli wykorzystujesz interfejs pamieci z ATMegi64 lub wyzszej to wszystko zalezy jak podlaczysz linie adresowe i ewentualny dekoder adresow/sygnalow CS. Jesli zewnetrzna pamiec bedzie zmapowana od adresu 0 i bedzie wypelniala...
Pomyślmy... i gdzie problem? Reszta niewykorzystana?:) Pamiętaj proszę jednak o dekoderze adresowym stosownym:)
Cześć, Może ktoś podchwyci temat. Jeżeli jest tam GAL (zakładam, że 16V8) - a jest bo znalazłem zdjęcie wnętrza :) - bardzo prawdopodobne, że udałoby się go odczytać. Potrzebny jest dawca kartridża BB9 do odtworzenia zarówno schematu, jak i oprogramowania. Robiłem dużo poważniejsze rzeczy, więc to nie byłby wielki problem. GAL w BB9 może być zarówno...
jak chcesz to moge powiedziec jaka jest zasada programowania epromow, przy jej uzyciu mozna zaprogramowac recznie niewielka ilosc komorek (np w dekoderze adresowym)
W dodatku jak się spojrzy na rysunek poglądowy dekodera kolumn i wierszy tej pamięci to okazuje się, że już fabrycznie pomieszali kolejność linii adresowych. Dodam tylko, że tak samo możesz przemieszać linie danych w tej pamięci.
Proponuje poczytać o podstawach systemów mikroprocesorowych, o budowaniu mapy pamięci i dekoderach adresowych, tam jest zawsze dość prosto wyjaśnione, a metodologia jest uniwersalna.
Od jakiegoś czasu montuję dekoder linni adresowych do prostego komputera z80 ale to już na płytce uniwersalnej. Zobaczę jak wyjdzie i wrzucę informacje i zdjęcia .
to trzeba sprawdzić schemat tego systemu - ten monitor to DSM-51 czy coś w tym stylu? może zatrzask jest jakiś dziwny? może dekoder adresowy? może EPROMy są zbyt wolne?
Nie badzo rozumie o co Ci chodzi. Przecież prościej te układy podłączyć normalnie do portów procka, a nie wydziwaiać z dekoderami adresowymi. W zasadzie to polecam procka T89C51AC2. Ma chyba 32k FLASHa, wbudowany A/C i masę innych bajerów, a kosztuje poniżej 50 zetów.
O komunikacji poprzez SPI też myślałem ale do każdego układu trzeba by jakiegoś CS-a. A tych GPIO to nie za wiele, tym bardziej, że część mi poszła do LCD. Poczytaj o dekoderach (adresowych). Dzięki nim można np. przy pomocy 3 linii sterować 8 układami SPI.
W tych modelach Asusa masz aimesh, użyj aplikacji by skonfigurować drugi router, powstanie jedna sieć w tej samej klasie adresowej.
uklad adresowy adresowy pamięć magistrala adresowy
obliczyc winisd mitsubishi sterowanie komputerem klejenie ledów
Gran E100u/2 - Parametry techniczne i specyfikacja Wyłączenie silnika podczas jazdy w Peugeot Boxer III 2.2 HDI