Wydaje mi się że można to zrobić prościej. Schemat poglądowy masz poniżej. Zacznę od tyłu czyli bramek A3÷A6, są to bramki z otwartym kolektorem. Bramki te zwieraja do masy oporniki R2÷R5. Jeśli żaden opornik nie jest zwarty do masy na OUT jest +5V. Zwarcie jednego z oporników powoduje zmianę napięcia, ponieważ powstaje dzielnik napięcia R1 z sumującymi...
Witam, Ostatnio wziąłem się za budowę sumatora 4 bitowego na bramkach logicznych (74LS08; DM74LS32; DM74LS86). Układ nie działał poprawnie więc zacząłem sprawdzać elementy czy są dobre i za uwarzyłem, że bramki logiczne dobrze wykonują operacje logiczne tylko że same dają sobie na wejścia napięcie około 2V czyli stan logiczny 1. Żeby uzyskać na wejściu...
czy znajdę układ scalony CMOS zawierający jedynie dwie bramki NAND? Tak, możesz znaleźć układ scalony CMOS zawierający tylko dwie bramki NAND. Przykładem takiego układu jest 74HC00, który w rzeczywistości zawiera cztery niezależne bramki NAND, ale możesz użyć tylko dwóch z nich i pozostawić pozostałe niepodłączone (choć to nie jest zalecane ze względów...
czy te koncowki co zaznaczylem trzeba do masy dopiac? Dokładnie tak. Niepodłączone wejścia bramek (zarówno TTL jak i CMOS) przyjmują potencjał bliski napięciu zasilania, czyli "1" logiczną. Podłączenie ich przez rezystor do masy da na nich "0" logiczne.
Stany na wejściach muszą być dokładnie określone - albo "0", albo "1". Niedopuszczalne jest pozostawienie wysokooporowego wejścia bramki "w powietrzu". Tak można było robić w TTL-ach. Pozostawione niepodłączone wejście rozumiane było jako wejście ze stanem "1". Jeśli więc chcesz sterować bramką za pośrednictwem jednego wejścia to (tu w przypadku bramki...
Upewnij się najpierw co dokładnie powiedział bo jeśli powiedział "wszystkie niepodłączone wejścia bramek logicznych (...)" to miał rację, a jeśli dokładnie tak jak go zacytowałeś to źle się wyraził. Poza tym jak się nie ma pewności to lepiej nie "walić do masy" tylko zaglądnąć do noty i się upewnić czy akurat to wejście nie jest znaczące i jakim stanem...
Schemat wygląda na niedopracowany. Mogą być problemy z załączeniem przekaźnika bezpośrednio z wyjścia układu 4013. Warto zastosować tranzystor pośredniczący w załączaniu przekaźnika wraz z diodą zabezpieczającą przed przepięciami powstałymi na cewce przekaźnika. Brak tej diody może być powodem uszkodzenia tranzystora lub układu 4013 w obecnej postaci...
Więc problem CI się rozwiązał. W najzwyklejszych TTL nie ma takiego problemu ale już wiesz co i jak. W "najzwyklejszych TTL" wejście niepodłączone (wiszące) jest zawsze widziane przez układ jako 1 logiczna. I dlatego ten układ nie działa bez rezystorów. Bo niezależnie od tego, czy przełącznik łączył wejście do zasilania (1 logiczna), czy też wejście...
Kondensator jest po to, żeby symulować obciążenie wyjścia bramki przez wejścia innych bramek (tak jak to wygląda w rzeczywistym układzie), przy okazji zwiększając pobór prądu przy przełączaniu, dzięki czemu (pośrednio) można wykonać dokładniejsze pomiary. Moc pobierana powinna wyjść proporcjonalna do częstotliwości z jakąś składowa stałą (c). P = k...
Niestety :cry: ale muszę cię zmartwić, wiszące elementy logiczne wprowadzają zakłócenia pracy innych bramek w tym samym układzie scalonym. A i w każdej książce jaką nie wezmę jest jasno napisane, nie potrzebne elementy mają być podłączone do jednego ze stanów logicznych. Zgadzam się, ale przy jakich częstotliwościach? Jest to problem przy kilo, czy...
Witam, Szukam pomocy w rozwiązaniu małego acz istotnego dla mnie problemu. Na załączonym schemacie przedstawiłem jedynie wycinek całości, ale proszę skupcie się na opisanym problemie a nie na niepodpiętych pinach :) W moim układzie ATmega połączona jest z szyną poprzez sterownik trójstanowy 74HC245. Sterownik ten ma za zadanie odseparować kontroler...
A to jeszcze jedna możliwość połączenia dwóch płytek: http://obrazki.elektroda.pl/6068046400_1... Wyjścia bramek U3A i U3AII (piny 1) można podłączyć do wejść bramki AND (UA). Do jej wyjścia podłączone są przełączniki S1÷S8. Funkcję bramki AND może realizować układ D1, D2 i Rd. Podana wartość Rd=10k powinna zapewnić właściwe poziomy...
To znaczy że można do niego podłączyć 10 standardowych wejść bramek. Straty mocy Ps to moc pobierana przez układ, moc rozpraszana, określa ona moc pobraną z zasilacza.
Tak mam, impuls wyjściowy to tak na prawdę 0,5s "1" i 0,5s "0". Mam gdzieś zakopane w piwnicy TTL 7457, wtedy dam 60 x 60 x12. To dostaniesz przez 6 godzin '0', i przez kolejne 6 godzin '1' - jak ma być '0' i '1' przez 12 godzin każde, to trzeba dzielić przez 60x60x24. Podział przez 60x60x24 można zrobić używając 17-bitowego licznika binarnego (albo...
Wszystko zależy z jaką prędkością ma pracować układ, bo w przypadku bramek CMOS ograniczeniem jest wypadkowa pojemność układów obciążających wyjście. Wejścia praktycznie nie pobierają prądu stałego W układach serii CMOS sumaryczna pojemność obciążenia podłączonego na żywca do wyjścia bramki powinna być mniejsza niz 5 nF (ze względu moce wydzielane w...
Pobór prądu to głównie LED'y ,więc możesz przyjąć 10x prąd LED'a Napięcie zasilnia zależnie od technologii bramek. Bramki można wykonać na na wiele różnych sposobów: TTL, CMOS, z tranzystorów, z diod, z przekaźników, a nawet elementów pneumatycznych czy hydraulicznych. Proponuję wybierz układy z rodziny HC - można zasilić napięciem 2÷6V mają małą i...
Uwaga, wejścia układów z serii CMOS 4000 (w tym CD4093) muszą być wszystkie podłączone - jeśli nie wykorzystujesz jednej bramki, to połącz jej wejścia np. do masy. W tym układzie w stanie ustalonym na oporniku R podłączonym do wejść bramki 3 (piny 5, 6) nie ma napięcia, a więc na tych wejściach jest stan niski (L), na jej wyjściu (pin 4) wysoki (H),...
Możesz wykorzystać jeden z dwóch wzmacniaczy operacyjnych zawartych w jedynym układzie scalonym, a drugi pozostawić niewykorzystany. Podobnie wygląda z układami cyfrowymi, np. bramkami. Oczywiści trzeba pamiętać o odpowiednim podłączeniu niewykorzystanych wejść wzmacniaczy operacyjnych lub bramek układów cyfrowych.
Układ CD4060 jako generator, elementy dobrane tak, by uzyskać częstotliwość 51.2Hz (przy zasilaniu z sieci można mu dać na wejście 50Hz - chyba 2.5% wolniej nie szkodzi). Wyjście Q13 przez diodę (anodą do Q13) do wejście generatora - zatrzyma go po 80s, kiedy licznik w CD4060 doliczy do 4096 (2 sekundy później jak będzie 50Hz). Do wyjść Q9,Q10 podłączyć...
Które wejście bramki jest które to nie ma najmniejszego znaczenia, ważne że masz 3 wejścia i podajesz odpowiednie stany na nie.
Z zasady, nieużywane wejścia układów TTL powinno łączyć się z potencjałem zasilania. Połączenie z masą nie są błędem, ale należy go unikać. Pozostawienie wejść niepodłączonych świadczy o braku profesjonalizmu projektanta. Co do "mądrej opcji". Nie spotkałem się z takową, ale DRC powinno wskazać "wiszące" wejścia. pozdrawiam
Witam Oczywiście, że druga bramka będzie działać identycznie jak pierwsza. Zostaną Ci dwie bramki. Jeśli nie będą używane, to ich wejścia podłącz razem do masy lub do plusa zasilania. Pozdrawiam
Do wykrywania 1111 wystarczy NAND3+NAND2+NOT, ale wtedy przy 1111 na wyjściu będzie 0 - jak ma być 1, to jeszcze jeden NOT. Ale pozostałych elementów raczej nie wystarczy na wykrywanie 0000. To, co można spróbować zrobić, to układ o dwóch wyjściach i czterech wejściach, który na jednym wyjściu pokaże, że na wejściach masz 1111, a na drugim, że 0000...
Może inaczej - dodaj wyjście kolejnej bramki AND (między bramkąAND4 a przerzutnikiem) na wejście D przerzutnika - podłącz jej wejścia do 1) wyjścia 4-ro wejściowej bramki AND 2) przez negator (NOT) z wyjścia Q przerzutnika (zerowanie) . Znów nie sprawdziłem - znów z pamięci. Mam nadzieję, że ok.
Właśnie na schemacie brakuje wejść R i S, normalnie są podłączone do bramek tranzystorów przez rezystor. Napięcie jest ograniczone własciwie tylko parametrami tranzystora, czyli napięciem i ewentualnie prądem.
Tak, była mowa o tym na wykładzie - nie zostawiać niepodłączonych wejść bramek, bo prowadzi to do wejścia w stany nieustalone. W tym przykładzie raczej chodziło mi o to, że obojętnie, czy na wejściu pojawi się 1 czy 0, na wyjściu będzie 1. Nie ma mowy o stanie nieustalonym. Idąc tym tokiem myślenia, uproszczenie wzoru z wykorzystaniem z siatki Karnaugha...
Każda dajmy na to 2-wejściowa bramka żeby była przełączana potrzebuje co najmniej 3 przełączników. Dwa na wejście i jeden na wyjście. Żeby taką bramkę można było gdzieś podłączyć albo i nie. A w zasadzie to więcej bo "podłączenie albo i nie" to raczej mały wybór. Potrzeba więc czegoś więcej. No to niech będzie de/multiplexer 8:1/1:8. Żeby można było...
Hmm nie robiłem nic takiego na Asterisku, tylko na Alcatelu 4400, ale jest to centrala jak każda inna więc myślę że sobie poradzi. Wedle mojej wiedzy będzie Ci jednak potrzebne urządzenie w które wsadzisz kartę sim czyli bramka gsm i odpowiednia karta do komputera. Takie proste bramki jak Nokia tme-1 i karta X100P to wydatek mniej więcej 250 pln. (za...
Wyjścia zostawić a wejścia do GND.W przeciwnym wypadku mogą dziać się przypadkowe rzeczy z bramkami do wzbudzenia włącznie co spowoduje zakłócenia w pracy układu.
Tego właśnie szukałem:) Jeżeli jeszcze mogę spytać poza tematem: wejścia niewykorzystanych bramek (NAND CD4011) lepiej podłączyć do masy czy do raczej do zasilania? Wszystko jedno, bylebyś wyjść nie ruszał.
Jeśli się nie mylę, to zamiast angażu układu 4072 (bramka z 4 wejściami) można tutaj użyć 4 diód (wystarczy 1n4148) katodami do wejścia CLK, a anodami w poszególne miejsca podłączenia wejść bramki 4072.
Na wejściu procesora mamy bramkę Schmitta i diodę odcinającą sygnał na poziomie ok Vcc (podłączoną między wejściem i zasilaniem), więc teoretycznie powinien wystarczyć sam opornik rzędu 10k, ale nigdy nie próbowałem tego robić. Używając Zenera można zbić wartość oporności, co zwiększy odporność układu wejściowego na zakłócenia.
Da się zrobić na CD4001 - zapomniałeś [url=https://pl.wikipedia.org/wiki/Prawa... De Morgana? Nie podłączaj do sąsiednich wyjść, tylko jedno pomiń - np. użyj O4 i O6: O6 do jednej bramki NOR przez inwerter (zrobiony z bramki NOR), do drugiej bezpośrednio; O4 do obu przez inwerter. Nota katalogowa Fairchild podaje stałą 2.2 - 125k i 47nF...
Koncepcja trochę szalona, ale jak masz symulator to spróbuj. Na wejścia D0-D3 podaj "0" na stałe. Q2 podłącz do do bramki OR (albo zestawu bramek NAND realizującego OR). Q3 podłącz do drugiego wejścia bramki OR. Wyjście z tej bramki podłącz do wejścia 4 wyświetlacza (nie 3). Wyjście Q3 podłącz do wejścia 3 wyświetlacza (nie tak jak obecnie do 4). Zanegowany...
Może zacznij od pomiaru napięcia na wyjściu CV, jak ono się zachowuje, czy spada do zera? Jakie masz napięcie na wyjściu bramki z przetwornika CV? Można by podłączyć sygnał bramki do wejścia 24, a CV do 17, pomijając pamięć, jeśli napięcia będą pasowały.
Witam. Nie należy pozostawiać nie podłączonych wejść bramek, również tych niewykorzystywanych bramek. Nie używane wejścia elementów CMOS nie wolno pozostawić nigdzie nie dołączonych bo wówczas napięcie wyjściowe ustala się w pobliżu napięcia przełączania. Bramka taka się wzbudza, pobiera znaczny prąd i zakłóca pracę innych elementów. Połącz wejścia...
Nie podłączone wejścia bramek z serii 74LS "widzą" stan H - nie ma sensu ich łączyć z +5V, nie będzie żadnego efektu. Zwykle wejścia łączy się przez opornik z +5V, przez wyłącznik z masą. Jeśli układ ma wykrywać wciśnięcie więcej, niż 1 włącznika, i traktować to jako nieprawidłowe, to trzeba dla każdej kombinacji 2 włączników (a jest ich 6) dać bramkę,...
Dzięki wielkie. Mógłbyś mi wytłumaczyć jeszcze o co chodzi z "wiszącymi" wejściami ? "wiszące" wejścia to wejścia nigdzie nie podłączone. Układy z wejściami nie podłączonymi mogą zachowywać się różnie. Na schematach powyżej masz takie dwa rózne przykłady. W zależności od potrzeb można wybrać jedno albo drugie rozwiązanie. pozdr.
Witam Na niepodłączonym wejściu CMOS będzie pojawiać się napięcie indukowane przez pole elektrostatyczne z powodu olbrzymiej oporności tego wejścia. Możesz dolutować kawałek drutu do wejścia CMOSa i w ten sposób masz prosty wykrywacz przewodów pod napięciem. Pytałem się dlaczego robisz właśnie taki układ wg. mnie bezużyteczny, nie możesz robić od razu...
Czyli jest w stanie wysokiej impendancji ale przyznaje, że nie rozumiem dlaczego skoro na wejście bramki TTL podaje załóżmy stan wysoki, i wyjście bramki TTL jest podłączone do wejścia bramki CMOS.
Podłącz rezystory podciągające pod nóżki 8 i 9 i masę np. 10K. Bo nie wolno zostawiać nóżek wejściowych wiszących w powietrzu. Tak samo niewykorzystane wejścia pozostałych bramek powinieneś podłączyć do masy (1,2,5,6,12,13). I możesz też wstawić jako kontrolkę stanu wyjściowego diodę LED + rezystor 470, włączone miedzy wyjście 10 a masę. Świecenie diody...
Do wejść bramek będą podłączone wyjścia układu o bardzo wysokiej rezystancji wyjściowej.
Selektor przy zasilaniu 3,3V podaje VCC bezpośredni na BTM, przy zasilaniu 5V podaje zasilanie BTM pochodzi z pomocniczego stabilizatora 3,3V, bramki mają wejścia "5V tolerant" więc zasilone z 3,3V zapewniają kompatybilność z wyjściami 5V
Więc ciekawe, czy nie był to celowy zabieg stosując go tutaj, z powodu np. lepszych parametrów do tego celu od np. bramki NAND. Wątpliwe, raczej minimalizował ilość układów, na 7400 trzeba 3 i były one bardziej 'chodliwe' od 7450. Ciekawe też, czy poszczególne bramki TTL posiadają różnice pod kątem dynamicznym, czy przewodzenia w zastosowaniu takim...
Masz może schemat całości? Taki żeby było widać co jest podłączone do wejść tej bramki?
Witam, a jakby wygladala konwersja przerzutnika typu D w JK ? łatwiej jest zrobić przerzutnik J - nie-K wykorzystując dwuwejściową bramkę NOR i dwie dwuwejściowe bramki AND . Wyjście bramki NOR należy podłączyć do wejścia D przerzutnika typu D wyzwalanego zboczem (przednim - narastającym), wejście zegarowe C w/w przerzutnika nadal pełni tu swą funkcję,...
Problemem może być nie podłączenie wejść nieużywanych bramek do masy lub dodatniego napięcia zasilania.
Trzy błędy: - brak opornika (ok.2k) ograniczającego prąd diody, - z nogi 2 należy dać opornik rzędu 47k do +9V, - wejścia nieużywanych bramek (pin. 5, 7, 9, 11, 14) zewrzeć i podłączyć do +9V przez opornik 47k.
Mam sobie prostą bramkę logiczną np. AND or OR, układ na prąd stały. Problem #1 : do jej wejść chcę podać sygnał z dwóch osobnych układów (każdy na własnym zasilaniu). Czy jest to wogóle możliwe? Może powinienem zastosować gdzieś np. transoptor, by do bramki wchodziły wejścia podłączone do tego samego źródła? Modyfikacja problemu, #2 : Czy jeżeli układy...
R może zostać a C zależy od czasu w jakim stabilizuje się zasilanie. Na początek spróbuj 1 uF. Podłączyłeś się do wejścia S (jak Set) zamiast R (jak Reset).
wiszące wejścia bramek logicznych niepodłączone obszary urządzenie audio niepodłączone
proszek tonerów włączyć bluetooth laptopie lenovo canon sprężynka
Automatyczna zmiana świateł w samochodzie - jak włączyć? Schemat ideowy radia lampowego DIORA PIANO DML-305 25501 – oryginalny układ, obsada lamp, naprawa